GNU Linux-libre 4.14.266-gnu1
[releases.git] / arch / arc / include / asm / pgtable.h
1 /*
2  * Copyright (C) 2004, 2007-2010, 2011-2012 Synopsys, Inc. (www.synopsys.com)
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  * vineetg: May 2011
9  *  -Folded PAGE_PRESENT (used by VM) and PAGE_VALID (used by MMU) into 1.
10  *     They are semantically the same although in different contexts
11  *     VALID marks a TLB entry exists and it will only happen if PRESENT
12  *  - Utilise some unused free bits to confine PTE flags to 12 bits
13  *     This is a must for 4k pg-sz
14  *
15  * vineetg: Mar 2011 - changes to accommodate MMU TLB Page Descriptor mods
16  *  -TLB Locking never really existed, except for initial specs
17  *  -SILENT_xxx not needed for our port
18  *  -Per my request, MMU V3 changes the layout of some of the bits
19  *     to avoid a few shifts in TLB Miss handlers.
20  *
21  * vineetg: April 2010
22  *  -PGD entry no longer contains any flags. If empty it is 0, otherwise has
23  *   Pg-Tbl ptr. Thus pmd_present(), pmd_valid(), pmd_set( ) become simpler
24  *
25  * vineetg: April 2010
26  *  -Switched form 8:11:13 split for page table lookup to 11:8:13
27  *  -this speeds up page table allocation itself as we now have to memset 1K
28  *    instead of 8k per page table.
29  * -TODO: Right now page table alloc is 8K and rest 7K is unused
30  *    need to optimise it
31  *
32  * Amit Bhor, Sameer Dhavale: Codito Technologies 2004
33  */
34
35 #ifndef _ASM_ARC_PGTABLE_H
36 #define _ASM_ARC_PGTABLE_H
37
38 #include <linux/const.h>
39 #define __ARCH_USE_5LEVEL_HACK
40 #include <asm-generic/pgtable-nopmd.h>
41 #include <asm/page.h>
42 #include <asm/mmu.h>    /* to propagate CONFIG_ARC_MMU_VER <n> */
43
44 /**************************************************************************
45  * Page Table Flags
46  *
47  * ARC700 MMU only deals with softare managed TLB entries.
48  * Page Tables are purely for Linux VM's consumption and the bits below are
49  * suited to that (uniqueness). Hence some are not implemented in the TLB and
50  * some have different value in TLB.
51  * e.g. MMU v2: K_READ bit is 8 and so is GLOBAL (possible because they live in
52  *      seperate PD0 and PD1, which combined forms a translation entry)
53  *      while for PTE perspective, they are 8 and 9 respectively
54  * with MMU v3: Most bits (except SHARED) represent the exact hardware pos
55  *      (saves some bit shift ops in TLB Miss hdlrs)
56  */
57
58 #if (CONFIG_ARC_MMU_VER <= 2)
59
60 #define _PAGE_ACCESSED      (1<<1)      /* Page is accessed (S) */
61 #define _PAGE_CACHEABLE     (1<<2)      /* Page is cached (H) */
62 #define _PAGE_EXECUTE       (1<<3)      /* Page has user execute perm (H) */
63 #define _PAGE_WRITE         (1<<4)      /* Page has user write perm (H) */
64 #define _PAGE_READ          (1<<5)      /* Page has user read perm (H) */
65 #define _PAGE_DIRTY         (1<<6)      /* Page modified (dirty) (S) */
66 #define _PAGE_SPECIAL       (1<<7)
67 #define _PAGE_GLOBAL        (1<<8)      /* Page is global (H) */
68 #define _PAGE_PRESENT       (1<<10)     /* TLB entry is valid (H) */
69
70 #else   /* MMU v3 onwards */
71
72 #define _PAGE_CACHEABLE     (1<<0)      /* Page is cached (H) */
73 #define _PAGE_EXECUTE       (1<<1)      /* Page has user execute perm (H) */
74 #define _PAGE_WRITE         (1<<2)      /* Page has user write perm (H) */
75 #define _PAGE_READ          (1<<3)      /* Page has user read perm (H) */
76 #define _PAGE_ACCESSED      (1<<4)      /* Page is accessed (S) */
77 #define _PAGE_DIRTY         (1<<5)      /* Page modified (dirty) (S) */
78 #define _PAGE_SPECIAL       (1<<6)
79
80 #if (CONFIG_ARC_MMU_VER >= 4)
81 #define _PAGE_WTHRU         (1<<7)      /* Page cache mode write-thru (H) */
82 #endif
83
84 #define _PAGE_GLOBAL        (1<<8)      /* Page is global (H) */
85 #define _PAGE_PRESENT       (1<<9)      /* TLB entry is valid (H) */
86
87 #if (CONFIG_ARC_MMU_VER >= 4)
88 #define _PAGE_HW_SZ         (1<<10)     /* Page Size indicator (H): 0 normal, 1 super */
89 #endif
90
91 #define _PAGE_SHARED_CODE   (1<<11)     /* Shared Code page with cmn vaddr
92                                            usable for shared TLB entries (H) */
93
94 #define _PAGE_UNUSED_BIT    (1<<12)
95 #endif
96
97 /* vmalloc permissions */
98 #define _K_PAGE_PERMS  (_PAGE_EXECUTE | _PAGE_WRITE | _PAGE_READ | \
99                         _PAGE_GLOBAL | _PAGE_PRESENT)
100
101 #ifndef CONFIG_ARC_CACHE_PAGES
102 #undef _PAGE_CACHEABLE
103 #define _PAGE_CACHEABLE 0
104 #endif
105
106 #ifndef _PAGE_HW_SZ
107 #define _PAGE_HW_SZ     0
108 #endif
109
110 /* Defaults for every user page */
111 #define ___DEF (_PAGE_PRESENT | _PAGE_CACHEABLE)
112
113 /* Set of bits not changed in pte_modify */
114 #define _PAGE_CHG_MASK  (PAGE_MASK | _PAGE_ACCESSED | _PAGE_DIRTY | _PAGE_SPECIAL)
115
116 /* More Abbrevaited helpers */
117 #define PAGE_U_NONE     __pgprot(___DEF)
118 #define PAGE_U_R        __pgprot(___DEF | _PAGE_READ)
119 #define PAGE_U_W_R      __pgprot(___DEF | _PAGE_READ | _PAGE_WRITE)
120 #define PAGE_U_X_R      __pgprot(___DEF | _PAGE_READ | _PAGE_EXECUTE)
121 #define PAGE_U_X_W_R    __pgprot(___DEF | _PAGE_READ | _PAGE_WRITE | \
122                                                        _PAGE_EXECUTE)
123
124 #define PAGE_SHARED     PAGE_U_W_R
125
126 /* While kernel runs out of unstranslated space, vmalloc/modules use a chunk of
127  * user vaddr space - visible in all addr spaces, but kernel mode only
128  * Thus Global, all-kernel-access, no-user-access, cached
129  */
130 #define PAGE_KERNEL          __pgprot(_K_PAGE_PERMS | _PAGE_CACHEABLE)
131
132 /* ioremap */
133 #define PAGE_KERNEL_NO_CACHE __pgprot(_K_PAGE_PERMS)
134
135 /* Masks for actual TLB "PD"s */
136 #define PTE_BITS_IN_PD0         (_PAGE_GLOBAL | _PAGE_PRESENT | _PAGE_HW_SZ)
137 #define PTE_BITS_RWX            (_PAGE_EXECUTE | _PAGE_WRITE | _PAGE_READ)
138
139 #ifdef CONFIG_ARC_HAS_PAE40
140 #define PTE_BITS_NON_RWX_IN_PD1 (0xff00000000 | PAGE_MASK | _PAGE_CACHEABLE)
141 #define MAX_POSSIBLE_PHYSMEM_BITS 40
142 #else
143 #define PTE_BITS_NON_RWX_IN_PD1 (PAGE_MASK | _PAGE_CACHEABLE)
144 #define MAX_POSSIBLE_PHYSMEM_BITS 32
145 #endif
146
147 /**************************************************************************
148  * Mapping of vm_flags (Generic VM) to PTE flags (arch specific)
149  *
150  * Certain cases have 1:1 mapping
151  *  e.g. __P101 means VM_READ, VM_EXEC and !VM_SHARED
152  *       which directly corresponds to  PAGE_U_X_R
153  *
154  * Other rules which cause the divergence from 1:1 mapping
155  *
156  *  1. Although ARC700 can do exclusive execute/write protection (meaning R
157  *     can be tracked independet of X/W unlike some other CPUs), still to
158  *     keep things consistent with other archs:
159  *      -Write implies Read:   W => R
160  *      -Execute implies Read: X => R
161  *
162  *  2. Pvt Writable doesn't have Write Enabled initially: Pvt-W => !W
163  *     This is to enable COW mechanism
164  */
165         /* xwr */
166 #define __P000  PAGE_U_NONE
167 #define __P001  PAGE_U_R
168 #define __P010  PAGE_U_R        /* Pvt-W => !W */
169 #define __P011  PAGE_U_R        /* Pvt-W => !W */
170 #define __P100  PAGE_U_X_R      /* X => R */
171 #define __P101  PAGE_U_X_R
172 #define __P110  PAGE_U_X_R      /* Pvt-W => !W and X => R */
173 #define __P111  PAGE_U_X_R      /* Pvt-W => !W */
174
175 #define __S000  PAGE_U_NONE
176 #define __S001  PAGE_U_R
177 #define __S010  PAGE_U_W_R      /* W => R */
178 #define __S011  PAGE_U_W_R
179 #define __S100  PAGE_U_X_R      /* X => R */
180 #define __S101  PAGE_U_X_R
181 #define __S110  PAGE_U_X_W_R    /* X => R */
182 #define __S111  PAGE_U_X_W_R
183
184 /****************************************************************
185  * 2 tier (PGD:PTE) software page walker
186  *
187  * [31]             32 bit virtual address              [0]
188  * -------------------------------------------------------
189  * |               | <------------ PGDIR_SHIFT ----------> |
190  * |               |                                     |
191  * | BITS_FOR_PGD  |  BITS_FOR_PTE  | <-- PAGE_SHIFT --> |
192  * -------------------------------------------------------
193  *       |                  |                |
194  *       |                  |                --> off in page frame
195  *       |                  ---> index into Page Table
196  *       ----> index into Page Directory
197  *
198  * In a single page size configuration, only PAGE_SHIFT is fixed
199  * So both PGD and PTE sizing can be tweaked
200  *  e.g. 8K page (PAGE_SHIFT 13) can have
201  *  - PGDIR_SHIFT 21  -> 11:8:13 address split
202  *  - PGDIR_SHIFT 24  -> 8:11:13 address split
203  *
204  * If Super Page is configured, PGDIR_SHIFT becomes fixed too,
205  * so the sizing flexibility is gone.
206  */
207
208 #if defined(CONFIG_ARC_HUGEPAGE_16M)
209 #define PGDIR_SHIFT     24
210 #elif defined(CONFIG_ARC_HUGEPAGE_2M)
211 #define PGDIR_SHIFT     21
212 #else
213 /*
214  * Only Normal page support so "hackable" (see comment above)
215  * Default value provides 11:8:13 (8K), 11:9:12 (4K)
216  */
217 #define PGDIR_SHIFT     21
218 #endif
219
220 #define BITS_FOR_PTE    (PGDIR_SHIFT - PAGE_SHIFT)
221 #define BITS_FOR_PGD    (32 - PGDIR_SHIFT)
222
223 #define PGDIR_SIZE      _BITUL(PGDIR_SHIFT)     /* vaddr span, not PDG sz */
224 #define PGDIR_MASK      (~(PGDIR_SIZE-1))
225
226 #define PTRS_PER_PTE    _BITUL(BITS_FOR_PTE)
227 #define PTRS_PER_PGD    _BITUL(BITS_FOR_PGD)
228
229 /*
230  * Number of entries a user land program use.
231  * TASK_SIZE is the maximum vaddr that can be used by a userland program.
232  */
233 #define USER_PTRS_PER_PGD       (TASK_SIZE / PGDIR_SIZE)
234
235 /*
236  * No special requirements for lowest virtual address we permit any user space
237  * mapping to be mapped at.
238  */
239 #define FIRST_USER_ADDRESS      0UL
240
241
242 /****************************************************************
243  * Bucket load of VM Helpers
244  */
245
246 #ifndef __ASSEMBLY__
247
248 #define pte_ERROR(e) \
249         pr_crit("%s:%d: bad pte %08lx.\n", __FILE__, __LINE__, pte_val(e))
250 #define pgd_ERROR(e) \
251         pr_crit("%s:%d: bad pgd %08lx.\n", __FILE__, __LINE__, pgd_val(e))
252
253 /* the zero page used for uninitialized and anonymous pages */
254 extern char empty_zero_page[PAGE_SIZE];
255 #define ZERO_PAGE(vaddr)        (virt_to_page(empty_zero_page))
256
257 #define pte_unmap(pte)          do { } while (0)
258 #define pte_unmap_nested(pte)           do { } while (0)
259
260 #define set_pte(pteptr, pteval) ((*(pteptr)) = (pteval))
261 #define set_pmd(pmdptr, pmdval) (*(pmdptr) = pmdval)
262
263 /* find the page descriptor of the Page Tbl ref by PMD entry */
264 #define pmd_page(pmd)           virt_to_page(pmd_val(pmd) & PAGE_MASK)
265
266 /* find the logical addr (phy for ARC) of the Page Tbl ref by PMD entry */
267 #define pmd_page_vaddr(pmd)     (pmd_val(pmd) & PAGE_MASK)
268
269 /* In a 2 level sys, setup the PGD entry with PTE value */
270 static inline void pmd_set(pmd_t *pmdp, pte_t *ptep)
271 {
272         pmd_val(*pmdp) = (unsigned long)ptep;
273 }
274
275 #define pte_none(x)                     (!pte_val(x))
276 #define pte_present(x)                  (pte_val(x) & _PAGE_PRESENT)
277 #define pte_clear(mm, addr, ptep)       set_pte_at(mm, addr, ptep, __pte(0))
278
279 #define pmd_none(x)                     (!pmd_val(x))
280 #define pmd_bad(x)                      ((pmd_val(x) & ~PAGE_MASK))
281 #define pmd_present(x)                  (pmd_val(x))
282 #define pmd_clear(xp)                   do { pmd_val(*(xp)) = 0; } while (0)
283
284 #define pte_page(pte)           pfn_to_page(pte_pfn(pte))
285 #define mk_pte(page, prot)      pfn_pte(page_to_pfn(page), prot)
286 #define pfn_pte(pfn, prot)      __pte(__pfn_to_phys(pfn) | pgprot_val(prot))
287
288 /* Don't use virt_to_pfn for macros below: could cause truncations for PAE40*/
289 #define pte_pfn(pte)            (pte_val(pte) >> PAGE_SHIFT)
290 #define __pte_index(addr)       (((addr) >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
291
292 /*
293  * pte_offset gets a @ptr to PMD entry (PGD in our 2-tier paging system)
294  * and returns ptr to PTE entry corresponding to @addr
295  */
296 #define pte_offset(dir, addr) ((pte_t *)(pmd_page_vaddr(*dir)) +\
297                                          __pte_index(addr))
298
299 /* No mapping of Page Tables in high mem etc, so following same as above */
300 #define pte_offset_kernel(dir, addr)            pte_offset(dir, addr)
301 #define pte_offset_map(dir, addr)               pte_offset(dir, addr)
302
303 /* Zoo of pte_xxx function */
304 #define pte_read(pte)           (pte_val(pte) & _PAGE_READ)
305 #define pte_write(pte)          (pte_val(pte) & _PAGE_WRITE)
306 #define pte_dirty(pte)          (pte_val(pte) & _PAGE_DIRTY)
307 #define pte_young(pte)          (pte_val(pte) & _PAGE_ACCESSED)
308 #define pte_special(pte)        (pte_val(pte) & _PAGE_SPECIAL)
309
310 #define PTE_BIT_FUNC(fn, op) \
311         static inline pte_t pte_##fn(pte_t pte) { pte_val(pte) op; return pte; }
312
313 PTE_BIT_FUNC(mknotpresent,      &= ~(_PAGE_PRESENT));
314 PTE_BIT_FUNC(wrprotect, &= ~(_PAGE_WRITE));
315 PTE_BIT_FUNC(mkwrite,   |= (_PAGE_WRITE));
316 PTE_BIT_FUNC(mkclean,   &= ~(_PAGE_DIRTY));
317 PTE_BIT_FUNC(mkdirty,   |= (_PAGE_DIRTY));
318 PTE_BIT_FUNC(mkold,     &= ~(_PAGE_ACCESSED));
319 PTE_BIT_FUNC(mkyoung,   |= (_PAGE_ACCESSED));
320 PTE_BIT_FUNC(exprotect, &= ~(_PAGE_EXECUTE));
321 PTE_BIT_FUNC(mkexec,    |= (_PAGE_EXECUTE));
322 PTE_BIT_FUNC(mkspecial, |= (_PAGE_SPECIAL));
323 PTE_BIT_FUNC(mkhuge,    |= (_PAGE_HW_SZ));
324
325 #define __HAVE_ARCH_PTE_SPECIAL
326
327 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
328 {
329         return __pte((pte_val(pte) & _PAGE_CHG_MASK) | pgprot_val(newprot));
330 }
331
332 /* Macro to mark a page protection as uncacheable */
333 #define pgprot_noncached(prot)  (__pgprot(pgprot_val(prot) & ~_PAGE_CACHEABLE))
334
335 static inline void set_pte_at(struct mm_struct *mm, unsigned long addr,
336                               pte_t *ptep, pte_t pteval)
337 {
338         set_pte(ptep, pteval);
339 }
340
341 /*
342  * All kernel related VM pages are in init's mm.
343  */
344 #define pgd_offset_k(address)   pgd_offset(&init_mm, address)
345 #define pgd_index(addr)         ((addr) >> PGDIR_SHIFT)
346 #define pgd_offset(mm, addr)    (((mm)->pgd)+pgd_index(addr))
347
348 /*
349  * Macro to quickly access the PGD entry, utlising the fact that some
350  * arch may cache the pointer to Page Directory of "current" task
351  * in a MMU register
352  *
353  * Thus task->mm->pgd (3 pointer dereferences, cache misses etc simply
354  * becomes read a register
355  *
356  * ********CAUTION*******:
357  * Kernel code might be dealing with some mm_struct of NON "current"
358  * Thus use this macro only when you are certain that "current" is current
359  * e.g. when dealing with signal frame setup code etc
360  */
361 #ifndef CONFIG_SMP
362 #define pgd_offset_fast(mm, addr)       \
363 ({                                      \
364         pgd_t *pgd_base = (pgd_t *) read_aux_reg(ARC_REG_SCRATCH_DATA0);  \
365         pgd_base + pgd_index(addr);     \
366 })
367 #else
368 #define pgd_offset_fast(mm, addr)       pgd_offset(mm, addr)
369 #endif
370
371 extern pgd_t swapper_pg_dir[] __aligned(PAGE_SIZE);
372 void update_mmu_cache(struct vm_area_struct *vma, unsigned long address,
373                       pte_t *ptep);
374
375 /* Encode swap {type,off} tuple into PTE
376  * We reserve 13 bits for 5-bit @type, keeping bits 12-5 zero, ensuring that
377  * PAGE_PRESENT is zero in a PTE holding swap "identifier"
378  */
379 #define __swp_entry(type, off)  ((swp_entry_t) { \
380                                         ((type) & 0x1f) | ((off) << 13) })
381
382 /* Decode a PTE containing swap "identifier "into constituents */
383 #define __swp_type(pte_lookalike)       (((pte_lookalike).val) & 0x1f)
384 #define __swp_offset(pte_lookalike)     ((pte_lookalike).val >> 13)
385
386 /* NOPs, to keep generic kernel happy */
387 #define __pte_to_swp_entry(pte) ((swp_entry_t) { pte_val(pte) })
388 #define __swp_entry_to_pte(x)   ((pte_t) { (x).val })
389
390 #define kern_addr_valid(addr)   (1)
391
392 /*
393  * remap a physical page `pfn' of size `size' with page protection `prot'
394  * into virtual address `from'
395  */
396 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
397 #include <asm/hugepage.h>
398 #endif
399
400 #include <asm-generic/pgtable.h>
401
402 /* to cope with aliasing VIPT cache */
403 #define HAVE_ARCH_UNMAPPED_AREA
404
405 /*
406  * No page table caches to initialise
407  */
408 #define pgtable_cache_init()   do { } while (0)
409
410 #endif /* __ASSEMBLY__ */
411
412 #endif