GNU Linux-libre 4.14.266-gnu1
[releases.git] / arch / cris / include / arch-v32 / arch / hwregs / iop / asm / iop_sw_mpu_defs_asm.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __iop_sw_mpu_defs_asm_h
3 #define __iop_sw_mpu_defs_asm_h
4
5 /*
6  * This file is autogenerated from
7  *   file:           ../../inst/io_proc/rtl/guinness/iop_sw_mpu.r
8  *     id:           <not found>
9  *     last modfied: Mon Apr 11 16:10:19 2005
10  *
11  *   by /n/asic/design/tools/rdesc/src/rdes2c -asm --outfile asm/iop_sw_mpu_defs_asm.h ../../inst/io_proc/rtl/guinness/iop_sw_mpu.r
12  *      id: $Id: iop_sw_mpu_defs_asm.h,v 1.5 2005/04/24 18:31:07 starvik Exp $
13  * Any changes here will be lost.
14  *
15  * -*- buffer-read-only: t -*-
16  */
17
18 #ifndef REG_FIELD
19 #define REG_FIELD( scope, reg, field, value ) \
20   REG_FIELD_X_( value, reg_##scope##_##reg##___##field##___lsb )
21 #define REG_FIELD_X_( value, shift ) ((value) << shift)
22 #endif
23
24 #ifndef REG_STATE
25 #define REG_STATE( scope, reg, field, symbolic_value ) \
26   REG_STATE_X_( regk_##scope##_##symbolic_value, reg_##scope##_##reg##___##field##___lsb )
27 #define REG_STATE_X_( k, shift ) (k << shift)
28 #endif
29
30 #ifndef REG_MASK
31 #define REG_MASK( scope, reg, field ) \
32   REG_MASK_X_( reg_##scope##_##reg##___##field##___width, reg_##scope##_##reg##___##field##___lsb )
33 #define REG_MASK_X_( width, lsb ) (((1 << width)-1) << lsb)
34 #endif
35
36 #ifndef REG_LSB
37 #define REG_LSB( scope, reg, field ) reg_##scope##_##reg##___##field##___lsb
38 #endif
39
40 #ifndef REG_BIT
41 #define REG_BIT( scope, reg, field ) reg_##scope##_##reg##___##field##___bit
42 #endif
43
44 #ifndef REG_ADDR
45 #define REG_ADDR( scope, inst, reg ) REG_ADDR_X_(inst, reg_##scope##_##reg##_offset)
46 #define REG_ADDR_X_( inst, offs ) ((inst) + offs)
47 #endif
48
49 #ifndef REG_ADDR_VECT
50 #define REG_ADDR_VECT( scope, inst, reg, index ) \
51          REG_ADDR_VECT_X_(inst, reg_##scope##_##reg##_offset, index, \
52                          STRIDE_##scope##_##reg )
53 #define REG_ADDR_VECT_X_( inst, offs, index, stride ) \
54                           ((inst) + offs + (index) * stride)
55 #endif
56
57 /* Register rw_sw_cfg_owner, scope iop_sw_mpu, type rw */
58 #define reg_iop_sw_mpu_rw_sw_cfg_owner___cfg___lsb 0
59 #define reg_iop_sw_mpu_rw_sw_cfg_owner___cfg___width 2
60 #define reg_iop_sw_mpu_rw_sw_cfg_owner_offset 0
61
62 /* Register rw_mc_ctrl, scope iop_sw_mpu, type rw */
63 #define reg_iop_sw_mpu_rw_mc_ctrl___keep_owner___lsb 0
64 #define reg_iop_sw_mpu_rw_mc_ctrl___keep_owner___width 1
65 #define reg_iop_sw_mpu_rw_mc_ctrl___keep_owner___bit 0
66 #define reg_iop_sw_mpu_rw_mc_ctrl___cmd___lsb 1
67 #define reg_iop_sw_mpu_rw_mc_ctrl___cmd___width 2
68 #define reg_iop_sw_mpu_rw_mc_ctrl___size___lsb 3
69 #define reg_iop_sw_mpu_rw_mc_ctrl___size___width 3
70 #define reg_iop_sw_mpu_rw_mc_ctrl___wr_spu0_mem___lsb 6
71 #define reg_iop_sw_mpu_rw_mc_ctrl___wr_spu0_mem___width 1
72 #define reg_iop_sw_mpu_rw_mc_ctrl___wr_spu0_mem___bit 6
73 #define reg_iop_sw_mpu_rw_mc_ctrl___wr_spu1_mem___lsb 7
74 #define reg_iop_sw_mpu_rw_mc_ctrl___wr_spu1_mem___width 1
75 #define reg_iop_sw_mpu_rw_mc_ctrl___wr_spu1_mem___bit 7
76 #define reg_iop_sw_mpu_rw_mc_ctrl_offset 4
77
78 /* Register rw_mc_data, scope iop_sw_mpu, type rw */
79 #define reg_iop_sw_mpu_rw_mc_data___val___lsb 0
80 #define reg_iop_sw_mpu_rw_mc_data___val___width 32
81 #define reg_iop_sw_mpu_rw_mc_data_offset 8
82
83 /* Register rw_mc_addr, scope iop_sw_mpu, type rw */
84 #define reg_iop_sw_mpu_rw_mc_addr_offset 12
85
86 /* Register rs_mc_data, scope iop_sw_mpu, type rs */
87 #define reg_iop_sw_mpu_rs_mc_data_offset 16
88
89 /* Register r_mc_data, scope iop_sw_mpu, type r */
90 #define reg_iop_sw_mpu_r_mc_data_offset 20
91
92 /* Register r_mc_stat, scope iop_sw_mpu, type r */
93 #define reg_iop_sw_mpu_r_mc_stat___busy_cpu___lsb 0
94 #define reg_iop_sw_mpu_r_mc_stat___busy_cpu___width 1
95 #define reg_iop_sw_mpu_r_mc_stat___busy_cpu___bit 0
96 #define reg_iop_sw_mpu_r_mc_stat___busy_mpu___lsb 1
97 #define reg_iop_sw_mpu_r_mc_stat___busy_mpu___width 1
98 #define reg_iop_sw_mpu_r_mc_stat___busy_mpu___bit 1
99 #define reg_iop_sw_mpu_r_mc_stat___busy_spu0___lsb 2
100 #define reg_iop_sw_mpu_r_mc_stat___busy_spu0___width 1
101 #define reg_iop_sw_mpu_r_mc_stat___busy_spu0___bit 2
102 #define reg_iop_sw_mpu_r_mc_stat___busy_spu1___lsb 3
103 #define reg_iop_sw_mpu_r_mc_stat___busy_spu1___width 1
104 #define reg_iop_sw_mpu_r_mc_stat___busy_spu1___bit 3
105 #define reg_iop_sw_mpu_r_mc_stat___owned_by_cpu___lsb 4
106 #define reg_iop_sw_mpu_r_mc_stat___owned_by_cpu___width 1
107 #define reg_iop_sw_mpu_r_mc_stat___owned_by_cpu___bit 4
108 #define reg_iop_sw_mpu_r_mc_stat___owned_by_mpu___lsb 5
109 #define reg_iop_sw_mpu_r_mc_stat___owned_by_mpu___width 1
110 #define reg_iop_sw_mpu_r_mc_stat___owned_by_mpu___bit 5
111 #define reg_iop_sw_mpu_r_mc_stat___owned_by_spu0___lsb 6
112 #define reg_iop_sw_mpu_r_mc_stat___owned_by_spu0___width 1
113 #define reg_iop_sw_mpu_r_mc_stat___owned_by_spu0___bit 6
114 #define reg_iop_sw_mpu_r_mc_stat___owned_by_spu1___lsb 7
115 #define reg_iop_sw_mpu_r_mc_stat___owned_by_spu1___width 1
116 #define reg_iop_sw_mpu_r_mc_stat___owned_by_spu1___bit 7
117 #define reg_iop_sw_mpu_r_mc_stat_offset 24
118
119 /* Register rw_bus0_clr_mask, scope iop_sw_mpu, type rw */
120 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte0___lsb 0
121 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte0___width 8
122 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte1___lsb 8
123 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte1___width 8
124 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte2___lsb 16
125 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte2___width 8
126 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte3___lsb 24
127 #define reg_iop_sw_mpu_rw_bus0_clr_mask___byte3___width 8
128 #define reg_iop_sw_mpu_rw_bus0_clr_mask_offset 28
129
130 /* Register rw_bus0_set_mask, scope iop_sw_mpu, type rw */
131 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte0___lsb 0
132 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte0___width 8
133 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte1___lsb 8
134 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte1___width 8
135 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte2___lsb 16
136 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte2___width 8
137 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte3___lsb 24
138 #define reg_iop_sw_mpu_rw_bus0_set_mask___byte3___width 8
139 #define reg_iop_sw_mpu_rw_bus0_set_mask_offset 32
140
141 /* Register rw_bus0_oe_clr_mask, scope iop_sw_mpu, type rw */
142 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte0___lsb 0
143 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte0___width 1
144 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte0___bit 0
145 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte1___lsb 1
146 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte1___width 1
147 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte1___bit 1
148 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte2___lsb 2
149 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte2___width 1
150 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte2___bit 2
151 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte3___lsb 3
152 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte3___width 1
153 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask___byte3___bit 3
154 #define reg_iop_sw_mpu_rw_bus0_oe_clr_mask_offset 36
155
156 /* Register rw_bus0_oe_set_mask, scope iop_sw_mpu, type rw */
157 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte0___lsb 0
158 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte0___width 1
159 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte0___bit 0
160 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte1___lsb 1
161 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte1___width 1
162 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte1___bit 1
163 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte2___lsb 2
164 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte2___width 1
165 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte2___bit 2
166 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte3___lsb 3
167 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte3___width 1
168 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask___byte3___bit 3
169 #define reg_iop_sw_mpu_rw_bus0_oe_set_mask_offset 40
170
171 /* Register r_bus0_in, scope iop_sw_mpu, type r */
172 #define reg_iop_sw_mpu_r_bus0_in_offset 44
173
174 /* Register rw_bus1_clr_mask, scope iop_sw_mpu, type rw */
175 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte0___lsb 0
176 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte0___width 8
177 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte1___lsb 8
178 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte1___width 8
179 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte2___lsb 16
180 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte2___width 8
181 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte3___lsb 24
182 #define reg_iop_sw_mpu_rw_bus1_clr_mask___byte3___width 8
183 #define reg_iop_sw_mpu_rw_bus1_clr_mask_offset 48
184
185 /* Register rw_bus1_set_mask, scope iop_sw_mpu, type rw */
186 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte0___lsb 0
187 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte0___width 8
188 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte1___lsb 8
189 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte1___width 8
190 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte2___lsb 16
191 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte2___width 8
192 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte3___lsb 24
193 #define reg_iop_sw_mpu_rw_bus1_set_mask___byte3___width 8
194 #define reg_iop_sw_mpu_rw_bus1_set_mask_offset 52
195
196 /* Register rw_bus1_oe_clr_mask, scope iop_sw_mpu, type rw */
197 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte0___lsb 0
198 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte0___width 1
199 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte0___bit 0
200 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte1___lsb 1
201 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte1___width 1
202 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte1___bit 1
203 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte2___lsb 2
204 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte2___width 1
205 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte2___bit 2
206 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte3___lsb 3
207 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte3___width 1
208 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask___byte3___bit 3
209 #define reg_iop_sw_mpu_rw_bus1_oe_clr_mask_offset 56
210
211 /* Register rw_bus1_oe_set_mask, scope iop_sw_mpu, type rw */
212 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte0___lsb 0
213 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte0___width 1
214 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte0___bit 0
215 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte1___lsb 1
216 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte1___width 1
217 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte1___bit 1
218 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte2___lsb 2
219 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte2___width 1
220 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte2___bit 2
221 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte3___lsb 3
222 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte3___width 1
223 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask___byte3___bit 3
224 #define reg_iop_sw_mpu_rw_bus1_oe_set_mask_offset 60
225
226 /* Register r_bus1_in, scope iop_sw_mpu, type r */
227 #define reg_iop_sw_mpu_r_bus1_in_offset 64
228
229 /* Register rw_gio_clr_mask, scope iop_sw_mpu, type rw */
230 #define reg_iop_sw_mpu_rw_gio_clr_mask___val___lsb 0
231 #define reg_iop_sw_mpu_rw_gio_clr_mask___val___width 32
232 #define reg_iop_sw_mpu_rw_gio_clr_mask_offset 68
233
234 /* Register rw_gio_set_mask, scope iop_sw_mpu, type rw */
235 #define reg_iop_sw_mpu_rw_gio_set_mask___val___lsb 0
236 #define reg_iop_sw_mpu_rw_gio_set_mask___val___width 32
237 #define reg_iop_sw_mpu_rw_gio_set_mask_offset 72
238
239 /* Register rw_gio_oe_clr_mask, scope iop_sw_mpu, type rw */
240 #define reg_iop_sw_mpu_rw_gio_oe_clr_mask___val___lsb 0
241 #define reg_iop_sw_mpu_rw_gio_oe_clr_mask___val___width 32
242 #define reg_iop_sw_mpu_rw_gio_oe_clr_mask_offset 76
243
244 /* Register rw_gio_oe_set_mask, scope iop_sw_mpu, type rw */
245 #define reg_iop_sw_mpu_rw_gio_oe_set_mask___val___lsb 0
246 #define reg_iop_sw_mpu_rw_gio_oe_set_mask___val___width 32
247 #define reg_iop_sw_mpu_rw_gio_oe_set_mask_offset 80
248
249 /* Register r_gio_in, scope iop_sw_mpu, type r */
250 #define reg_iop_sw_mpu_r_gio_in_offset 84
251
252 /* Register rw_cpu_intr, scope iop_sw_mpu, type rw */
253 #define reg_iop_sw_mpu_rw_cpu_intr___intr0___lsb 0
254 #define reg_iop_sw_mpu_rw_cpu_intr___intr0___width 1
255 #define reg_iop_sw_mpu_rw_cpu_intr___intr0___bit 0
256 #define reg_iop_sw_mpu_rw_cpu_intr___intr1___lsb 1
257 #define reg_iop_sw_mpu_rw_cpu_intr___intr1___width 1
258 #define reg_iop_sw_mpu_rw_cpu_intr___intr1___bit 1
259 #define reg_iop_sw_mpu_rw_cpu_intr___intr2___lsb 2
260 #define reg_iop_sw_mpu_rw_cpu_intr___intr2___width 1
261 #define reg_iop_sw_mpu_rw_cpu_intr___intr2___bit 2
262 #define reg_iop_sw_mpu_rw_cpu_intr___intr3___lsb 3
263 #define reg_iop_sw_mpu_rw_cpu_intr___intr3___width 1
264 #define reg_iop_sw_mpu_rw_cpu_intr___intr3___bit 3
265 #define reg_iop_sw_mpu_rw_cpu_intr___intr4___lsb 4
266 #define reg_iop_sw_mpu_rw_cpu_intr___intr4___width 1
267 #define reg_iop_sw_mpu_rw_cpu_intr___intr4___bit 4
268 #define reg_iop_sw_mpu_rw_cpu_intr___intr5___lsb 5
269 #define reg_iop_sw_mpu_rw_cpu_intr___intr5___width 1
270 #define reg_iop_sw_mpu_rw_cpu_intr___intr5___bit 5
271 #define reg_iop_sw_mpu_rw_cpu_intr___intr6___lsb 6
272 #define reg_iop_sw_mpu_rw_cpu_intr___intr6___width 1
273 #define reg_iop_sw_mpu_rw_cpu_intr___intr6___bit 6
274 #define reg_iop_sw_mpu_rw_cpu_intr___intr7___lsb 7
275 #define reg_iop_sw_mpu_rw_cpu_intr___intr7___width 1
276 #define reg_iop_sw_mpu_rw_cpu_intr___intr7___bit 7
277 #define reg_iop_sw_mpu_rw_cpu_intr___intr8___lsb 8
278 #define reg_iop_sw_mpu_rw_cpu_intr___intr8___width 1
279 #define reg_iop_sw_mpu_rw_cpu_intr___intr8___bit 8
280 #define reg_iop_sw_mpu_rw_cpu_intr___intr9___lsb 9
281 #define reg_iop_sw_mpu_rw_cpu_intr___intr9___width 1
282 #define reg_iop_sw_mpu_rw_cpu_intr___intr9___bit 9
283 #define reg_iop_sw_mpu_rw_cpu_intr___intr10___lsb 10
284 #define reg_iop_sw_mpu_rw_cpu_intr___intr10___width 1
285 #define reg_iop_sw_mpu_rw_cpu_intr___intr10___bit 10
286 #define reg_iop_sw_mpu_rw_cpu_intr___intr11___lsb 11
287 #define reg_iop_sw_mpu_rw_cpu_intr___intr11___width 1
288 #define reg_iop_sw_mpu_rw_cpu_intr___intr11___bit 11
289 #define reg_iop_sw_mpu_rw_cpu_intr___intr12___lsb 12
290 #define reg_iop_sw_mpu_rw_cpu_intr___intr12___width 1
291 #define reg_iop_sw_mpu_rw_cpu_intr___intr12___bit 12
292 #define reg_iop_sw_mpu_rw_cpu_intr___intr13___lsb 13
293 #define reg_iop_sw_mpu_rw_cpu_intr___intr13___width 1
294 #define reg_iop_sw_mpu_rw_cpu_intr___intr13___bit 13
295 #define reg_iop_sw_mpu_rw_cpu_intr___intr14___lsb 14
296 #define reg_iop_sw_mpu_rw_cpu_intr___intr14___width 1
297 #define reg_iop_sw_mpu_rw_cpu_intr___intr14___bit 14
298 #define reg_iop_sw_mpu_rw_cpu_intr___intr15___lsb 15
299 #define reg_iop_sw_mpu_rw_cpu_intr___intr15___width 1
300 #define reg_iop_sw_mpu_rw_cpu_intr___intr15___bit 15
301 #define reg_iop_sw_mpu_rw_cpu_intr___intr16___lsb 16
302 #define reg_iop_sw_mpu_rw_cpu_intr___intr16___width 1
303 #define reg_iop_sw_mpu_rw_cpu_intr___intr16___bit 16
304 #define reg_iop_sw_mpu_rw_cpu_intr___intr17___lsb 17
305 #define reg_iop_sw_mpu_rw_cpu_intr___intr17___width 1
306 #define reg_iop_sw_mpu_rw_cpu_intr___intr17___bit 17
307 #define reg_iop_sw_mpu_rw_cpu_intr___intr18___lsb 18
308 #define reg_iop_sw_mpu_rw_cpu_intr___intr18___width 1
309 #define reg_iop_sw_mpu_rw_cpu_intr___intr18___bit 18
310 #define reg_iop_sw_mpu_rw_cpu_intr___intr19___lsb 19
311 #define reg_iop_sw_mpu_rw_cpu_intr___intr19___width 1
312 #define reg_iop_sw_mpu_rw_cpu_intr___intr19___bit 19
313 #define reg_iop_sw_mpu_rw_cpu_intr___intr20___lsb 20
314 #define reg_iop_sw_mpu_rw_cpu_intr___intr20___width 1
315 #define reg_iop_sw_mpu_rw_cpu_intr___intr20___bit 20
316 #define reg_iop_sw_mpu_rw_cpu_intr___intr21___lsb 21
317 #define reg_iop_sw_mpu_rw_cpu_intr___intr21___width 1
318 #define reg_iop_sw_mpu_rw_cpu_intr___intr21___bit 21
319 #define reg_iop_sw_mpu_rw_cpu_intr___intr22___lsb 22
320 #define reg_iop_sw_mpu_rw_cpu_intr___intr22___width 1
321 #define reg_iop_sw_mpu_rw_cpu_intr___intr22___bit 22
322 #define reg_iop_sw_mpu_rw_cpu_intr___intr23___lsb 23
323 #define reg_iop_sw_mpu_rw_cpu_intr___intr23___width 1
324 #define reg_iop_sw_mpu_rw_cpu_intr___intr23___bit 23
325 #define reg_iop_sw_mpu_rw_cpu_intr___intr24___lsb 24
326 #define reg_iop_sw_mpu_rw_cpu_intr___intr24___width 1
327 #define reg_iop_sw_mpu_rw_cpu_intr___intr24___bit 24
328 #define reg_iop_sw_mpu_rw_cpu_intr___intr25___lsb 25
329 #define reg_iop_sw_mpu_rw_cpu_intr___intr25___width 1
330 #define reg_iop_sw_mpu_rw_cpu_intr___intr25___bit 25
331 #define reg_iop_sw_mpu_rw_cpu_intr___intr26___lsb 26
332 #define reg_iop_sw_mpu_rw_cpu_intr___intr26___width 1
333 #define reg_iop_sw_mpu_rw_cpu_intr___intr26___bit 26
334 #define reg_iop_sw_mpu_rw_cpu_intr___intr27___lsb 27
335 #define reg_iop_sw_mpu_rw_cpu_intr___intr27___width 1
336 #define reg_iop_sw_mpu_rw_cpu_intr___intr27___bit 27
337 #define reg_iop_sw_mpu_rw_cpu_intr___intr28___lsb 28
338 #define reg_iop_sw_mpu_rw_cpu_intr___intr28___width 1
339 #define reg_iop_sw_mpu_rw_cpu_intr___intr28___bit 28
340 #define reg_iop_sw_mpu_rw_cpu_intr___intr29___lsb 29
341 #define reg_iop_sw_mpu_rw_cpu_intr___intr29___width 1
342 #define reg_iop_sw_mpu_rw_cpu_intr___intr29___bit 29
343 #define reg_iop_sw_mpu_rw_cpu_intr___intr30___lsb 30
344 #define reg_iop_sw_mpu_rw_cpu_intr___intr30___width 1
345 #define reg_iop_sw_mpu_rw_cpu_intr___intr30___bit 30
346 #define reg_iop_sw_mpu_rw_cpu_intr___intr31___lsb 31
347 #define reg_iop_sw_mpu_rw_cpu_intr___intr31___width 1
348 #define reg_iop_sw_mpu_rw_cpu_intr___intr31___bit 31
349 #define reg_iop_sw_mpu_rw_cpu_intr_offset 88
350
351 /* Register r_cpu_intr, scope iop_sw_mpu, type r */
352 #define reg_iop_sw_mpu_r_cpu_intr___intr0___lsb 0
353 #define reg_iop_sw_mpu_r_cpu_intr___intr0___width 1
354 #define reg_iop_sw_mpu_r_cpu_intr___intr0___bit 0
355 #define reg_iop_sw_mpu_r_cpu_intr___intr1___lsb 1
356 #define reg_iop_sw_mpu_r_cpu_intr___intr1___width 1
357 #define reg_iop_sw_mpu_r_cpu_intr___intr1___bit 1
358 #define reg_iop_sw_mpu_r_cpu_intr___intr2___lsb 2
359 #define reg_iop_sw_mpu_r_cpu_intr___intr2___width 1
360 #define reg_iop_sw_mpu_r_cpu_intr___intr2___bit 2
361 #define reg_iop_sw_mpu_r_cpu_intr___intr3___lsb 3
362 #define reg_iop_sw_mpu_r_cpu_intr___intr3___width 1
363 #define reg_iop_sw_mpu_r_cpu_intr___intr3___bit 3
364 #define reg_iop_sw_mpu_r_cpu_intr___intr4___lsb 4
365 #define reg_iop_sw_mpu_r_cpu_intr___intr4___width 1
366 #define reg_iop_sw_mpu_r_cpu_intr___intr4___bit 4
367 #define reg_iop_sw_mpu_r_cpu_intr___intr5___lsb 5
368 #define reg_iop_sw_mpu_r_cpu_intr___intr5___width 1
369 #define reg_iop_sw_mpu_r_cpu_intr___intr5___bit 5
370 #define reg_iop_sw_mpu_r_cpu_intr___intr6___lsb 6
371 #define reg_iop_sw_mpu_r_cpu_intr___intr6___width 1
372 #define reg_iop_sw_mpu_r_cpu_intr___intr6___bit 6
373 #define reg_iop_sw_mpu_r_cpu_intr___intr7___lsb 7
374 #define reg_iop_sw_mpu_r_cpu_intr___intr7___width 1
375 #define reg_iop_sw_mpu_r_cpu_intr___intr7___bit 7
376 #define reg_iop_sw_mpu_r_cpu_intr___intr8___lsb 8
377 #define reg_iop_sw_mpu_r_cpu_intr___intr8___width 1
378 #define reg_iop_sw_mpu_r_cpu_intr___intr8___bit 8
379 #define reg_iop_sw_mpu_r_cpu_intr___intr9___lsb 9
380 #define reg_iop_sw_mpu_r_cpu_intr___intr9___width 1
381 #define reg_iop_sw_mpu_r_cpu_intr___intr9___bit 9
382 #define reg_iop_sw_mpu_r_cpu_intr___intr10___lsb 10
383 #define reg_iop_sw_mpu_r_cpu_intr___intr10___width 1
384 #define reg_iop_sw_mpu_r_cpu_intr___intr10___bit 10
385 #define reg_iop_sw_mpu_r_cpu_intr___intr11___lsb 11
386 #define reg_iop_sw_mpu_r_cpu_intr___intr11___width 1
387 #define reg_iop_sw_mpu_r_cpu_intr___intr11___bit 11
388 #define reg_iop_sw_mpu_r_cpu_intr___intr12___lsb 12
389 #define reg_iop_sw_mpu_r_cpu_intr___intr12___width 1
390 #define reg_iop_sw_mpu_r_cpu_intr___intr12___bit 12
391 #define reg_iop_sw_mpu_r_cpu_intr___intr13___lsb 13
392 #define reg_iop_sw_mpu_r_cpu_intr___intr13___width 1
393 #define reg_iop_sw_mpu_r_cpu_intr___intr13___bit 13
394 #define reg_iop_sw_mpu_r_cpu_intr___intr14___lsb 14
395 #define reg_iop_sw_mpu_r_cpu_intr___intr14___width 1
396 #define reg_iop_sw_mpu_r_cpu_intr___intr14___bit 14
397 #define reg_iop_sw_mpu_r_cpu_intr___intr15___lsb 15
398 #define reg_iop_sw_mpu_r_cpu_intr___intr15___width 1
399 #define reg_iop_sw_mpu_r_cpu_intr___intr15___bit 15
400 #define reg_iop_sw_mpu_r_cpu_intr___intr16___lsb 16
401 #define reg_iop_sw_mpu_r_cpu_intr___intr16___width 1
402 #define reg_iop_sw_mpu_r_cpu_intr___intr16___bit 16
403 #define reg_iop_sw_mpu_r_cpu_intr___intr17___lsb 17
404 #define reg_iop_sw_mpu_r_cpu_intr___intr17___width 1
405 #define reg_iop_sw_mpu_r_cpu_intr___intr17___bit 17
406 #define reg_iop_sw_mpu_r_cpu_intr___intr18___lsb 18
407 #define reg_iop_sw_mpu_r_cpu_intr___intr18___width 1
408 #define reg_iop_sw_mpu_r_cpu_intr___intr18___bit 18
409 #define reg_iop_sw_mpu_r_cpu_intr___intr19___lsb 19
410 #define reg_iop_sw_mpu_r_cpu_intr___intr19___width 1
411 #define reg_iop_sw_mpu_r_cpu_intr___intr19___bit 19
412 #define reg_iop_sw_mpu_r_cpu_intr___intr20___lsb 20
413 #define reg_iop_sw_mpu_r_cpu_intr___intr20___width 1
414 #define reg_iop_sw_mpu_r_cpu_intr___intr20___bit 20
415 #define reg_iop_sw_mpu_r_cpu_intr___intr21___lsb 21
416 #define reg_iop_sw_mpu_r_cpu_intr___intr21___width 1
417 #define reg_iop_sw_mpu_r_cpu_intr___intr21___bit 21
418 #define reg_iop_sw_mpu_r_cpu_intr___intr22___lsb 22
419 #define reg_iop_sw_mpu_r_cpu_intr___intr22___width 1
420 #define reg_iop_sw_mpu_r_cpu_intr___intr22___bit 22
421 #define reg_iop_sw_mpu_r_cpu_intr___intr23___lsb 23
422 #define reg_iop_sw_mpu_r_cpu_intr___intr23___width 1
423 #define reg_iop_sw_mpu_r_cpu_intr___intr23___bit 23
424 #define reg_iop_sw_mpu_r_cpu_intr___intr24___lsb 24
425 #define reg_iop_sw_mpu_r_cpu_intr___intr24___width 1
426 #define reg_iop_sw_mpu_r_cpu_intr___intr24___bit 24
427 #define reg_iop_sw_mpu_r_cpu_intr___intr25___lsb 25
428 #define reg_iop_sw_mpu_r_cpu_intr___intr25___width 1
429 #define reg_iop_sw_mpu_r_cpu_intr___intr25___bit 25
430 #define reg_iop_sw_mpu_r_cpu_intr___intr26___lsb 26
431 #define reg_iop_sw_mpu_r_cpu_intr___intr26___width 1
432 #define reg_iop_sw_mpu_r_cpu_intr___intr26___bit 26
433 #define reg_iop_sw_mpu_r_cpu_intr___intr27___lsb 27
434 #define reg_iop_sw_mpu_r_cpu_intr___intr27___width 1
435 #define reg_iop_sw_mpu_r_cpu_intr___intr27___bit 27
436 #define reg_iop_sw_mpu_r_cpu_intr___intr28___lsb 28
437 #define reg_iop_sw_mpu_r_cpu_intr___intr28___width 1
438 #define reg_iop_sw_mpu_r_cpu_intr___intr28___bit 28
439 #define reg_iop_sw_mpu_r_cpu_intr___intr29___lsb 29
440 #define reg_iop_sw_mpu_r_cpu_intr___intr29___width 1
441 #define reg_iop_sw_mpu_r_cpu_intr___intr29___bit 29
442 #define reg_iop_sw_mpu_r_cpu_intr___intr30___lsb 30
443 #define reg_iop_sw_mpu_r_cpu_intr___intr30___width 1
444 #define reg_iop_sw_mpu_r_cpu_intr___intr30___bit 30
445 #define reg_iop_sw_mpu_r_cpu_intr___intr31___lsb 31
446 #define reg_iop_sw_mpu_r_cpu_intr___intr31___width 1
447 #define reg_iop_sw_mpu_r_cpu_intr___intr31___bit 31
448 #define reg_iop_sw_mpu_r_cpu_intr_offset 92
449
450 /* Register rw_intr_grp0_mask, scope iop_sw_mpu, type rw */
451 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr0___lsb 0
452 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr0___width 1
453 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr0___bit 0
454 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr0___lsb 1
455 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr0___width 1
456 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr0___bit 1
457 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp0___lsb 2
458 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp0___width 1
459 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp0___bit 2
460 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp4___lsb 3
461 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp4___width 1
462 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp4___bit 3
463 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp0___lsb 4
464 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp0___width 1
465 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp0___bit 4
466 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out0___lsb 5
467 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out0___width 1
468 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out0___bit 5
469 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out0_extra___lsb 6
470 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out0_extra___width 1
471 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out0_extra___bit 6
472 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_out0___lsb 7
473 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_out0___width 1
474 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_out0___bit 7
475 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr1___lsb 8
476 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr1___width 1
477 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr1___bit 8
478 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr1___lsb 9
479 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr1___width 1
480 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr1___bit 9
481 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp1___lsb 10
482 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp1___width 1
483 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp1___bit 10
484 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp5___lsb 11
485 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp5___width 1
486 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp5___bit 11
487 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp1___lsb 12
488 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp1___width 1
489 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp1___bit 12
490 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in0___lsb 13
491 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in0___width 1
492 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in0___bit 13
493 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in0_extra___lsb 14
494 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in0_extra___width 1
495 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in0_extra___bit 14
496 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_in0___lsb 15
497 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_in0___width 1
498 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_in0___bit 15
499 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr2___lsb 16
500 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr2___width 1
501 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr2___bit 16
502 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr2___lsb 17
503 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr2___width 1
504 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr2___bit 17
505 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp2___lsb 18
506 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp2___width 1
507 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp2___bit 18
508 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp6___lsb 19
509 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp6___width 1
510 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp6___bit 19
511 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp2___lsb 20
512 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp2___width 1
513 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp2___bit 20
514 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out1___lsb 21
515 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out1___width 1
516 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out1___bit 21
517 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out1_extra___lsb 22
518 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out1_extra___width 1
519 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_out1_extra___bit 22
520 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_out1___lsb 23
521 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_out1___width 1
522 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_out1___bit 23
523 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr3___lsb 24
524 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr3___width 1
525 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu0_intr3___bit 24
526 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr3___lsb 25
527 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr3___width 1
528 #define reg_iop_sw_mpu_rw_intr_grp0_mask___spu1_intr3___bit 25
529 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp3___lsb 26
530 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp3___width 1
531 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp3___bit 26
532 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp7___lsb 27
533 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp7___width 1
534 #define reg_iop_sw_mpu_rw_intr_grp0_mask___trigger_grp7___bit 27
535 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp3___lsb 28
536 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp3___width 1
537 #define reg_iop_sw_mpu_rw_intr_grp0_mask___timer_grp3___bit 28
538 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in1___lsb 29
539 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in1___width 1
540 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in1___bit 29
541 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in1_extra___lsb 30
542 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in1_extra___width 1
543 #define reg_iop_sw_mpu_rw_intr_grp0_mask___fifo_in1_extra___bit 30
544 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_in1___lsb 31
545 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_in1___width 1
546 #define reg_iop_sw_mpu_rw_intr_grp0_mask___dmc_in1___bit 31
547 #define reg_iop_sw_mpu_rw_intr_grp0_mask_offset 96
548
549 /* Register rw_ack_intr_grp0, scope iop_sw_mpu, type rw */
550 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr0___lsb 0
551 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr0___width 1
552 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr0___bit 0
553 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr0___lsb 1
554 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr0___width 1
555 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr0___bit 1
556 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr1___lsb 8
557 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr1___width 1
558 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr1___bit 8
559 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr1___lsb 9
560 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr1___width 1
561 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr1___bit 9
562 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr2___lsb 16
563 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr2___width 1
564 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr2___bit 16
565 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr2___lsb 17
566 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr2___width 1
567 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr2___bit 17
568 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr3___lsb 24
569 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr3___width 1
570 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu0_intr3___bit 24
571 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr3___lsb 25
572 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr3___width 1
573 #define reg_iop_sw_mpu_rw_ack_intr_grp0___spu1_intr3___bit 25
574 #define reg_iop_sw_mpu_rw_ack_intr_grp0_offset 100
575
576 /* Register r_intr_grp0, scope iop_sw_mpu, type r */
577 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr0___lsb 0
578 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr0___width 1
579 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr0___bit 0
580 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr0___lsb 1
581 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr0___width 1
582 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr0___bit 1
583 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp0___lsb 2
584 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp0___width 1
585 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp0___bit 2
586 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp4___lsb 3
587 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp4___width 1
588 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp4___bit 3
589 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp0___lsb 4
590 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp0___width 1
591 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp0___bit 4
592 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out0___lsb 5
593 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out0___width 1
594 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out0___bit 5
595 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out0_extra___lsb 6
596 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out0_extra___width 1
597 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out0_extra___bit 6
598 #define reg_iop_sw_mpu_r_intr_grp0___dmc_out0___lsb 7
599 #define reg_iop_sw_mpu_r_intr_grp0___dmc_out0___width 1
600 #define reg_iop_sw_mpu_r_intr_grp0___dmc_out0___bit 7
601 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr1___lsb 8
602 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr1___width 1
603 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr1___bit 8
604 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr1___lsb 9
605 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr1___width 1
606 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr1___bit 9
607 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp1___lsb 10
608 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp1___width 1
609 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp1___bit 10
610 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp5___lsb 11
611 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp5___width 1
612 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp5___bit 11
613 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp1___lsb 12
614 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp1___width 1
615 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp1___bit 12
616 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in0___lsb 13
617 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in0___width 1
618 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in0___bit 13
619 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in0_extra___lsb 14
620 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in0_extra___width 1
621 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in0_extra___bit 14
622 #define reg_iop_sw_mpu_r_intr_grp0___dmc_in0___lsb 15
623 #define reg_iop_sw_mpu_r_intr_grp0___dmc_in0___width 1
624 #define reg_iop_sw_mpu_r_intr_grp0___dmc_in0___bit 15
625 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr2___lsb 16
626 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr2___width 1
627 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr2___bit 16
628 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr2___lsb 17
629 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr2___width 1
630 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr2___bit 17
631 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp2___lsb 18
632 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp2___width 1
633 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp2___bit 18
634 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp6___lsb 19
635 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp6___width 1
636 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp6___bit 19
637 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp2___lsb 20
638 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp2___width 1
639 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp2___bit 20
640 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out1___lsb 21
641 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out1___width 1
642 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out1___bit 21
643 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out1_extra___lsb 22
644 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out1_extra___width 1
645 #define reg_iop_sw_mpu_r_intr_grp0___fifo_out1_extra___bit 22
646 #define reg_iop_sw_mpu_r_intr_grp0___dmc_out1___lsb 23
647 #define reg_iop_sw_mpu_r_intr_grp0___dmc_out1___width 1
648 #define reg_iop_sw_mpu_r_intr_grp0___dmc_out1___bit 23
649 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr3___lsb 24
650 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr3___width 1
651 #define reg_iop_sw_mpu_r_intr_grp0___spu0_intr3___bit 24
652 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr3___lsb 25
653 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr3___width 1
654 #define reg_iop_sw_mpu_r_intr_grp0___spu1_intr3___bit 25
655 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp3___lsb 26
656 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp3___width 1
657 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp3___bit 26
658 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp7___lsb 27
659 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp7___width 1
660 #define reg_iop_sw_mpu_r_intr_grp0___trigger_grp7___bit 27
661 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp3___lsb 28
662 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp3___width 1
663 #define reg_iop_sw_mpu_r_intr_grp0___timer_grp3___bit 28
664 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in1___lsb 29
665 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in1___width 1
666 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in1___bit 29
667 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in1_extra___lsb 30
668 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in1_extra___width 1
669 #define reg_iop_sw_mpu_r_intr_grp0___fifo_in1_extra___bit 30
670 #define reg_iop_sw_mpu_r_intr_grp0___dmc_in1___lsb 31
671 #define reg_iop_sw_mpu_r_intr_grp0___dmc_in1___width 1
672 #define reg_iop_sw_mpu_r_intr_grp0___dmc_in1___bit 31
673 #define reg_iop_sw_mpu_r_intr_grp0_offset 104
674
675 /* Register r_masked_intr_grp0, scope iop_sw_mpu, type r */
676 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr0___lsb 0
677 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr0___width 1
678 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr0___bit 0
679 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr0___lsb 1
680 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr0___width 1
681 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr0___bit 1
682 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp0___lsb 2
683 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp0___width 1
684 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp0___bit 2
685 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp4___lsb 3
686 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp4___width 1
687 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp4___bit 3
688 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp0___lsb 4
689 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp0___width 1
690 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp0___bit 4
691 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out0___lsb 5
692 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out0___width 1
693 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out0___bit 5
694 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out0_extra___lsb 6
695 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out0_extra___width 1
696 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out0_extra___bit 6
697 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_out0___lsb 7
698 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_out0___width 1
699 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_out0___bit 7
700 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr1___lsb 8
701 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr1___width 1
702 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr1___bit 8
703 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr1___lsb 9
704 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr1___width 1
705 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr1___bit 9
706 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp1___lsb 10
707 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp1___width 1
708 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp1___bit 10
709 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp5___lsb 11
710 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp5___width 1
711 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp5___bit 11
712 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp1___lsb 12
713 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp1___width 1
714 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp1___bit 12
715 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in0___lsb 13
716 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in0___width 1
717 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in0___bit 13
718 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in0_extra___lsb 14
719 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in0_extra___width 1
720 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in0_extra___bit 14
721 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_in0___lsb 15
722 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_in0___width 1
723 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_in0___bit 15
724 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr2___lsb 16
725 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr2___width 1
726 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr2___bit 16
727 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr2___lsb 17
728 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr2___width 1
729 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr2___bit 17
730 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp2___lsb 18
731 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp2___width 1
732 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp2___bit 18
733 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp6___lsb 19
734 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp6___width 1
735 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp6___bit 19
736 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp2___lsb 20
737 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp2___width 1
738 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp2___bit 20
739 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out1___lsb 21
740 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out1___width 1
741 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out1___bit 21
742 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out1_extra___lsb 22
743 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out1_extra___width 1
744 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_out1_extra___bit 22
745 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_out1___lsb 23
746 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_out1___width 1
747 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_out1___bit 23
748 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr3___lsb 24
749 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr3___width 1
750 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu0_intr3___bit 24
751 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr3___lsb 25
752 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr3___width 1
753 #define reg_iop_sw_mpu_r_masked_intr_grp0___spu1_intr3___bit 25
754 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp3___lsb 26
755 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp3___width 1
756 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp3___bit 26
757 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp7___lsb 27
758 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp7___width 1
759 #define reg_iop_sw_mpu_r_masked_intr_grp0___trigger_grp7___bit 27
760 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp3___lsb 28
761 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp3___width 1
762 #define reg_iop_sw_mpu_r_masked_intr_grp0___timer_grp3___bit 28
763 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in1___lsb 29
764 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in1___width 1
765 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in1___bit 29
766 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in1_extra___lsb 30
767 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in1_extra___width 1
768 #define reg_iop_sw_mpu_r_masked_intr_grp0___fifo_in1_extra___bit 30
769 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_in1___lsb 31
770 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_in1___width 1
771 #define reg_iop_sw_mpu_r_masked_intr_grp0___dmc_in1___bit 31
772 #define reg_iop_sw_mpu_r_masked_intr_grp0_offset 108
773
774 /* Register rw_intr_grp1_mask, scope iop_sw_mpu, type rw */
775 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr4___lsb 0
776 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr4___width 1
777 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr4___bit 0
778 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr4___lsb 1
779 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr4___width 1
780 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr4___bit 1
781 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp0___lsb 2
782 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp0___width 1
783 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp0___bit 2
784 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp5___lsb 3
785 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp5___width 1
786 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp5___bit 3
787 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp0___lsb 4
788 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp0___width 1
789 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp0___bit 4
790 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in0___lsb 5
791 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in0___width 1
792 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in0___bit 5
793 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in0_extra___lsb 6
794 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in0_extra___width 1
795 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in0_extra___bit 6
796 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_out0___lsb 7
797 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_out0___width 1
798 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_out0___bit 7
799 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr5___lsb 8
800 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr5___width 1
801 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr5___bit 8
802 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr5___lsb 9
803 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr5___width 1
804 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr5___bit 9
805 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp1___lsb 10
806 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp1___width 1
807 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp1___bit 10
808 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp6___lsb 11
809 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp6___width 1
810 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp6___bit 11
811 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp1___lsb 12
812 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp1___width 1
813 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp1___bit 12
814 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out1___lsb 13
815 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out1___width 1
816 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out1___bit 13
817 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out0_extra___lsb 14
818 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out0_extra___width 1
819 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out0_extra___bit 14
820 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_in0___lsb 15
821 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_in0___width 1
822 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_in0___bit 15
823 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr6___lsb 16
824 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr6___width 1
825 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr6___bit 16
826 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr6___lsb 17
827 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr6___width 1
828 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr6___bit 17
829 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp2___lsb 18
830 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp2___width 1
831 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp2___bit 18
832 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp7___lsb 19
833 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp7___width 1
834 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp7___bit 19
835 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp2___lsb 20
836 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp2___width 1
837 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp2___bit 20
838 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in1___lsb 21
839 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in1___width 1
840 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in1___bit 21
841 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in1_extra___lsb 22
842 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in1_extra___width 1
843 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_in1_extra___bit 22
844 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_out1___lsb 23
845 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_out1___width 1
846 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_out1___bit 23
847 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr7___lsb 24
848 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr7___width 1
849 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu0_intr7___bit 24
850 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr7___lsb 25
851 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr7___width 1
852 #define reg_iop_sw_mpu_rw_intr_grp1_mask___spu1_intr7___bit 25
853 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp3___lsb 26
854 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp3___width 1
855 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp3___bit 26
856 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp4___lsb 27
857 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp4___width 1
858 #define reg_iop_sw_mpu_rw_intr_grp1_mask___trigger_grp4___bit 27
859 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp3___lsb 28
860 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp3___width 1
861 #define reg_iop_sw_mpu_rw_intr_grp1_mask___timer_grp3___bit 28
862 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out0___lsb 29
863 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out0___width 1
864 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out0___bit 29
865 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out1_extra___lsb 30
866 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out1_extra___width 1
867 #define reg_iop_sw_mpu_rw_intr_grp1_mask___fifo_out1_extra___bit 30
868 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_in1___lsb 31
869 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_in1___width 1
870 #define reg_iop_sw_mpu_rw_intr_grp1_mask___dmc_in1___bit 31
871 #define reg_iop_sw_mpu_rw_intr_grp1_mask_offset 112
872
873 /* Register rw_ack_intr_grp1, scope iop_sw_mpu, type rw */
874 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr4___lsb 0
875 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr4___width 1
876 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr4___bit 0
877 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr4___lsb 1
878 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr4___width 1
879 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr4___bit 1
880 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr5___lsb 8
881 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr5___width 1
882 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr5___bit 8
883 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr5___lsb 9
884 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr5___width 1
885 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr5___bit 9
886 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr6___lsb 16
887 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr6___width 1
888 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr6___bit 16
889 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr6___lsb 17
890 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr6___width 1
891 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr6___bit 17
892 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr7___lsb 24
893 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr7___width 1
894 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu0_intr7___bit 24
895 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr7___lsb 25
896 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr7___width 1
897 #define reg_iop_sw_mpu_rw_ack_intr_grp1___spu1_intr7___bit 25
898 #define reg_iop_sw_mpu_rw_ack_intr_grp1_offset 116
899
900 /* Register r_intr_grp1, scope iop_sw_mpu, type r */
901 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr4___lsb 0
902 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr4___width 1
903 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr4___bit 0
904 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr4___lsb 1
905 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr4___width 1
906 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr4___bit 1
907 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp0___lsb 2
908 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp0___width 1
909 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp0___bit 2
910 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp5___lsb 3
911 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp5___width 1
912 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp5___bit 3
913 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp0___lsb 4
914 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp0___width 1
915 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp0___bit 4
916 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in0___lsb 5
917 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in0___width 1
918 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in0___bit 5
919 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in0_extra___lsb 6
920 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in0_extra___width 1
921 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in0_extra___bit 6
922 #define reg_iop_sw_mpu_r_intr_grp1___dmc_out0___lsb 7
923 #define reg_iop_sw_mpu_r_intr_grp1___dmc_out0___width 1
924 #define reg_iop_sw_mpu_r_intr_grp1___dmc_out0___bit 7
925 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr5___lsb 8
926 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr5___width 1
927 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr5___bit 8
928 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr5___lsb 9
929 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr5___width 1
930 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr5___bit 9
931 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp1___lsb 10
932 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp1___width 1
933 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp1___bit 10
934 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp6___lsb 11
935 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp6___width 1
936 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp6___bit 11
937 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp1___lsb 12
938 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp1___width 1
939 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp1___bit 12
940 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out1___lsb 13
941 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out1___width 1
942 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out1___bit 13
943 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out0_extra___lsb 14
944 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out0_extra___width 1
945 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out0_extra___bit 14
946 #define reg_iop_sw_mpu_r_intr_grp1___dmc_in0___lsb 15
947 #define reg_iop_sw_mpu_r_intr_grp1___dmc_in0___width 1
948 #define reg_iop_sw_mpu_r_intr_grp1___dmc_in0___bit 15
949 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr6___lsb 16
950 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr6___width 1
951 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr6___bit 16
952 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr6___lsb 17
953 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr6___width 1
954 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr6___bit 17
955 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp2___lsb 18
956 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp2___width 1
957 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp2___bit 18
958 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp7___lsb 19
959 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp7___width 1
960 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp7___bit 19
961 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp2___lsb 20
962 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp2___width 1
963 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp2___bit 20
964 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in1___lsb 21
965 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in1___width 1
966 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in1___bit 21
967 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in1_extra___lsb 22
968 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in1_extra___width 1
969 #define reg_iop_sw_mpu_r_intr_grp1___fifo_in1_extra___bit 22
970 #define reg_iop_sw_mpu_r_intr_grp1___dmc_out1___lsb 23
971 #define reg_iop_sw_mpu_r_intr_grp1___dmc_out1___width 1
972 #define reg_iop_sw_mpu_r_intr_grp1___dmc_out1___bit 23
973 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr7___lsb 24
974 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr7___width 1
975 #define reg_iop_sw_mpu_r_intr_grp1___spu0_intr7___bit 24
976 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr7___lsb 25
977 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr7___width 1
978 #define reg_iop_sw_mpu_r_intr_grp1___spu1_intr7___bit 25
979 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp3___lsb 26
980 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp3___width 1
981 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp3___bit 26
982 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp4___lsb 27
983 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp4___width 1
984 #define reg_iop_sw_mpu_r_intr_grp1___trigger_grp4___bit 27
985 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp3___lsb 28
986 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp3___width 1
987 #define reg_iop_sw_mpu_r_intr_grp1___timer_grp3___bit 28
988 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out0___lsb 29
989 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out0___width 1
990 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out0___bit 29
991 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out1_extra___lsb 30
992 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out1_extra___width 1
993 #define reg_iop_sw_mpu_r_intr_grp1___fifo_out1_extra___bit 30
994 #define reg_iop_sw_mpu_r_intr_grp1___dmc_in1___lsb 31
995 #define reg_iop_sw_mpu_r_intr_grp1___dmc_in1___width 1
996 #define reg_iop_sw_mpu_r_intr_grp1___dmc_in1___bit 31
997 #define reg_iop_sw_mpu_r_intr_grp1_offset 120
998
999 /* Register r_masked_intr_grp1, scope iop_sw_mpu, type r */
1000 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr4___lsb 0
1001 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr4___width 1
1002 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr4___bit 0
1003 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr4___lsb 1
1004 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr4___width 1
1005 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr4___bit 1
1006 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp0___lsb 2
1007 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp0___width 1
1008 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp0___bit 2
1009 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp5___lsb 3
1010 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp5___width 1
1011 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp5___bit 3
1012 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp0___lsb 4
1013 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp0___width 1
1014 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp0___bit 4
1015 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in0___lsb 5
1016 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in0___width 1
1017 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in0___bit 5
1018 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in0_extra___lsb 6
1019 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in0_extra___width 1
1020 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in0_extra___bit 6
1021 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_out0___lsb 7
1022 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_out0___width 1
1023 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_out0___bit 7
1024 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr5___lsb 8
1025 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr5___width 1
1026 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr5___bit 8
1027 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr5___lsb 9
1028 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr5___width 1
1029 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr5___bit 9
1030 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp1___lsb 10
1031 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp1___width 1
1032 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp1___bit 10
1033 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp6___lsb 11
1034 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp6___width 1
1035 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp6___bit 11
1036 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp1___lsb 12
1037 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp1___width 1
1038 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp1___bit 12
1039 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out1___lsb 13
1040 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out1___width 1
1041 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out1___bit 13
1042 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out0_extra___lsb 14
1043 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out0_extra___width 1
1044 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out0_extra___bit 14
1045 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_in0___lsb 15
1046 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_in0___width 1
1047 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_in0___bit 15
1048 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr6___lsb 16
1049 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr6___width 1
1050 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr6___bit 16
1051 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr6___lsb 17
1052 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr6___width 1
1053 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr6___bit 17
1054 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp2___lsb 18
1055 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp2___width 1
1056 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp2___bit 18
1057 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp7___lsb 19
1058 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp7___width 1
1059 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp7___bit 19
1060 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp2___lsb 20
1061 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp2___width 1
1062 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp2___bit 20
1063 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in1___lsb 21
1064 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in1___width 1
1065 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in1___bit 21
1066 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in1_extra___lsb 22
1067 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in1_extra___width 1
1068 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_in1_extra___bit 22
1069 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_out1___lsb 23
1070 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_out1___width 1
1071 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_out1___bit 23
1072 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr7___lsb 24
1073 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr7___width 1
1074 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu0_intr7___bit 24
1075 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr7___lsb 25
1076 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr7___width 1
1077 #define reg_iop_sw_mpu_r_masked_intr_grp1___spu1_intr7___bit 25
1078 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp3___lsb 26
1079 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp3___width 1
1080 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp3___bit 26
1081 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp4___lsb 27
1082 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp4___width 1
1083 #define reg_iop_sw_mpu_r_masked_intr_grp1___trigger_grp4___bit 27
1084 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp3___lsb 28
1085 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp3___width 1
1086 #define reg_iop_sw_mpu_r_masked_intr_grp1___timer_grp3___bit 28
1087 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out0___lsb 29
1088 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out0___width 1
1089 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out0___bit 29
1090 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out1_extra___lsb 30
1091 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out1_extra___width 1
1092 #define reg_iop_sw_mpu_r_masked_intr_grp1___fifo_out1_extra___bit 30
1093 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_in1___lsb 31
1094 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_in1___width 1
1095 #define reg_iop_sw_mpu_r_masked_intr_grp1___dmc_in1___bit 31
1096 #define reg_iop_sw_mpu_r_masked_intr_grp1_offset 124
1097
1098 /* Register rw_intr_grp2_mask, scope iop_sw_mpu, type rw */
1099 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr8___lsb 0
1100 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr8___width 1
1101 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr8___bit 0
1102 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr8___lsb 1
1103 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr8___width 1
1104 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr8___bit 1
1105 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp0___lsb 2
1106 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp0___width 1
1107 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp0___bit 2
1108 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp6___lsb 3
1109 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp6___width 1
1110 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp6___bit 3
1111 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp0___lsb 4
1112 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp0___width 1
1113 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp0___bit 4
1114 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out1___lsb 5
1115 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out1___width 1
1116 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out1___bit 5
1117 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out1_extra___lsb 6
1118 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out1_extra___width 1
1119 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out1_extra___bit 6
1120 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_out0___lsb 7
1121 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_out0___width 1
1122 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_out0___bit 7
1123 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr9___lsb 8
1124 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr9___width 1
1125 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr9___bit 8
1126 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr9___lsb 9
1127 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr9___width 1
1128 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr9___bit 9
1129 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp1___lsb 10
1130 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp1___width 1
1131 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp1___bit 10
1132 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp7___lsb 11
1133 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp7___width 1
1134 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp7___bit 11
1135 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp1___lsb 12
1136 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp1___width 1
1137 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp1___bit 12
1138 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in1___lsb 13
1139 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in1___width 1
1140 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in1___bit 13
1141 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in1_extra___lsb 14
1142 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in1_extra___width 1
1143 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in1_extra___bit 14
1144 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_in0___lsb 15
1145 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_in0___width 1
1146 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_in0___bit 15
1147 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr10___lsb 16
1148 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr10___width 1
1149 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr10___bit 16
1150 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr10___lsb 17
1151 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr10___width 1
1152 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr10___bit 17
1153 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp2___lsb 18
1154 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp2___width 1
1155 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp2___bit 18
1156 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp4___lsb 19
1157 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp4___width 1
1158 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp4___bit 19
1159 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp2___lsb 20
1160 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp2___width 1
1161 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp2___bit 20
1162 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out0___lsb 21
1163 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out0___width 1
1164 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out0___bit 21
1165 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out0_extra___lsb 22
1166 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out0_extra___width 1
1167 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_out0_extra___bit 22
1168 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_out1___lsb 23
1169 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_out1___width 1
1170 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_out1___bit 23
1171 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr11___lsb 24
1172 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr11___width 1
1173 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu0_intr11___bit 24
1174 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr11___lsb 25
1175 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr11___width 1
1176 #define reg_iop_sw_mpu_rw_intr_grp2_mask___spu1_intr11___bit 25
1177 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp3___lsb 26
1178 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp3___width 1
1179 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp3___bit 26
1180 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp5___lsb 27
1181 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp5___width 1
1182 #define reg_iop_sw_mpu_rw_intr_grp2_mask___trigger_grp5___bit 27
1183 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp3___lsb 28
1184 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp3___width 1
1185 #define reg_iop_sw_mpu_rw_intr_grp2_mask___timer_grp3___bit 28
1186 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in0___lsb 29
1187 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in0___width 1
1188 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in0___bit 29
1189 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in0_extra___lsb 30
1190 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in0_extra___width 1
1191 #define reg_iop_sw_mpu_rw_intr_grp2_mask___fifo_in0_extra___bit 30
1192 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_in1___lsb 31
1193 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_in1___width 1
1194 #define reg_iop_sw_mpu_rw_intr_grp2_mask___dmc_in1___bit 31
1195 #define reg_iop_sw_mpu_rw_intr_grp2_mask_offset 128
1196
1197 /* Register rw_ack_intr_grp2, scope iop_sw_mpu, type rw */
1198 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr8___lsb 0
1199 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr8___width 1
1200 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr8___bit 0
1201 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr8___lsb 1
1202 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr8___width 1
1203 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr8___bit 1
1204 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr9___lsb 8
1205 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr9___width 1
1206 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr9___bit 8
1207 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr9___lsb 9
1208 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr9___width 1
1209 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr9___bit 9
1210 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr10___lsb 16
1211 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr10___width 1
1212 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr10___bit 16
1213 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr10___lsb 17
1214 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr10___width 1
1215 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr10___bit 17
1216 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr11___lsb 24
1217 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr11___width 1
1218 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu0_intr11___bit 24
1219 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr11___lsb 25
1220 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr11___width 1
1221 #define reg_iop_sw_mpu_rw_ack_intr_grp2___spu1_intr11___bit 25
1222 #define reg_iop_sw_mpu_rw_ack_intr_grp2_offset 132
1223
1224 /* Register r_intr_grp2, scope iop_sw_mpu, type r */
1225 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr8___lsb 0
1226 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr8___width 1
1227 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr8___bit 0
1228 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr8___lsb 1
1229 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr8___width 1
1230 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr8___bit 1
1231 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp0___lsb 2
1232 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp0___width 1
1233 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp0___bit 2
1234 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp6___lsb 3
1235 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp6___width 1
1236 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp6___bit 3
1237 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp0___lsb 4
1238 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp0___width 1
1239 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp0___bit 4
1240 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out1___lsb 5
1241 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out1___width 1
1242 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out1___bit 5
1243 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out1_extra___lsb 6
1244 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out1_extra___width 1
1245 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out1_extra___bit 6
1246 #define reg_iop_sw_mpu_r_intr_grp2___dmc_out0___lsb 7
1247 #define reg_iop_sw_mpu_r_intr_grp2___dmc_out0___width 1
1248 #define reg_iop_sw_mpu_r_intr_grp2___dmc_out0___bit 7
1249 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr9___lsb 8
1250 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr9___width 1
1251 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr9___bit 8
1252 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr9___lsb 9
1253 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr9___width 1
1254 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr9___bit 9
1255 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp1___lsb 10
1256 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp1___width 1
1257 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp1___bit 10
1258 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp7___lsb 11
1259 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp7___width 1
1260 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp7___bit 11
1261 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp1___lsb 12
1262 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp1___width 1
1263 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp1___bit 12
1264 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in1___lsb 13
1265 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in1___width 1
1266 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in1___bit 13
1267 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in1_extra___lsb 14
1268 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in1_extra___width 1
1269 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in1_extra___bit 14
1270 #define reg_iop_sw_mpu_r_intr_grp2___dmc_in0___lsb 15
1271 #define reg_iop_sw_mpu_r_intr_grp2___dmc_in0___width 1
1272 #define reg_iop_sw_mpu_r_intr_grp2___dmc_in0___bit 15
1273 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr10___lsb 16
1274 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr10___width 1
1275 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr10___bit 16
1276 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr10___lsb 17
1277 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr10___width 1
1278 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr10___bit 17
1279 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp2___lsb 18
1280 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp2___width 1
1281 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp2___bit 18
1282 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp4___lsb 19
1283 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp4___width 1
1284 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp4___bit 19
1285 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp2___lsb 20
1286 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp2___width 1
1287 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp2___bit 20
1288 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out0___lsb 21
1289 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out0___width 1
1290 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out0___bit 21
1291 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out0_extra___lsb 22
1292 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out0_extra___width 1
1293 #define reg_iop_sw_mpu_r_intr_grp2___fifo_out0_extra___bit 22
1294 #define reg_iop_sw_mpu_r_intr_grp2___dmc_out1___lsb 23
1295 #define reg_iop_sw_mpu_r_intr_grp2___dmc_out1___width 1
1296 #define reg_iop_sw_mpu_r_intr_grp2___dmc_out1___bit 23
1297 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr11___lsb 24
1298 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr11___width 1
1299 #define reg_iop_sw_mpu_r_intr_grp2___spu0_intr11___bit 24
1300 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr11___lsb 25
1301 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr11___width 1
1302 #define reg_iop_sw_mpu_r_intr_grp2___spu1_intr11___bit 25
1303 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp3___lsb 26
1304 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp3___width 1
1305 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp3___bit 26
1306 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp5___lsb 27
1307 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp5___width 1
1308 #define reg_iop_sw_mpu_r_intr_grp2___trigger_grp5___bit 27
1309 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp3___lsb 28
1310 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp3___width 1
1311 #define reg_iop_sw_mpu_r_intr_grp2___timer_grp3___bit 28
1312 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in0___lsb 29
1313 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in0___width 1
1314 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in0___bit 29
1315 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in0_extra___lsb 30
1316 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in0_extra___width 1
1317 #define reg_iop_sw_mpu_r_intr_grp2___fifo_in0_extra___bit 30
1318 #define reg_iop_sw_mpu_r_intr_grp2___dmc_in1___lsb 31
1319 #define reg_iop_sw_mpu_r_intr_grp2___dmc_in1___width 1
1320 #define reg_iop_sw_mpu_r_intr_grp2___dmc_in1___bit 31
1321 #define reg_iop_sw_mpu_r_intr_grp2_offset 136
1322
1323 /* Register r_masked_intr_grp2, scope iop_sw_mpu, type r */
1324 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr8___lsb 0
1325 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr8___width 1
1326 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr8___bit 0
1327 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr8___lsb 1
1328 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr8___width 1
1329 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr8___bit 1
1330 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp0___lsb 2
1331 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp0___width 1
1332 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp0___bit 2
1333 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp6___lsb 3
1334 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp6___width 1
1335 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp6___bit 3
1336 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp0___lsb 4
1337 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp0___width 1
1338 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp0___bit 4
1339 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out1___lsb 5
1340 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out1___width 1
1341 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out1___bit 5
1342 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out1_extra___lsb 6
1343 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out1_extra___width 1
1344 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out1_extra___bit 6
1345 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_out0___lsb 7
1346 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_out0___width 1
1347 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_out0___bit 7
1348 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr9___lsb 8
1349 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr9___width 1
1350 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr9___bit 8
1351 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr9___lsb 9
1352 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr9___width 1
1353 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr9___bit 9
1354 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp1___lsb 10
1355 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp1___width 1
1356 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp1___bit 10
1357 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp7___lsb 11
1358 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp7___width 1
1359 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp7___bit 11
1360 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp1___lsb 12
1361 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp1___width 1
1362 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp1___bit 12
1363 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in1___lsb 13
1364 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in1___width 1
1365 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in1___bit 13
1366 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in1_extra___lsb 14
1367 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in1_extra___width 1
1368 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in1_extra___bit 14
1369 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_in0___lsb 15
1370 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_in0___width 1
1371 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_in0___bit 15
1372 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr10___lsb 16
1373 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr10___width 1
1374 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr10___bit 16
1375 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr10___lsb 17
1376 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr10___width 1
1377 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr10___bit 17
1378 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp2___lsb 18
1379 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp2___width 1
1380 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp2___bit 18
1381 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp4___lsb 19
1382 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp4___width 1
1383 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp4___bit 19
1384 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp2___lsb 20
1385 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp2___width 1
1386 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp2___bit 20
1387 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out0___lsb 21
1388 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out0___width 1
1389 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out0___bit 21
1390 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out0_extra___lsb 22
1391 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out0_extra___width 1
1392 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_out0_extra___bit 22
1393 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_out1___lsb 23
1394 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_out1___width 1
1395 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_out1___bit 23
1396 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr11___lsb 24
1397 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr11___width 1
1398 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu0_intr11___bit 24
1399 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr11___lsb 25
1400 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr11___width 1
1401 #define reg_iop_sw_mpu_r_masked_intr_grp2___spu1_intr11___bit 25
1402 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp3___lsb 26
1403 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp3___width 1
1404 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp3___bit 26
1405 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp5___lsb 27
1406 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp5___width 1
1407 #define reg_iop_sw_mpu_r_masked_intr_grp2___trigger_grp5___bit 27
1408 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp3___lsb 28
1409 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp3___width 1
1410 #define reg_iop_sw_mpu_r_masked_intr_grp2___timer_grp3___bit 28
1411 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in0___lsb 29
1412 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in0___width 1
1413 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in0___bit 29
1414 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in0_extra___lsb 30
1415 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in0_extra___width 1
1416 #define reg_iop_sw_mpu_r_masked_intr_grp2___fifo_in0_extra___bit 30
1417 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_in1___lsb 31
1418 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_in1___width 1
1419 #define reg_iop_sw_mpu_r_masked_intr_grp2___dmc_in1___bit 31
1420 #define reg_iop_sw_mpu_r_masked_intr_grp2_offset 140
1421
1422 /* Register rw_intr_grp3_mask, scope iop_sw_mpu, type rw */
1423 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr12___lsb 0
1424 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr12___width 1
1425 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr12___bit 0
1426 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr12___lsb 1
1427 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr12___width 1
1428 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr12___bit 1
1429 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp0___lsb 2
1430 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp0___width 1
1431 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp0___bit 2
1432 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp7___lsb 3
1433 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp7___width 1
1434 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp7___bit 3
1435 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp0___lsb 4
1436 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp0___width 1
1437 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp0___bit 4
1438 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in1___lsb 5
1439 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in1___width 1
1440 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in1___bit 5
1441 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in1_extra___lsb 6
1442 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in1_extra___width 1
1443 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in1_extra___bit 6
1444 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_out0___lsb 7
1445 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_out0___width 1
1446 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_out0___bit 7
1447 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr13___lsb 8
1448 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr13___width 1
1449 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr13___bit 8
1450 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr13___lsb 9
1451 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr13___width 1
1452 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr13___bit 9
1453 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp1___lsb 10
1454 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp1___width 1
1455 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp1___bit 10
1456 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp4___lsb 11
1457 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp4___width 1
1458 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp4___bit 11
1459 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp1___lsb 12
1460 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp1___width 1
1461 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp1___bit 12
1462 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out0___lsb 13
1463 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out0___width 1
1464 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out0___bit 13
1465 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out0_extra___lsb 14
1466 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out0_extra___width 1
1467 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out0_extra___bit 14
1468 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_in0___lsb 15
1469 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_in0___width 1
1470 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_in0___bit 15
1471 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr14___lsb 16
1472 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr14___width 1
1473 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr14___bit 16
1474 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr14___lsb 17
1475 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr14___width 1
1476 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr14___bit 17
1477 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp2___lsb 18
1478 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp2___width 1
1479 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp2___bit 18
1480 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp5___lsb 19
1481 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp5___width 1
1482 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp5___bit 19
1483 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp2___lsb 20
1484 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp2___width 1
1485 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp2___bit 20
1486 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in0___lsb 21
1487 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in0___width 1
1488 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in0___bit 21
1489 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in0_extra___lsb 22
1490 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in0_extra___width 1
1491 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_in0_extra___bit 22
1492 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_out1___lsb 23
1493 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_out1___width 1
1494 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_out1___bit 23
1495 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr15___lsb 24
1496 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr15___width 1
1497 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu0_intr15___bit 24
1498 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr15___lsb 25
1499 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr15___width 1
1500 #define reg_iop_sw_mpu_rw_intr_grp3_mask___spu1_intr15___bit 25
1501 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp3___lsb 26
1502 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp3___width 1
1503 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp3___bit 26
1504 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp6___lsb 27
1505 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp6___width 1
1506 #define reg_iop_sw_mpu_rw_intr_grp3_mask___trigger_grp6___bit 27
1507 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp3___lsb 28
1508 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp3___width 1
1509 #define reg_iop_sw_mpu_rw_intr_grp3_mask___timer_grp3___bit 28
1510 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out1___lsb 29
1511 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out1___width 1
1512 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out1___bit 29
1513 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out1_extra___lsb 30
1514 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out1_extra___width 1
1515 #define reg_iop_sw_mpu_rw_intr_grp3_mask___fifo_out1_extra___bit 30
1516 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_in1___lsb 31
1517 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_in1___width 1
1518 #define reg_iop_sw_mpu_rw_intr_grp3_mask___dmc_in1___bit 31
1519 #define reg_iop_sw_mpu_rw_intr_grp3_mask_offset 144
1520
1521 /* Register rw_ack_intr_grp3, scope iop_sw_mpu, type rw */
1522 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr12___lsb 0
1523 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr12___width 1
1524 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr12___bit 0
1525 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr12___lsb 1
1526 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr12___width 1
1527 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr12___bit 1
1528 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr13___lsb 8
1529 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr13___width 1
1530 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr13___bit 8
1531 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr13___lsb 9
1532 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr13___width 1
1533 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr13___bit 9
1534 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr14___lsb 16
1535 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr14___width 1
1536 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr14___bit 16
1537 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr14___lsb 17
1538 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr14___width 1
1539 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr14___bit 17
1540 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr15___lsb 24
1541 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr15___width 1
1542 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu0_intr15___bit 24
1543 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr15___lsb 25
1544 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr15___width 1
1545 #define reg_iop_sw_mpu_rw_ack_intr_grp3___spu1_intr15___bit 25
1546 #define reg_iop_sw_mpu_rw_ack_intr_grp3_offset 148
1547
1548 /* Register r_intr_grp3, scope iop_sw_mpu, type r */
1549 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr12___lsb 0
1550 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr12___width 1
1551 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr12___bit 0
1552 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr12___lsb 1
1553 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr12___width 1
1554 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr12___bit 1
1555 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp0___lsb 2
1556 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp0___width 1
1557 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp0___bit 2
1558 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp7___lsb 3
1559 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp7___width 1
1560 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp7___bit 3
1561 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp0___lsb 4
1562 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp0___width 1
1563 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp0___bit 4
1564 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in1___lsb 5
1565 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in1___width 1
1566 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in1___bit 5
1567 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in1_extra___lsb 6
1568 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in1_extra___width 1
1569 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in1_extra___bit 6
1570 #define reg_iop_sw_mpu_r_intr_grp3___dmc_out0___lsb 7
1571 #define reg_iop_sw_mpu_r_intr_grp3___dmc_out0___width 1
1572 #define reg_iop_sw_mpu_r_intr_grp3___dmc_out0___bit 7
1573 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr13___lsb 8
1574 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr13___width 1
1575 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr13___bit 8
1576 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr13___lsb 9
1577 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr13___width 1
1578 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr13___bit 9
1579 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp1___lsb 10
1580 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp1___width 1
1581 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp1___bit 10
1582 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp4___lsb 11
1583 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp4___width 1
1584 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp4___bit 11
1585 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp1___lsb 12
1586 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp1___width 1
1587 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp1___bit 12
1588 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out0___lsb 13
1589 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out0___width 1
1590 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out0___bit 13
1591 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out0_extra___lsb 14
1592 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out0_extra___width 1
1593 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out0_extra___bit 14
1594 #define reg_iop_sw_mpu_r_intr_grp3___dmc_in0___lsb 15
1595 #define reg_iop_sw_mpu_r_intr_grp3___dmc_in0___width 1
1596 #define reg_iop_sw_mpu_r_intr_grp3___dmc_in0___bit 15
1597 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr14___lsb 16
1598 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr14___width 1
1599 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr14___bit 16
1600 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr14___lsb 17
1601 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr14___width 1
1602 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr14___bit 17
1603 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp2___lsb 18
1604 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp2___width 1
1605 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp2___bit 18
1606 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp5___lsb 19
1607 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp5___width 1
1608 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp5___bit 19
1609 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp2___lsb 20
1610 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp2___width 1
1611 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp2___bit 20
1612 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in0___lsb 21
1613 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in0___width 1
1614 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in0___bit 21
1615 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in0_extra___lsb 22
1616 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in0_extra___width 1
1617 #define reg_iop_sw_mpu_r_intr_grp3___fifo_in0_extra___bit 22
1618 #define reg_iop_sw_mpu_r_intr_grp3___dmc_out1___lsb 23
1619 #define reg_iop_sw_mpu_r_intr_grp3___dmc_out1___width 1
1620 #define reg_iop_sw_mpu_r_intr_grp3___dmc_out1___bit 23
1621 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr15___lsb 24
1622 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr15___width 1
1623 #define reg_iop_sw_mpu_r_intr_grp3___spu0_intr15___bit 24
1624 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr15___lsb 25
1625 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr15___width 1
1626 #define reg_iop_sw_mpu_r_intr_grp3___spu1_intr15___bit 25
1627 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp3___lsb 26
1628 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp3___width 1
1629 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp3___bit 26
1630 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp6___lsb 27
1631 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp6___width 1
1632 #define reg_iop_sw_mpu_r_intr_grp3___trigger_grp6___bit 27
1633 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp3___lsb 28
1634 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp3___width 1
1635 #define reg_iop_sw_mpu_r_intr_grp3___timer_grp3___bit 28
1636 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out1___lsb 29
1637 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out1___width 1
1638 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out1___bit 29
1639 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out1_extra___lsb 30
1640 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out1_extra___width 1
1641 #define reg_iop_sw_mpu_r_intr_grp3___fifo_out1_extra___bit 30
1642 #define reg_iop_sw_mpu_r_intr_grp3___dmc_in1___lsb 31
1643 #define reg_iop_sw_mpu_r_intr_grp3___dmc_in1___width 1
1644 #define reg_iop_sw_mpu_r_intr_grp3___dmc_in1___bit 31
1645 #define reg_iop_sw_mpu_r_intr_grp3_offset 152
1646
1647 /* Register r_masked_intr_grp3, scope iop_sw_mpu, type r */
1648 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr12___lsb 0
1649 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr12___width 1
1650 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr12___bit 0
1651 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr12___lsb 1
1652 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr12___width 1
1653 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr12___bit 1
1654 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp0___lsb 2
1655 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp0___width 1
1656 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp0___bit 2
1657 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp7___lsb 3
1658 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp7___width 1
1659 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp7___bit 3
1660 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp0___lsb 4
1661 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp0___width 1
1662 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp0___bit 4
1663 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in1___lsb 5
1664 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in1___width 1
1665 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in1___bit 5
1666 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in1_extra___lsb 6
1667 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in1_extra___width 1
1668 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in1_extra___bit 6
1669 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_out0___lsb 7
1670 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_out0___width 1
1671 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_out0___bit 7
1672 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr13___lsb 8
1673 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr13___width 1
1674 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr13___bit 8
1675 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr13___lsb 9
1676 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr13___width 1
1677 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr13___bit 9
1678 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp1___lsb 10
1679 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp1___width 1
1680 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp1___bit 10
1681 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp4___lsb 11
1682 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp4___width 1
1683 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp4___bit 11
1684 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp1___lsb 12
1685 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp1___width 1
1686 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp1___bit 12
1687 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out0___lsb 13
1688 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out0___width 1
1689 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out0___bit 13
1690 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out0_extra___lsb 14
1691 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out0_extra___width 1
1692 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out0_extra___bit 14
1693 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_in0___lsb 15
1694 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_in0___width 1
1695 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_in0___bit 15
1696 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr14___lsb 16
1697 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr14___width 1
1698 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr14___bit 16
1699 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr14___lsb 17
1700 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr14___width 1
1701 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr14___bit 17
1702 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp2___lsb 18
1703 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp2___width 1
1704 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp2___bit 18
1705 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp5___lsb 19
1706 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp5___width 1
1707 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp5___bit 19
1708 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp2___lsb 20
1709 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp2___width 1
1710 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp2___bit 20
1711 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in0___lsb 21
1712 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in0___width 1
1713 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in0___bit 21
1714 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in0_extra___lsb 22
1715 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in0_extra___width 1
1716 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_in0_extra___bit 22
1717 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_out1___lsb 23
1718 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_out1___width 1
1719 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_out1___bit 23
1720 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr15___lsb 24
1721 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr15___width 1
1722 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu0_intr15___bit 24
1723 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr15___lsb 25
1724 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr15___width 1
1725 #define reg_iop_sw_mpu_r_masked_intr_grp3___spu1_intr15___bit 25
1726 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp3___lsb 26
1727 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp3___width 1
1728 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp3___bit 26
1729 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp6___lsb 27
1730 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp6___width 1
1731 #define reg_iop_sw_mpu_r_masked_intr_grp3___trigger_grp6___bit 27
1732 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp3___lsb 28
1733 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp3___width 1
1734 #define reg_iop_sw_mpu_r_masked_intr_grp3___timer_grp3___bit 28
1735 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out1___lsb 29
1736 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out1___width 1
1737 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out1___bit 29
1738 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out1_extra___lsb 30
1739 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out1_extra___width 1
1740 #define reg_iop_sw_mpu_r_masked_intr_grp3___fifo_out1_extra___bit 30
1741 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_in1___lsb 31
1742 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_in1___width 1
1743 #define reg_iop_sw_mpu_r_masked_intr_grp3___dmc_in1___bit 31
1744 #define reg_iop_sw_mpu_r_masked_intr_grp3_offset 156
1745
1746
1747 /* Constants */
1748 #define regk_iop_sw_mpu_copy                      0x00000000
1749 #define regk_iop_sw_mpu_cpu                       0x00000000
1750 #define regk_iop_sw_mpu_mpu                       0x00000001
1751 #define regk_iop_sw_mpu_no                        0x00000000
1752 #define regk_iop_sw_mpu_nop                       0x00000000
1753 #define regk_iop_sw_mpu_rd                        0x00000002
1754 #define regk_iop_sw_mpu_reg_copy                  0x00000001
1755 #define regk_iop_sw_mpu_rw_bus0_clr_mask_default  0x00000000
1756 #define regk_iop_sw_mpu_rw_bus0_oe_clr_mask_default  0x00000000
1757 #define regk_iop_sw_mpu_rw_bus0_oe_set_mask_default  0x00000000
1758 #define regk_iop_sw_mpu_rw_bus0_set_mask_default  0x00000000
1759 #define regk_iop_sw_mpu_rw_bus1_clr_mask_default  0x00000000
1760 #define regk_iop_sw_mpu_rw_bus1_oe_clr_mask_default  0x00000000
1761 #define regk_iop_sw_mpu_rw_bus1_oe_set_mask_default  0x00000000
1762 #define regk_iop_sw_mpu_rw_bus1_set_mask_default  0x00000000
1763 #define regk_iop_sw_mpu_rw_gio_clr_mask_default   0x00000000
1764 #define regk_iop_sw_mpu_rw_gio_oe_clr_mask_default  0x00000000
1765 #define regk_iop_sw_mpu_rw_gio_oe_set_mask_default  0x00000000
1766 #define regk_iop_sw_mpu_rw_gio_set_mask_default   0x00000000
1767 #define regk_iop_sw_mpu_rw_intr_grp0_mask_default  0x00000000
1768 #define regk_iop_sw_mpu_rw_intr_grp1_mask_default  0x00000000
1769 #define regk_iop_sw_mpu_rw_intr_grp2_mask_default  0x00000000
1770 #define regk_iop_sw_mpu_rw_intr_grp3_mask_default  0x00000000
1771 #define regk_iop_sw_mpu_rw_sw_cfg_owner_default   0x00000000
1772 #define regk_iop_sw_mpu_set                       0x00000001
1773 #define regk_iop_sw_mpu_spu0                      0x00000002
1774 #define regk_iop_sw_mpu_spu1                      0x00000003
1775 #define regk_iop_sw_mpu_wr                        0x00000003
1776 #define regk_iop_sw_mpu_yes                       0x00000001
1777 #endif /* __iop_sw_mpu_defs_asm_h */