GNU Linux-libre 4.19.264-gnu1
[releases.git] / arch / mips / lantiq / xway / dma.c
1 /*
2  *   This program is free software; you can redistribute it and/or modify it
3  *   under the terms of the GNU General Public License version 2 as published
4  *   by the Free Software Foundation.
5  *
6  *   This program is distributed in the hope that it will be useful,
7  *   but WITHOUT ANY WARRANTY; without even the implied warranty of
8  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
9  *   GNU General Public License for more details.
10  *
11  *   You should have received a copy of the GNU General Public License
12  *   along with this program; if not, write to the Free Software
13  *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
14  *
15  *   Copyright (C) 2011 John Crispin <john@phrozen.org>
16  */
17
18 #include <linux/init.h>
19 #include <linux/platform_device.h>
20 #include <linux/io.h>
21 #include <linux/dma-mapping.h>
22 #include <linux/export.h>
23 #include <linux/spinlock.h>
24 #include <linux/clk.h>
25 #include <linux/delay.h>
26 #include <linux/err.h>
27
28 #include <lantiq_soc.h>
29 #include <xway_dma.h>
30
31 #define LTQ_DMA_ID              0x08
32 #define LTQ_DMA_CTRL            0x10
33 #define LTQ_DMA_CPOLL           0x14
34 #define LTQ_DMA_CS              0x18
35 #define LTQ_DMA_CCTRL           0x1C
36 #define LTQ_DMA_CDBA            0x20
37 #define LTQ_DMA_CDLEN           0x24
38 #define LTQ_DMA_CIS             0x28
39 #define LTQ_DMA_CIE             0x2C
40 #define LTQ_DMA_PS              0x40
41 #define LTQ_DMA_PCTRL           0x44
42 #define LTQ_DMA_IRNEN           0xf4
43
44 #define DMA_ID_CHNR             GENMASK(26, 20) /* channel number */
45 #define DMA_DESCPT              BIT(3)          /* descriptor complete irq */
46 #define DMA_TX                  BIT(8)          /* TX channel direction */
47 #define DMA_CHAN_ON             BIT(0)          /* channel on / off bit */
48 #define DMA_PDEN                BIT(6)          /* enable packet drop */
49 #define DMA_CHAN_RST            BIT(1)          /* channel on / off bit */
50 #define DMA_RESET               BIT(0)          /* channel on / off bit */
51 #define DMA_IRQ_ACK             0x7e            /* IRQ status register */
52 #define DMA_POLL                BIT(31)         /* turn on channel polling */
53 #define DMA_CLK_DIV4            BIT(6)          /* polling clock divider */
54 #define DMA_2W_BURST            BIT(1)          /* 2 word burst length */
55 #define DMA_ETOP_ENDIANNESS     (0xf << 8) /* endianness swap etop channels */
56 #define DMA_WEIGHT      (BIT(17) | BIT(16))     /* default channel wheight */
57
58 #define ltq_dma_r32(x)                  ltq_r32(ltq_dma_membase + (x))
59 #define ltq_dma_w32(x, y)               ltq_w32(x, ltq_dma_membase + (y))
60 #define ltq_dma_w32_mask(x, y, z)       ltq_w32_mask(x, y, \
61                                                 ltq_dma_membase + (z))
62
63 static void __iomem *ltq_dma_membase;
64 static DEFINE_SPINLOCK(ltq_dma_lock);
65
66 void
67 ltq_dma_enable_irq(struct ltq_dma_channel *ch)
68 {
69         unsigned long flags;
70
71         spin_lock_irqsave(&ltq_dma_lock, flags);
72         ltq_dma_w32(ch->nr, LTQ_DMA_CS);
73         ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN);
74         spin_unlock_irqrestore(&ltq_dma_lock, flags);
75 }
76 EXPORT_SYMBOL_GPL(ltq_dma_enable_irq);
77
78 void
79 ltq_dma_disable_irq(struct ltq_dma_channel *ch)
80 {
81         unsigned long flags;
82
83         spin_lock_irqsave(&ltq_dma_lock, flags);
84         ltq_dma_w32(ch->nr, LTQ_DMA_CS);
85         ltq_dma_w32_mask(1 << ch->nr, 0, LTQ_DMA_IRNEN);
86         spin_unlock_irqrestore(&ltq_dma_lock, flags);
87 }
88 EXPORT_SYMBOL_GPL(ltq_dma_disable_irq);
89
90 void
91 ltq_dma_ack_irq(struct ltq_dma_channel *ch)
92 {
93         unsigned long flags;
94
95         spin_lock_irqsave(&ltq_dma_lock, flags);
96         ltq_dma_w32(ch->nr, LTQ_DMA_CS);
97         ltq_dma_w32(DMA_IRQ_ACK, LTQ_DMA_CIS);
98         spin_unlock_irqrestore(&ltq_dma_lock, flags);
99 }
100 EXPORT_SYMBOL_GPL(ltq_dma_ack_irq);
101
102 void
103 ltq_dma_open(struct ltq_dma_channel *ch)
104 {
105         unsigned long flag;
106
107         spin_lock_irqsave(&ltq_dma_lock, flag);
108         ltq_dma_w32(ch->nr, LTQ_DMA_CS);
109         ltq_dma_w32_mask(0, DMA_CHAN_ON, LTQ_DMA_CCTRL);
110         ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN);
111         spin_unlock_irqrestore(&ltq_dma_lock, flag);
112 }
113 EXPORT_SYMBOL_GPL(ltq_dma_open);
114
115 void
116 ltq_dma_close(struct ltq_dma_channel *ch)
117 {
118         unsigned long flag;
119
120         spin_lock_irqsave(&ltq_dma_lock, flag);
121         ltq_dma_w32(ch->nr, LTQ_DMA_CS);
122         ltq_dma_w32_mask(DMA_CHAN_ON, 0, LTQ_DMA_CCTRL);
123         ltq_dma_w32_mask(1 << ch->nr, 0, LTQ_DMA_IRNEN);
124         spin_unlock_irqrestore(&ltq_dma_lock, flag);
125 }
126 EXPORT_SYMBOL_GPL(ltq_dma_close);
127
128 static void
129 ltq_dma_alloc(struct ltq_dma_channel *ch)
130 {
131         unsigned long flags;
132
133         ch->desc = 0;
134         ch->desc_base = dma_zalloc_coherent(ch->dev,
135                                 LTQ_DESC_NUM * LTQ_DESC_SIZE,
136                                 &ch->phys, GFP_ATOMIC);
137
138         spin_lock_irqsave(&ltq_dma_lock, flags);
139         ltq_dma_w32(ch->nr, LTQ_DMA_CS);
140         ltq_dma_w32(ch->phys, LTQ_DMA_CDBA);
141         ltq_dma_w32(LTQ_DESC_NUM, LTQ_DMA_CDLEN);
142         ltq_dma_w32_mask(DMA_CHAN_ON, 0, LTQ_DMA_CCTRL);
143         wmb();
144         ltq_dma_w32_mask(0, DMA_CHAN_RST, LTQ_DMA_CCTRL);
145         while (ltq_dma_r32(LTQ_DMA_CCTRL) & DMA_CHAN_RST)
146                 ;
147         spin_unlock_irqrestore(&ltq_dma_lock, flags);
148 }
149
150 void
151 ltq_dma_alloc_tx(struct ltq_dma_channel *ch)
152 {
153         unsigned long flags;
154
155         ltq_dma_alloc(ch);
156
157         spin_lock_irqsave(&ltq_dma_lock, flags);
158         ltq_dma_w32(DMA_DESCPT, LTQ_DMA_CIE);
159         ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN);
160         ltq_dma_w32(DMA_WEIGHT | DMA_TX, LTQ_DMA_CCTRL);
161         spin_unlock_irqrestore(&ltq_dma_lock, flags);
162 }
163 EXPORT_SYMBOL_GPL(ltq_dma_alloc_tx);
164
165 void
166 ltq_dma_alloc_rx(struct ltq_dma_channel *ch)
167 {
168         unsigned long flags;
169
170         ltq_dma_alloc(ch);
171
172         spin_lock_irqsave(&ltq_dma_lock, flags);
173         ltq_dma_w32(DMA_DESCPT, LTQ_DMA_CIE);
174         ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN);
175         ltq_dma_w32(DMA_WEIGHT, LTQ_DMA_CCTRL);
176         spin_unlock_irqrestore(&ltq_dma_lock, flags);
177 }
178 EXPORT_SYMBOL_GPL(ltq_dma_alloc_rx);
179
180 void
181 ltq_dma_free(struct ltq_dma_channel *ch)
182 {
183         if (!ch->desc_base)
184                 return;
185         ltq_dma_close(ch);
186         dma_free_coherent(ch->dev, LTQ_DESC_NUM * LTQ_DESC_SIZE,
187                 ch->desc_base, ch->phys);
188 }
189 EXPORT_SYMBOL_GPL(ltq_dma_free);
190
191 void
192 ltq_dma_init_port(int p)
193 {
194         ltq_dma_w32(p, LTQ_DMA_PS);
195         switch (p) {
196         case DMA_PORT_ETOP:
197                 /*
198                  * Tell the DMA engine to swap the endianness of data frames and
199                  * drop packets if the channel arbitration fails.
200                  */
201                 ltq_dma_w32_mask(0, DMA_ETOP_ENDIANNESS | DMA_PDEN,
202                         LTQ_DMA_PCTRL);
203                 break;
204
205         case DMA_PORT_DEU:
206                 ltq_dma_w32((DMA_2W_BURST << 4) | (DMA_2W_BURST << 2),
207                         LTQ_DMA_PCTRL);
208                 break;
209
210         default:
211                 break;
212         }
213 }
214 EXPORT_SYMBOL_GPL(ltq_dma_init_port);
215
216 static int
217 ltq_dma_init(struct platform_device *pdev)
218 {
219         struct clk *clk;
220         struct resource *res;
221         unsigned int id, nchannels;
222         int i;
223
224         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
225         ltq_dma_membase = devm_ioremap_resource(&pdev->dev, res);
226         if (IS_ERR(ltq_dma_membase))
227                 panic("Failed to remap dma resource");
228
229         /* power up and reset the dma engine */
230         clk = clk_get(&pdev->dev, NULL);
231         if (IS_ERR(clk))
232                 panic("Failed to get dma clock");
233
234         clk_enable(clk);
235         ltq_dma_w32_mask(0, DMA_RESET, LTQ_DMA_CTRL);
236
237         usleep_range(1, 10);
238
239         /* disable all interrupts */
240         ltq_dma_w32(0, LTQ_DMA_IRNEN);
241
242         /* reset/configure each channel */
243         id = ltq_dma_r32(LTQ_DMA_ID);
244         nchannels = ((id & DMA_ID_CHNR) >> 20);
245         for (i = 0; i < nchannels; i++) {
246                 ltq_dma_w32(i, LTQ_DMA_CS);
247                 ltq_dma_w32(DMA_CHAN_RST, LTQ_DMA_CCTRL);
248                 ltq_dma_w32(DMA_POLL | DMA_CLK_DIV4, LTQ_DMA_CPOLL);
249                 ltq_dma_w32_mask(DMA_CHAN_ON, 0, LTQ_DMA_CCTRL);
250         }
251
252         dev_info(&pdev->dev,
253                 "Init done - hw rev: %X, ports: %d, channels: %d\n",
254                 id & 0x1f, (id >> 16) & 0xf, nchannels);
255
256         return 0;
257 }
258
259 static const struct of_device_id dma_match[] = {
260         { .compatible = "lantiq,dma-xway" },
261         {},
262 };
263
264 static struct platform_driver dma_driver = {
265         .probe = ltq_dma_init,
266         .driver = {
267                 .name = "dma-xway",
268                 .of_match_table = dma_match,
269         },
270 };
271
272 int __init
273 dma_init(void)
274 {
275         return platform_driver_register(&dma_driver);
276 }
277
278 postcore_initcall(dma_init);