GNU Linux-libre 4.4.288-gnu1
[releases.git] / arch / powerpc / platforms / Kconfig
1 menu "Platform support"
2
3 source "arch/powerpc/platforms/powernv/Kconfig"
4 source "arch/powerpc/platforms/pseries/Kconfig"
5 source "arch/powerpc/platforms/chrp/Kconfig"
6 source "arch/powerpc/platforms/512x/Kconfig"
7 source "arch/powerpc/platforms/52xx/Kconfig"
8 source "arch/powerpc/platforms/powermac/Kconfig"
9 source "arch/powerpc/platforms/maple/Kconfig"
10 source "arch/powerpc/platforms/pasemi/Kconfig"
11 source "arch/powerpc/platforms/ps3/Kconfig"
12 source "arch/powerpc/platforms/cell/Kconfig"
13 source "arch/powerpc/platforms/8xx/Kconfig"
14 source "arch/powerpc/platforms/82xx/Kconfig"
15 source "arch/powerpc/platforms/83xx/Kconfig"
16 source "arch/powerpc/platforms/85xx/Kconfig"
17 source "arch/powerpc/platforms/86xx/Kconfig"
18 source "arch/powerpc/platforms/embedded6xx/Kconfig"
19 source "arch/powerpc/platforms/44x/Kconfig"
20 source "arch/powerpc/platforms/40x/Kconfig"
21 source "arch/powerpc/platforms/amigaone/Kconfig"
22
23 config KVM_GUEST
24         bool "KVM Guest support"
25         default n
26         select EPAPR_PARAVIRT
27         ---help---
28           This option enables various optimizations for running under the KVM
29           hypervisor. Overhead for the kernel when not running inside KVM should
30           be minimal.
31
32           In case of doubt, say Y
33
34 config EPAPR_PARAVIRT
35         bool "ePAPR para-virtualization support"
36         default n
37         help
38           Enables ePAPR para-virtualization support for guests.
39
40           In case of doubt, say Y
41
42 config PPC_NATIVE
43         bool
44         depends on 6xx || PPC64
45         help
46           Support for running natively on the hardware, i.e. without
47           a hypervisor. This option is not user-selectable but should
48           be selected by all platforms that need it.
49
50 config PPC_OF_BOOT_TRAMPOLINE
51         bool "Support booting from Open Firmware or yaboot"
52         depends on 6xx || PPC64
53         default y
54         help
55           Support from booting from Open Firmware or yaboot using an
56           Open Firmware client interface. This enables the kernel to
57           communicate with open firmware to retrieve system information
58           such as the device tree.
59
60           In case of doubt, say Y
61
62 config UDBG_RTAS_CONSOLE
63         bool "RTAS based debug console"
64         depends on PPC_RTAS
65         default n
66
67 config PPC_SMP_MUXED_IPI
68         bool
69         help
70           Select this opton if your platform supports SMP and your
71           interrupt controller provides less than 4 interrupts to each
72           cpu.  This will enable the generic code to multiplex the 4
73           messages on to one ipi.
74
75 config IPIC
76         bool
77         default n
78
79 config MPIC
80         bool
81         default n
82
83 config MPIC_TIMER
84         bool "MPIC Global Timer"
85         depends on MPIC && FSL_SOC
86         default n
87         help
88           The MPIC global timer is a hardware timer inside the
89           Freescale PIC complying with OpenPIC standard. When the
90           specified interval times out, the hardware timer generates
91           an interrupt. The driver currently is only tested on fsl
92           chip, but it can potentially support other global timers
93           complying with the OpenPIC standard.
94
95 config FSL_MPIC_TIMER_WAKEUP
96         tristate "Freescale MPIC global timer wakeup driver"
97         depends on FSL_SOC &&  MPIC_TIMER && PM
98         default n
99         help
100           The driver provides a way to wake up the system by MPIC
101           timer.
102           e.g. "echo 5 > /sys/devices/system/mpic/timer_wakeup"
103
104 config PPC_EPAPR_HV_PIC
105         bool
106         default n
107         select EPAPR_PARAVIRT
108
109 config MPIC_WEIRD
110         bool
111         default n
112
113 config MPIC_MSGR
114         bool "MPIC message register support"
115         depends on MPIC
116         default n
117         help
118           Enables support for the MPIC message registers.  These
119           registers are used for inter-processor communication.
120
121 config PPC_I8259
122         bool
123         default n
124
125 config U3_DART
126         bool
127         depends on PPC64
128         default n
129
130 config PPC_RTAS
131         bool
132         default n
133
134 config RTAS_ERROR_LOGGING
135         bool
136         depends on PPC_RTAS
137         default n
138
139 config PPC_RTAS_DAEMON
140         bool
141         depends on PPC_RTAS
142         default n
143
144 config RTAS_PROC
145         bool "Proc interface to RTAS"
146         depends on PPC_RTAS && PROC_FS
147         default y
148
149 config RTAS_FLASH
150         tristate "Firmware flash interface"
151         depends on PPC64 && RTAS_PROC
152
153 config MMIO_NVRAM
154         bool
155         default n
156
157 config MPIC_U3_HT_IRQS
158         bool
159         default n
160
161 config MPIC_BROKEN_REGREAD
162         bool
163         depends on MPIC
164         help
165           This option enables a MPIC driver workaround for some chips
166           that have a bug that causes some interrupt source information
167           to not read back properly. It is safe to use on other chips as
168           well, but enabling it uses about 8KB of memory to keep copies
169           of the register contents in software.
170
171 config IBMVIO
172         depends on PPC_PSERIES
173         bool
174         default y
175
176 config IBMEBUS
177         depends on PPC_PSERIES
178         bool "Support for GX bus based adapters"
179         help
180           Bus device driver for GX bus based adapters.
181
182 config EEH
183         bool
184         depends on (PPC_POWERNV || PPC_PSERIES) && PCI
185         default y
186
187 config PPC_MPC106
188         bool
189         default n
190
191 config PPC_970_NAP
192         bool
193         default n
194
195 config PPC_P7_NAP
196         bool
197         default n
198
199 config PPC_INDIRECT_PIO
200         bool
201         select GENERIC_IOMAP
202
203 config PPC_INDIRECT_MMIO
204         bool
205
206 config PPC_IO_WORKAROUNDS
207         bool
208
209 source "drivers/cpufreq/Kconfig"
210
211 menu "CPUIdle driver"
212
213 source "drivers/cpuidle/Kconfig"
214
215 endmenu
216
217 config PPC601_SYNC_FIX
218         bool "Workarounds for PPC601 bugs"
219         depends on 6xx && PPC_PMAC
220         help
221           Some versions of the PPC601 (the first PowerPC chip) have bugs which
222           mean that extra synchronization instructions are required near
223           certain instructions, typically those that make major changes to the
224           CPU state.  These extra instructions reduce performance slightly.
225           If you say N here, these extra instructions will not be included,
226           resulting in a kernel which will run faster but may not run at all
227           on some systems with the PPC601 chip.
228
229           If in doubt, say Y here.
230
231 config TAU
232         bool "On-chip CPU temperature sensor support"
233         depends on 6xx
234         help
235           G3 and G4 processors have an on-chip temperature sensor called the
236           'Thermal Assist Unit (TAU)', which, in theory, can measure the on-die
237           temperature within 2-4 degrees Celsius. This option shows the current
238           on-die temperature in /proc/cpuinfo if the cpu supports it.
239
240           Unfortunately, on some chip revisions, this sensor is very inaccurate
241           and in many cases, does not work at all, so don't assume the cpu
242           temp is actually what /proc/cpuinfo says it is.
243
244 config TAU_INT
245         bool "Interrupt driven TAU driver (EXPERIMENTAL)"
246         depends on TAU
247         ---help---
248           The TAU supports an interrupt driven mode which causes an interrupt
249           whenever the temperature goes out of range. This is the fastest way
250           to get notified the temp has exceeded a range. With this option off,
251           a timer is used to re-check the temperature periodically.
252
253           If in doubt, say N here.
254
255 config TAU_AVERAGE
256         bool "Average high and low temp"
257         depends on TAU
258         ---help---
259           The TAU hardware can compare the temperature to an upper and lower
260           bound.  The default behavior is to show both the upper and lower
261           bound in /proc/cpuinfo. If the range is large, the temperature is
262           either changing a lot, or the TAU hardware is broken (likely on some
263           G4's). If the range is small (around 4 degrees), the temperature is
264           relatively stable.  If you say Y here, a single temperature value,
265           halfway between the upper and lower bounds, will be reported in
266           /proc/cpuinfo.
267
268           If in doubt, say N here.
269
270 config QUICC_ENGINE
271         bool "Freescale QUICC Engine (QE) Support"
272         depends on FSL_SOC && PPC32
273         select PPC_LIB_RHEAP
274         select CRC32
275         help
276           The QUICC Engine (QE) is a new generation of communications
277           coprocessors on Freescale embedded CPUs (akin to CPM in older chips).
278           Selecting this option means that you wish to build a kernel
279           for a machine with a QE coprocessor.
280
281 config QE_GPIO
282         bool "QE GPIO support"
283         depends on QUICC_ENGINE
284         select ARCH_REQUIRE_GPIOLIB
285         help
286           Say Y here if you're going to use hardware that connects to the
287           QE GPIOs.
288
289 config CPM2
290         bool "Enable support for the CPM2 (Communications Processor Module)"
291         depends on (FSL_SOC_BOOKE && PPC32) || 8260
292         select CPM
293         select PPC_LIB_RHEAP
294         select PPC_PCI_CHOICE
295         select ARCH_REQUIRE_GPIOLIB
296         help
297           The CPM2 (Communications Processor Module) is a coprocessor on
298           embedded CPUs made by Freescale.  Selecting this option means that
299           you wish to build a kernel for a machine with a CPM2 coprocessor
300           on it (826x, 827x, 8560).
301
302 config AXON_RAM
303         tristate "Axon DDR2 memory device driver"
304         depends on PPC_IBM_CELL_BLADE && BLOCK
305         default m
306         help
307           It registers one block device per Axon's DDR2 memory bank found
308           on a system. Block devices are called axonram?, their major and
309           minor numbers are available in /proc/devices, /proc/partitions or
310           in /sys/block/axonram?/dev.
311
312 config FSL_ULI1575
313         bool
314         default n
315         select GENERIC_ISA_DMA
316         help
317           Supports for the ULI1575 PCIe south bridge that exists on some
318           Freescale reference boards. The boards all use the ULI in pretty
319           much the same way.
320
321 config CPM
322         bool
323
324 config OF_RTC
325         bool
326         help
327           Uses information from the OF or flattened device tree to instantiate
328           platform devices for direct mapped RTC chips like the DS1742 or DS1743.
329
330 config SIMPLE_GPIO
331         bool "Support for simple, memory-mapped GPIO controllers"
332         depends on PPC
333         select ARCH_REQUIRE_GPIOLIB
334         help
335           Say Y here to support simple, memory-mapped GPIO controllers.
336           These are usually BCSRs used to control board's switches, LEDs,
337           chip-selects, Ethernet/USB PHY's power and various other small
338           on-board peripherals.
339
340 config MCU_MPC8349EMITX
341         bool "MPC8349E-mITX MCU driver"
342         depends on I2C=y && PPC_83xx
343         select ARCH_REQUIRE_GPIOLIB
344         help
345           Say Y here to enable soft power-off functionality on the Freescale
346           boards with the MPC8349E-mITX-compatible MCU chips. This driver will
347           also register MCU GPIOs with the generic GPIO API, so you'll able
348           to use MCU pins as GPIOs.
349
350 config XILINX_PCI
351         bool "Xilinx PCI host bridge support"
352         depends on PCI && XILINX_VIRTEX
353
354 endmenu