GNU Linux-libre 4.4.288-gnu1
[releases.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include "i915_reg.h"
37 #include "intel_bios.h"
38 #include "intel_ringbuffer.h"
39 #include "intel_lrc.h"
40 #include "i915_gem_gtt.h"
41 #include "i915_gem_render_state.h"
42 #include <linux/io-mapping.h>
43 #include <linux/i2c.h>
44 #include <linux/i2c-algo-bit.h>
45 #include <drm/intel-gtt.h>
46 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
47 #include <drm/drm_gem.h>
48 #include <linux/backlight.h>
49 #include <linux/hashtable.h>
50 #include <linux/intel-iommu.h>
51 #include <linux/kref.h>
52 #include <linux/pm_qos.h>
53 #include "intel_guc.h"
54
55 /* General customization:
56  */
57
58 #define DRIVER_NAME             "i915"
59 #define DRIVER_DESC             "Intel Graphics"
60 #define DRIVER_DATE             "20151010"
61
62 #undef WARN_ON
63 /* Many gcc seem to no see through this and fall over :( */
64 #if 0
65 #define WARN_ON(x) ({ \
66         bool __i915_warn_cond = (x); \
67         if (__builtin_constant_p(__i915_warn_cond)) \
68                 BUILD_BUG_ON(__i915_warn_cond); \
69         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
70 #else
71 #define WARN_ON(x) WARN((x), "WARN_ON(%s)", #x )
72 #endif
73
74 #undef WARN_ON_ONCE
75 #define WARN_ON_ONCE(x) WARN_ONCE((x), "WARN_ON_ONCE(%s)", #x )
76
77 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
78                              (long) (x), __func__);
79
80 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
81  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
82  * which may not necessarily be a user visible problem.  This will either
83  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
84  * enable distros and users to tailor their preferred amount of i915 abrt
85  * spam.
86  */
87 #define I915_STATE_WARN(condition, format...) ({                        \
88         int __ret_warn_on = !!(condition);                              \
89         if (unlikely(__ret_warn_on)) {                                  \
90                 if (i915.verbose_state_checks)                          \
91                         WARN(1, format);                                \
92                 else                                                    \
93                         DRM_ERROR(format);                              \
94         }                                                               \
95         unlikely(__ret_warn_on);                                        \
96 })
97
98 #define I915_STATE_WARN_ON(condition) ({                                \
99         int __ret_warn_on = !!(condition);                              \
100         if (unlikely(__ret_warn_on)) {                                  \
101                 if (i915.verbose_state_checks)                          \
102                         WARN(1, "WARN_ON(" #condition ")\n");           \
103                 else                                                    \
104                         DRM_ERROR("WARN_ON(" #condition ")\n");         \
105         }                                                               \
106         unlikely(__ret_warn_on);                                        \
107 })
108
109 static inline const char *yesno(bool v)
110 {
111         return v ? "yes" : "no";
112 }
113
114 enum pipe {
115         INVALID_PIPE = -1,
116         PIPE_A = 0,
117         PIPE_B,
118         PIPE_C,
119         _PIPE_EDP,
120         I915_MAX_PIPES = _PIPE_EDP
121 };
122 #define pipe_name(p) ((p) + 'A')
123
124 enum transcoder {
125         TRANSCODER_A = 0,
126         TRANSCODER_B,
127         TRANSCODER_C,
128         TRANSCODER_EDP,
129         I915_MAX_TRANSCODERS
130 };
131 #define transcoder_name(t) ((t) + 'A')
132
133 /*
134  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
135  * number of planes per CRTC.  Not all platforms really have this many planes,
136  * which means some arrays of size I915_MAX_PLANES may have unused entries
137  * between the topmost sprite plane and the cursor plane.
138  */
139 enum plane {
140         PLANE_A = 0,
141         PLANE_B,
142         PLANE_C,
143         PLANE_CURSOR,
144         I915_MAX_PLANES,
145 };
146 #define plane_name(p) ((p) + 'A')
147
148 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
149
150 enum port {
151         PORT_A = 0,
152         PORT_B,
153         PORT_C,
154         PORT_D,
155         PORT_E,
156         I915_MAX_PORTS
157 };
158 #define port_name(p) ((p) + 'A')
159
160 #define I915_NUM_PHYS_VLV 2
161
162 enum dpio_channel {
163         DPIO_CH0,
164         DPIO_CH1
165 };
166
167 enum dpio_phy {
168         DPIO_PHY0,
169         DPIO_PHY1
170 };
171
172 enum intel_display_power_domain {
173         POWER_DOMAIN_PIPE_A,
174         POWER_DOMAIN_PIPE_B,
175         POWER_DOMAIN_PIPE_C,
176         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
177         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
178         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
179         POWER_DOMAIN_TRANSCODER_A,
180         POWER_DOMAIN_TRANSCODER_B,
181         POWER_DOMAIN_TRANSCODER_C,
182         POWER_DOMAIN_TRANSCODER_EDP,
183         POWER_DOMAIN_PORT_DDI_A_2_LANES,
184         POWER_DOMAIN_PORT_DDI_A_4_LANES,
185         POWER_DOMAIN_PORT_DDI_B_2_LANES,
186         POWER_DOMAIN_PORT_DDI_B_4_LANES,
187         POWER_DOMAIN_PORT_DDI_C_2_LANES,
188         POWER_DOMAIN_PORT_DDI_C_4_LANES,
189         POWER_DOMAIN_PORT_DDI_D_2_LANES,
190         POWER_DOMAIN_PORT_DDI_D_4_LANES,
191         POWER_DOMAIN_PORT_DDI_E_2_LANES,
192         POWER_DOMAIN_PORT_DSI,
193         POWER_DOMAIN_PORT_CRT,
194         POWER_DOMAIN_PORT_OTHER,
195         POWER_DOMAIN_VGA,
196         POWER_DOMAIN_AUDIO,
197         POWER_DOMAIN_PLLS,
198         POWER_DOMAIN_AUX_A,
199         POWER_DOMAIN_AUX_B,
200         POWER_DOMAIN_AUX_C,
201         POWER_DOMAIN_AUX_D,
202         POWER_DOMAIN_GMBUS,
203         POWER_DOMAIN_INIT,
204
205         POWER_DOMAIN_NUM,
206 };
207
208 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
209 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
210                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
211 #define POWER_DOMAIN_TRANSCODER(tran) \
212         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
213          (tran) + POWER_DOMAIN_TRANSCODER_A)
214
215 enum hpd_pin {
216         HPD_NONE = 0,
217         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
218         HPD_CRT,
219         HPD_SDVO_B,
220         HPD_SDVO_C,
221         HPD_PORT_A,
222         HPD_PORT_B,
223         HPD_PORT_C,
224         HPD_PORT_D,
225         HPD_PORT_E,
226         HPD_NUM_PINS
227 };
228
229 #define for_each_hpd_pin(__pin) \
230         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
231
232 struct i915_hotplug {
233         struct work_struct hotplug_work;
234
235         struct {
236                 unsigned long last_jiffies;
237                 int count;
238                 enum {
239                         HPD_ENABLED = 0,
240                         HPD_DISABLED = 1,
241                         HPD_MARK_DISABLED = 2
242                 } state;
243         } stats[HPD_NUM_PINS];
244         u32 event_bits;
245         struct delayed_work reenable_work;
246
247         struct intel_digital_port *irq_port[I915_MAX_PORTS];
248         u32 long_port_mask;
249         u32 short_port_mask;
250         struct work_struct dig_port_work;
251
252         /*
253          * if we get a HPD irq from DP and a HPD irq from non-DP
254          * the non-DP HPD could block the workqueue on a mode config
255          * mutex getting, that userspace may have taken. However
256          * userspace is waiting on the DP workqueue to run which is
257          * blocked behind the non-DP one.
258          */
259         struct workqueue_struct *dp_wq;
260 };
261
262 #define I915_GEM_GPU_DOMAINS \
263         (I915_GEM_DOMAIN_RENDER | \
264          I915_GEM_DOMAIN_SAMPLER | \
265          I915_GEM_DOMAIN_COMMAND | \
266          I915_GEM_DOMAIN_INSTRUCTION | \
267          I915_GEM_DOMAIN_VERTEX)
268
269 #define for_each_pipe(__dev_priv, __p) \
270         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
271 #define for_each_plane(__dev_priv, __pipe, __p)                         \
272         for ((__p) = 0;                                                 \
273              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
274              (__p)++)
275 #define for_each_sprite(__dev_priv, __p, __s)                           \
276         for ((__s) = 0;                                                 \
277              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
278              (__s)++)
279
280 #define for_each_crtc(dev, crtc) \
281         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
282
283 #define for_each_intel_plane(dev, intel_plane) \
284         list_for_each_entry(intel_plane,                        \
285                             &dev->mode_config.plane_list,       \
286                             base.head)
287
288 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
289         list_for_each_entry(intel_plane,                                \
290                             &(dev)->mode_config.plane_list,             \
291                             base.head)                                  \
292                 if ((intel_plane)->pipe == (intel_crtc)->pipe)
293
294 #define for_each_intel_crtc(dev, intel_crtc) \
295         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
296
297 #define for_each_intel_encoder(dev, intel_encoder)              \
298         list_for_each_entry(intel_encoder,                      \
299                             &(dev)->mode_config.encoder_list,   \
300                             base.head)
301
302 #define for_each_intel_connector(dev, intel_connector)          \
303         list_for_each_entry(intel_connector,                    \
304                             &dev->mode_config.connector_list,   \
305                             base.head)
306
307 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
308         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
309                 if ((intel_encoder)->base.crtc == (__crtc))
310
311 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
312         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
313                 if ((intel_connector)->base.encoder == (__encoder))
314
315 #define for_each_power_domain(domain, mask)                             \
316         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
317                 if ((1 << (domain)) & (mask))
318
319 struct drm_i915_private;
320 struct i915_mm_struct;
321 struct i915_mmu_object;
322
323 struct drm_i915_file_private {
324         struct drm_i915_private *dev_priv;
325         struct drm_file *file;
326
327         struct {
328                 spinlock_t lock;
329                 struct list_head request_list;
330 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
331  * chosen to prevent the CPU getting more than a frame ahead of the GPU
332  * (when using lax throttling for the frontbuffer). We also use it to
333  * offer free GPU waitboosts for severely congested workloads.
334  */
335 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
336         } mm;
337         struct idr context_idr;
338
339         struct intel_rps_client {
340                 struct list_head link;
341                 unsigned boosts;
342         } rps;
343
344         struct intel_engine_cs *bsd_ring;
345 };
346
347 enum intel_dpll_id {
348         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
349         /* real shared dpll ids must be >= 0 */
350         DPLL_ID_PCH_PLL_A = 0,
351         DPLL_ID_PCH_PLL_B = 1,
352         /* hsw/bdw */
353         DPLL_ID_WRPLL1 = 0,
354         DPLL_ID_WRPLL2 = 1,
355         DPLL_ID_SPLL = 2,
356
357         /* skl */
358         DPLL_ID_SKL_DPLL1 = 0,
359         DPLL_ID_SKL_DPLL2 = 1,
360         DPLL_ID_SKL_DPLL3 = 2,
361 };
362 #define I915_NUM_PLLS 3
363
364 struct intel_dpll_hw_state {
365         /* i9xx, pch plls */
366         uint32_t dpll;
367         uint32_t dpll_md;
368         uint32_t fp0;
369         uint32_t fp1;
370
371         /* hsw, bdw */
372         uint32_t wrpll;
373         uint32_t spll;
374
375         /* skl */
376         /*
377          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
378          * lower part of ctrl1 and they get shifted into position when writing
379          * the register.  This allows us to easily compare the state to share
380          * the DPLL.
381          */
382         uint32_t ctrl1;
383         /* HDMI only, 0 when used for DP */
384         uint32_t cfgcr1, cfgcr2;
385
386         /* bxt */
387         uint32_t ebb0, ebb4, pll0, pll1, pll2, pll3, pll6, pll8, pll9, pll10,
388                  pcsdw12;
389 };
390
391 struct intel_shared_dpll_config {
392         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
393         struct intel_dpll_hw_state hw_state;
394 };
395
396 struct intel_shared_dpll {
397         struct intel_shared_dpll_config config;
398
399         int active; /* count of number of active CRTCs (i.e. DPMS on) */
400         bool on; /* is the PLL actually active? Disabled during modeset */
401         const char *name;
402         /* should match the index in the dev_priv->shared_dplls array */
403         enum intel_dpll_id id;
404         /* The mode_set hook is optional and should be used together with the
405          * intel_prepare_shared_dpll function. */
406         void (*mode_set)(struct drm_i915_private *dev_priv,
407                          struct intel_shared_dpll *pll);
408         void (*enable)(struct drm_i915_private *dev_priv,
409                        struct intel_shared_dpll *pll);
410         void (*disable)(struct drm_i915_private *dev_priv,
411                         struct intel_shared_dpll *pll);
412         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
413                              struct intel_shared_dpll *pll,
414                              struct intel_dpll_hw_state *hw_state);
415 };
416
417 #define SKL_DPLL0 0
418 #define SKL_DPLL1 1
419 #define SKL_DPLL2 2
420 #define SKL_DPLL3 3
421
422 /* Used by dp and fdi links */
423 struct intel_link_m_n {
424         uint32_t        tu;
425         uint32_t        gmch_m;
426         uint32_t        gmch_n;
427         uint32_t        link_m;
428         uint32_t        link_n;
429 };
430
431 void intel_link_compute_m_n(int bpp, int nlanes,
432                             int pixel_clock, int link_clock,
433                             struct intel_link_m_n *m_n);
434
435 /* Interface history:
436  *
437  * 1.1: Original.
438  * 1.2: Add Power Management
439  * 1.3: Add vblank support
440  * 1.4: Fix cmdbuffer path, add heap destroy
441  * 1.5: Add vblank pipe configuration
442  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
443  *      - Support vertical blank on secondary display pipe
444  */
445 #define DRIVER_MAJOR            1
446 #define DRIVER_MINOR            6
447 #define DRIVER_PATCHLEVEL       0
448
449 #define WATCH_LISTS     0
450
451 struct opregion_header;
452 struct opregion_acpi;
453 struct opregion_swsci;
454 struct opregion_asle;
455
456 struct intel_opregion {
457         struct opregion_header *header;
458         struct opregion_acpi *acpi;
459         struct opregion_swsci *swsci;
460         u32 swsci_gbda_sub_functions;
461         u32 swsci_sbcb_sub_functions;
462         struct opregion_asle *asle;
463         void *vbt;
464         u32 *lid_state;
465         struct work_struct asle_work;
466 };
467 #define OPREGION_SIZE            (8*1024)
468
469 struct intel_overlay;
470 struct intel_overlay_error_state;
471
472 #define I915_FENCE_REG_NONE -1
473 #define I915_MAX_NUM_FENCES 32
474 /* 32 fences + sign bit for FENCE_REG_NONE */
475 #define I915_MAX_NUM_FENCE_BITS 6
476
477 struct drm_i915_fence_reg {
478         struct list_head lru_list;
479         struct drm_i915_gem_object *obj;
480         int pin_count;
481 };
482
483 struct sdvo_device_mapping {
484         u8 initialized;
485         u8 dvo_port;
486         u8 slave_addr;
487         u8 dvo_wiring;
488         u8 i2c_pin;
489         u8 ddc_pin;
490 };
491
492 struct intel_display_error_state;
493
494 struct drm_i915_error_state {
495         struct kref ref;
496         struct timeval time;
497
498         char error_msg[128];
499         int iommu;
500         u32 reset_count;
501         u32 suspend_count;
502
503         /* Generic register state */
504         u32 eir;
505         u32 pgtbl_er;
506         u32 ier;
507         u32 gtier[4];
508         u32 ccid;
509         u32 derrmr;
510         u32 forcewake;
511         u32 error; /* gen6+ */
512         u32 err_int; /* gen7 */
513         u32 fault_data0; /* gen8, gen9 */
514         u32 fault_data1; /* gen8, gen9 */
515         u32 done_reg;
516         u32 gac_eco;
517         u32 gam_ecochk;
518         u32 gab_ctl;
519         u32 gfx_mode;
520         u32 extra_instdone[I915_NUM_INSTDONE_REG];
521         u64 fence[I915_MAX_NUM_FENCES];
522         struct intel_overlay_error_state *overlay;
523         struct intel_display_error_state *display;
524         struct drm_i915_error_object *semaphore_obj;
525
526         struct drm_i915_error_ring {
527                 bool valid;
528                 /* Software tracked state */
529                 bool waiting;
530                 int hangcheck_score;
531                 enum intel_ring_hangcheck_action hangcheck_action;
532                 int num_requests;
533
534                 /* our own tracking of ring head and tail */
535                 u32 cpu_ring_head;
536                 u32 cpu_ring_tail;
537
538                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
539
540                 /* Register state */
541                 u32 start;
542                 u32 tail;
543                 u32 head;
544                 u32 ctl;
545                 u32 hws;
546                 u32 ipeir;
547                 u32 ipehr;
548                 u32 instdone;
549                 u32 bbstate;
550                 u32 instpm;
551                 u32 instps;
552                 u32 seqno;
553                 u64 bbaddr;
554                 u64 acthd;
555                 u32 fault_reg;
556                 u64 faddr;
557                 u32 rc_psmi; /* sleep state */
558                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
559
560                 struct drm_i915_error_object {
561                         int page_count;
562                         u64 gtt_offset;
563                         u32 *pages[0];
564                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
565
566                 struct drm_i915_error_request {
567                         long jiffies;
568                         u32 seqno;
569                         u32 tail;
570                 } *requests;
571
572                 struct {
573                         u32 gfx_mode;
574                         union {
575                                 u64 pdp[4];
576                                 u32 pp_dir_base;
577                         };
578                 } vm_info;
579
580                 pid_t pid;
581                 char comm[TASK_COMM_LEN];
582         } ring[I915_NUM_RINGS];
583
584         struct drm_i915_error_buffer {
585                 u32 size;
586                 u32 name;
587                 u32 rseqno[I915_NUM_RINGS], wseqno;
588                 u64 gtt_offset;
589                 u32 read_domains;
590                 u32 write_domain;
591                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
592                 s32 pinned:2;
593                 u32 tiling:2;
594                 u32 dirty:1;
595                 u32 purgeable:1;
596                 u32 userptr:1;
597                 s32 ring:4;
598                 u32 cache_level:3;
599         } **active_bo, **pinned_bo;
600
601         u32 *active_bo_count, *pinned_bo_count;
602         u32 vm_count;
603 };
604
605 struct intel_connector;
606 struct intel_encoder;
607 struct intel_crtc_state;
608 struct intel_initial_plane_config;
609 struct intel_crtc;
610 struct intel_limit;
611 struct dpll;
612
613 struct drm_i915_display_funcs {
614         int (*get_display_clock_speed)(struct drm_device *dev);
615         int (*get_fifo_size)(struct drm_device *dev, int plane);
616         /**
617          * find_dpll() - Find the best values for the PLL
618          * @limit: limits for the PLL
619          * @crtc: current CRTC
620          * @target: target frequency in kHz
621          * @refclk: reference clock frequency in kHz
622          * @match_clock: if provided, @best_clock P divider must
623          *               match the P divider from @match_clock
624          *               used for LVDS downclocking
625          * @best_clock: best PLL values found
626          *
627          * Returns true on success, false on failure.
628          */
629         bool (*find_dpll)(const struct intel_limit *limit,
630                           struct intel_crtc_state *crtc_state,
631                           int target, int refclk,
632                           struct dpll *match_clock,
633                           struct dpll *best_clock);
634         void (*update_wm)(struct drm_crtc *crtc);
635         void (*update_sprite_wm)(struct drm_plane *plane,
636                                  struct drm_crtc *crtc,
637                                  uint32_t sprite_width, uint32_t sprite_height,
638                                  int pixel_size, bool enable, bool scaled);
639         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
640         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
641         /* Returns the active state of the crtc, and if the crtc is active,
642          * fills out the pipe-config with the hw state. */
643         bool (*get_pipe_config)(struct intel_crtc *,
644                                 struct intel_crtc_state *);
645         void (*get_initial_plane_config)(struct intel_crtc *,
646                                          struct intel_initial_plane_config *);
647         int (*crtc_compute_clock)(struct intel_crtc *crtc,
648                                   struct intel_crtc_state *crtc_state);
649         void (*crtc_enable)(struct drm_crtc *crtc);
650         void (*crtc_disable)(struct drm_crtc *crtc);
651         void (*audio_codec_enable)(struct drm_connector *connector,
652                                    struct intel_encoder *encoder,
653                                    const struct drm_display_mode *adjusted_mode);
654         void (*audio_codec_disable)(struct intel_encoder *encoder);
655         void (*fdi_link_train)(struct drm_crtc *crtc);
656         void (*init_clock_gating)(struct drm_device *dev);
657         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
658                           struct drm_framebuffer *fb,
659                           struct drm_i915_gem_object *obj,
660                           struct drm_i915_gem_request *req,
661                           uint32_t flags);
662         void (*update_primary_plane)(struct drm_crtc *crtc,
663                                      struct drm_framebuffer *fb,
664                                      int x, int y);
665         void (*hpd_irq_setup)(struct drm_device *dev);
666         /* clock updates for mode set */
667         /* cursor updates */
668         /* render clock increase/decrease */
669         /* display clock increase/decrease */
670         /* pll clock increase/decrease */
671 };
672
673 enum forcewake_domain_id {
674         FW_DOMAIN_ID_RENDER = 0,
675         FW_DOMAIN_ID_BLITTER,
676         FW_DOMAIN_ID_MEDIA,
677
678         FW_DOMAIN_ID_COUNT
679 };
680
681 enum forcewake_domains {
682         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
683         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
684         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
685         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
686                          FORCEWAKE_BLITTER |
687                          FORCEWAKE_MEDIA)
688 };
689
690 struct intel_uncore_funcs {
691         void (*force_wake_get)(struct drm_i915_private *dev_priv,
692                                                         enum forcewake_domains domains);
693         void (*force_wake_put)(struct drm_i915_private *dev_priv,
694                                                         enum forcewake_domains domains);
695
696         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
697         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
698         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
699         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
700
701         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
702                                 uint8_t val, bool trace);
703         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
704                                 uint16_t val, bool trace);
705         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
706                                 uint32_t val, bool trace);
707         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
708                                 uint64_t val, bool trace);
709 };
710
711 struct intel_uncore {
712         spinlock_t lock; /** lock is also taken in irq contexts. */
713
714         struct intel_uncore_funcs funcs;
715
716         unsigned fifo_count;
717         enum forcewake_domains fw_domains;
718
719         struct intel_uncore_forcewake_domain {
720                 struct drm_i915_private *i915;
721                 enum forcewake_domain_id id;
722                 unsigned wake_count;
723                 struct timer_list timer;
724                 u32 reg_set;
725                 u32 val_set;
726                 u32 val_clear;
727                 u32 reg_ack;
728                 u32 reg_post;
729                 u32 val_reset;
730         } fw_domain[FW_DOMAIN_ID_COUNT];
731 };
732
733 /* Iterate over initialised fw domains */
734 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
735         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
736              (i__) < FW_DOMAIN_ID_COUNT; \
737              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
738                 if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
739
740 #define for_each_fw_domain(domain__, dev_priv__, i__) \
741         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
742
743 enum csr_state {
744         FW_UNINITIALIZED = 0,
745         FW_LOADED,
746         FW_FAILED
747 };
748
749 struct intel_csr {
750         const char *fw_path;
751         uint32_t *dmc_payload;
752         uint32_t dmc_fw_size;
753         uint32_t mmio_count;
754         uint32_t mmioaddr[8];
755         uint32_t mmiodata[8];
756         enum csr_state state;
757 };
758
759 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
760         func(is_mobile) sep \
761         func(is_i85x) sep \
762         func(is_i915g) sep \
763         func(is_i945gm) sep \
764         func(is_g33) sep \
765         func(need_gfx_hws) sep \
766         func(is_g4x) sep \
767         func(is_pineview) sep \
768         func(is_broadwater) sep \
769         func(is_crestline) sep \
770         func(is_ivybridge) sep \
771         func(is_valleyview) sep \
772         func(is_haswell) sep \
773         func(is_skylake) sep \
774         func(is_preliminary) sep \
775         func(has_fbc) sep \
776         func(has_pipe_cxsr) sep \
777         func(has_hotplug) sep \
778         func(cursor_needs_physical) sep \
779         func(has_overlay) sep \
780         func(overlay_needs_physical) sep \
781         func(supports_tv) sep \
782         func(has_llc) sep \
783         func(has_ddi) sep \
784         func(has_fpga_dbg)
785
786 #define DEFINE_FLAG(name) u8 name:1
787 #define SEP_SEMICOLON ;
788
789 struct intel_device_info {
790         u32 display_mmio_offset;
791         u16 device_id;
792         u8 num_pipes:3;
793         u8 num_sprites[I915_MAX_PIPES];
794         u8 gen;
795         u8 ring_mask; /* Rings supported by the HW */
796         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
797         /* Register offsets for the various display pipes and transcoders */
798         int pipe_offsets[I915_MAX_TRANSCODERS];
799         int trans_offsets[I915_MAX_TRANSCODERS];
800         int palette_offsets[I915_MAX_PIPES];
801         int cursor_offsets[I915_MAX_PIPES];
802
803         /* Slice/subslice/EU info */
804         u8 slice_total;
805         u8 subslice_total;
806         u8 subslice_per_slice;
807         u8 eu_total;
808         u8 eu_per_subslice;
809         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
810         u8 subslice_7eu[3];
811         u8 has_slice_pg:1;
812         u8 has_subslice_pg:1;
813         u8 has_eu_pg:1;
814 };
815
816 #undef DEFINE_FLAG
817 #undef SEP_SEMICOLON
818
819 enum i915_cache_level {
820         I915_CACHE_NONE = 0,
821         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
822         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
823                               caches, eg sampler/render caches, and the
824                               large Last-Level-Cache. LLC is coherent with
825                               the CPU, but L3 is only visible to the GPU. */
826         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
827 };
828
829 struct i915_ctx_hang_stats {
830         /* This context had batch pending when hang was declared */
831         unsigned batch_pending;
832
833         /* This context had batch active when hang was declared */
834         unsigned batch_active;
835
836         /* Time when this context was last blamed for a GPU reset */
837         unsigned long guilty_ts;
838
839         /* If the contexts causes a second GPU hang within this time,
840          * it is permanently banned from submitting any more work.
841          */
842         unsigned long ban_period_seconds;
843
844         /* This context is banned to submit more work */
845         bool banned;
846 };
847
848 /* This must match up with the value previously used for execbuf2.rsvd1. */
849 #define DEFAULT_CONTEXT_HANDLE 0
850
851 #define CONTEXT_NO_ZEROMAP (1<<0)
852 /**
853  * struct intel_context - as the name implies, represents a context.
854  * @ref: reference count.
855  * @user_handle: userspace tracking identity for this context.
856  * @remap_slice: l3 row remapping information.
857  * @flags: context specific flags:
858  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
859  * @file_priv: filp associated with this context (NULL for global default
860  *             context).
861  * @hang_stats: information about the role of this context in possible GPU
862  *              hangs.
863  * @ppgtt: virtual memory space used by this context.
864  * @legacy_hw_ctx: render context backing object and whether it is correctly
865  *                initialized (legacy ring submission mechanism only).
866  * @link: link in the global list of contexts.
867  *
868  * Contexts are memory images used by the hardware to store copies of their
869  * internal state.
870  */
871 struct intel_context {
872         struct kref ref;
873         int user_handle;
874         uint8_t remap_slice;
875         struct drm_i915_private *i915;
876         int flags;
877         struct drm_i915_file_private *file_priv;
878         struct i915_ctx_hang_stats hang_stats;
879         struct i915_hw_ppgtt *ppgtt;
880
881         /* Legacy ring buffer submission */
882         struct {
883                 struct drm_i915_gem_object *rcs_state;
884                 bool initialized;
885         } legacy_hw_ctx;
886
887         /* Execlists */
888         struct {
889                 struct drm_i915_gem_object *state;
890                 struct intel_ringbuffer *ringbuf;
891                 int pin_count;
892         } engine[I915_NUM_RINGS];
893
894         /* jump_whitelist: Bit array for tracking cmds during cmdparsing */
895         unsigned long *jump_whitelist;
896
897         /* jump_whitelist_cmds: No of cmd slots available */
898         uint32_t jump_whitelist_cmds;
899
900         struct list_head link;
901 };
902
903 enum fb_op_origin {
904         ORIGIN_GTT,
905         ORIGIN_CPU,
906         ORIGIN_CS,
907         ORIGIN_FLIP,
908         ORIGIN_DIRTYFB,
909 };
910
911 struct i915_fbc {
912         /* This is always the inner lock when overlapping with struct_mutex and
913          * it's the outer lock when overlapping with stolen_lock. */
914         struct mutex lock;
915         unsigned long uncompressed_size;
916         unsigned threshold;
917         unsigned int fb_id;
918         unsigned int possible_framebuffer_bits;
919         unsigned int busy_bits;
920         struct intel_crtc *crtc;
921         int y;
922
923         struct drm_mm_node compressed_fb;
924         struct drm_mm_node *compressed_llb;
925
926         bool false_color;
927
928         /* Tracks whether the HW is actually enabled, not whether the feature is
929          * possible. */
930         bool enabled;
931
932         struct intel_fbc_work {
933                 struct delayed_work work;
934                 struct intel_crtc *crtc;
935                 struct drm_framebuffer *fb;
936         } *fbc_work;
937
938         enum no_fbc_reason {
939                 FBC_OK, /* FBC is enabled */
940                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
941                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
942                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
943                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
944                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
945                 FBC_BAD_PLANE, /* fbc not supported on plane */
946                 FBC_NOT_TILED, /* buffer not tiled */
947                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
948                 FBC_MODULE_PARAM,
949                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
950                 FBC_ROTATION, /* rotation is not supported */
951                 FBC_IN_DBG_MASTER, /* kernel debugger is active */
952                 FBC_BAD_STRIDE, /* stride is not supported */
953                 FBC_PIXEL_RATE, /* pixel rate is too big */
954                 FBC_PIXEL_FORMAT /* pixel format is invalid */
955         } no_fbc_reason;
956
957         bool (*fbc_enabled)(struct drm_i915_private *dev_priv);
958         void (*enable_fbc)(struct intel_crtc *crtc);
959         void (*disable_fbc)(struct drm_i915_private *dev_priv);
960 };
961
962 /**
963  * HIGH_RR is the highest eDP panel refresh rate read from EDID
964  * LOW_RR is the lowest eDP panel refresh rate found from EDID
965  * parsing for same resolution.
966  */
967 enum drrs_refresh_rate_type {
968         DRRS_HIGH_RR,
969         DRRS_LOW_RR,
970         DRRS_MAX_RR, /* RR count */
971 };
972
973 enum drrs_support_type {
974         DRRS_NOT_SUPPORTED = 0,
975         STATIC_DRRS_SUPPORT = 1,
976         SEAMLESS_DRRS_SUPPORT = 2
977 };
978
979 struct intel_dp;
980 struct i915_drrs {
981         struct mutex mutex;
982         struct delayed_work work;
983         struct intel_dp *dp;
984         unsigned busy_frontbuffer_bits;
985         enum drrs_refresh_rate_type refresh_rate_type;
986         enum drrs_support_type type;
987 };
988
989 struct i915_psr {
990         struct mutex lock;
991         bool sink_support;
992         bool source_ok;
993         struct intel_dp *enabled;
994         bool active;
995         struct delayed_work work;
996         unsigned busy_frontbuffer_bits;
997         bool psr2_support;
998         bool aux_frame_sync;
999 };
1000
1001 enum intel_pch {
1002         PCH_NONE = 0,   /* No PCH present */
1003         PCH_IBX,        /* Ibexpeak PCH */
1004         PCH_CPT,        /* Cougarpoint PCH */
1005         PCH_LPT,        /* Lynxpoint PCH */
1006         PCH_SPT,        /* Sunrisepoint PCH */
1007         PCH_NOP,
1008 };
1009
1010 enum intel_sbi_destination {
1011         SBI_ICLK,
1012         SBI_MPHY,
1013 };
1014
1015 #define QUIRK_PIPEA_FORCE (1<<0)
1016 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1017 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1018 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1019 #define QUIRK_PIPEB_FORCE (1<<4)
1020 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1021
1022 struct intel_fbdev;
1023 struct intel_fbc_work;
1024
1025 struct intel_gmbus {
1026         struct i2c_adapter adapter;
1027         u32 force_bit;
1028         u32 reg0;
1029         u32 gpio_reg;
1030         struct i2c_algo_bit_data bit_algo;
1031         struct drm_i915_private *dev_priv;
1032 };
1033
1034 struct i915_suspend_saved_registers {
1035         u32 saveDSPARB;
1036         u32 saveLVDS;
1037         u32 savePP_ON_DELAYS;
1038         u32 savePP_OFF_DELAYS;
1039         u32 savePP_ON;
1040         u32 savePP_OFF;
1041         u32 savePP_CONTROL;
1042         u32 savePP_DIVISOR;
1043         u32 saveFBC_CONTROL;
1044         u32 saveCACHE_MODE_0;
1045         u32 saveMI_ARB_STATE;
1046         u32 saveSWF0[16];
1047         u32 saveSWF1[16];
1048         u32 saveSWF3[3];
1049         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1050         u32 savePCH_PORT_HOTPLUG;
1051         u16 saveGCDGMBUS;
1052 };
1053
1054 struct vlv_s0ix_state {
1055         /* GAM */
1056         u32 wr_watermark;
1057         u32 gfx_prio_ctrl;
1058         u32 arb_mode;
1059         u32 gfx_pend_tlb0;
1060         u32 gfx_pend_tlb1;
1061         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1062         u32 media_max_req_count;
1063         u32 gfx_max_req_count;
1064         u32 render_hwsp;
1065         u32 ecochk;
1066         u32 bsd_hwsp;
1067         u32 blt_hwsp;
1068         u32 tlb_rd_addr;
1069
1070         /* MBC */
1071         u32 g3dctl;
1072         u32 gsckgctl;
1073         u32 mbctl;
1074
1075         /* GCP */
1076         u32 ucgctl1;
1077         u32 ucgctl3;
1078         u32 rcgctl1;
1079         u32 rcgctl2;
1080         u32 rstctl;
1081         u32 misccpctl;
1082
1083         /* GPM */
1084         u32 gfxpause;
1085         u32 rpdeuhwtc;
1086         u32 rpdeuc;
1087         u32 ecobus;
1088         u32 pwrdwnupctl;
1089         u32 rp_down_timeout;
1090         u32 rp_deucsw;
1091         u32 rcubmabdtmr;
1092         u32 rcedata;
1093         u32 spare2gh;
1094
1095         /* Display 1 CZ domain */
1096         u32 gt_imr;
1097         u32 gt_ier;
1098         u32 pm_imr;
1099         u32 pm_ier;
1100         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1101
1102         /* GT SA CZ domain */
1103         u32 tilectl;
1104         u32 gt_fifoctl;
1105         u32 gtlc_wake_ctrl;
1106         u32 gtlc_survive;
1107         u32 pmwgicz;
1108
1109         /* Display 2 CZ domain */
1110         u32 gu_ctl0;
1111         u32 gu_ctl1;
1112         u32 pcbr;
1113         u32 clock_gate_dis2;
1114 };
1115
1116 struct intel_rps_ei {
1117         u32 cz_clock;
1118         u32 render_c0;
1119         u32 media_c0;
1120 };
1121
1122 struct intel_gen6_power_mgmt {
1123         /*
1124          * work, interrupts_enabled and pm_iir are protected by
1125          * dev_priv->irq_lock
1126          */
1127         struct work_struct work;
1128         bool interrupts_enabled;
1129         u32 pm_iir;
1130
1131         /* Frequencies are stored in potentially platform dependent multiples.
1132          * In other words, *_freq needs to be multiplied by X to be interesting.
1133          * Soft limits are those which are used for the dynamic reclocking done
1134          * by the driver (raise frequencies under heavy loads, and lower for
1135          * lighter loads). Hard limits are those imposed by the hardware.
1136          *
1137          * A distinction is made for overclocking, which is never enabled by
1138          * default, and is considered to be above the hard limit if it's
1139          * possible at all.
1140          */
1141         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1142         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1143         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1144         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1145         u8 min_freq;            /* AKA RPn. Minimum frequency */
1146         u8 idle_freq;           /* Frequency to request when we are idle */
1147         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1148         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1149         u8 rp0_freq;            /* Non-overclocked max frequency. */
1150
1151         u8 up_threshold; /* Current %busy required to uplock */
1152         u8 down_threshold; /* Current %busy required to downclock */
1153
1154         int last_adj;
1155         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1156
1157         spinlock_t client_lock;
1158         struct list_head clients;
1159         bool client_boost;
1160
1161         bool enabled;
1162         bool ctx_corrupted;
1163         struct delayed_work delayed_resume_work;
1164         unsigned boosts;
1165
1166         struct intel_rps_client semaphores, mmioflips;
1167
1168         /* manual wa residency calculations */
1169         struct intel_rps_ei ei;
1170
1171         /*
1172          * Protects RPS/RC6 register access and PCU communication.
1173          * Must be taken after struct_mutex if nested. Note that
1174          * this lock may be held for long periods of time when
1175          * talking to hw - so only take it when talking to hw!
1176          */
1177         struct mutex hw_lock;
1178 };
1179
1180 /* defined intel_pm.c */
1181 extern spinlock_t mchdev_lock;
1182
1183 struct intel_ilk_power_mgmt {
1184         u8 cur_delay;
1185         u8 min_delay;
1186         u8 max_delay;
1187         u8 fmax;
1188         u8 fstart;
1189
1190         u64 last_count1;
1191         unsigned long last_time1;
1192         unsigned long chipset_power;
1193         u64 last_count2;
1194         u64 last_time2;
1195         unsigned long gfx_power;
1196         u8 corr;
1197
1198         int c_m;
1199         int r_t;
1200 };
1201
1202 struct drm_i915_private;
1203 struct i915_power_well;
1204
1205 struct i915_power_well_ops {
1206         /*
1207          * Synchronize the well's hw state to match the current sw state, for
1208          * example enable/disable it based on the current refcount. Called
1209          * during driver init and resume time, possibly after first calling
1210          * the enable/disable handlers.
1211          */
1212         void (*sync_hw)(struct drm_i915_private *dev_priv,
1213                         struct i915_power_well *power_well);
1214         /*
1215          * Enable the well and resources that depend on it (for example
1216          * interrupts located on the well). Called after the 0->1 refcount
1217          * transition.
1218          */
1219         void (*enable)(struct drm_i915_private *dev_priv,
1220                        struct i915_power_well *power_well);
1221         /*
1222          * Disable the well and resources that depend on it. Called after
1223          * the 1->0 refcount transition.
1224          */
1225         void (*disable)(struct drm_i915_private *dev_priv,
1226                         struct i915_power_well *power_well);
1227         /* Returns the hw enabled state. */
1228         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1229                            struct i915_power_well *power_well);
1230 };
1231
1232 /* Power well structure for haswell */
1233 struct i915_power_well {
1234         const char *name;
1235         bool always_on;
1236         /* power well enable/disable usage count */
1237         int count;
1238         /* cached hw enabled state */
1239         bool hw_enabled;
1240         unsigned long domains;
1241         unsigned long data;
1242         const struct i915_power_well_ops *ops;
1243 };
1244
1245 struct i915_power_domains {
1246         /*
1247          * Power wells needed for initialization at driver init and suspend
1248          * time are on. They are kept on until after the first modeset.
1249          */
1250         bool init_power_on;
1251         bool initializing;
1252         int power_well_count;
1253
1254         struct mutex lock;
1255         int domain_use_count[POWER_DOMAIN_NUM];
1256         struct i915_power_well *power_wells;
1257 };
1258
1259 #define MAX_L3_SLICES 2
1260 struct intel_l3_parity {
1261         u32 *remap_info[MAX_L3_SLICES];
1262         struct work_struct error_work;
1263         int which_slice;
1264 };
1265
1266 struct i915_gem_mm {
1267         /** Memory allocator for GTT stolen memory */
1268         struct drm_mm stolen;
1269         /** Protects the usage of the GTT stolen memory allocator. This is
1270          * always the inner lock when overlapping with struct_mutex. */
1271         struct mutex stolen_lock;
1272
1273         /** List of all objects in gtt_space. Used to restore gtt
1274          * mappings on resume */
1275         struct list_head bound_list;
1276         /**
1277          * List of objects which are not bound to the GTT (thus
1278          * are idle and not used by the GPU) but still have
1279          * (presumably uncached) pages still attached.
1280          */
1281         struct list_head unbound_list;
1282
1283         /** Usable portion of the GTT for GEM */
1284         unsigned long stolen_base; /* limited to low memory (32-bit) */
1285
1286         /** PPGTT used for aliasing the PPGTT with the GTT */
1287         struct i915_hw_ppgtt *aliasing_ppgtt;
1288
1289         struct notifier_block oom_notifier;
1290         struct shrinker shrinker;
1291         bool shrinker_no_lock_stealing;
1292
1293         /** LRU list of objects with fence regs on them. */
1294         struct list_head fence_list;
1295
1296         /**
1297          * We leave the user IRQ off as much as possible,
1298          * but this means that requests will finish and never
1299          * be retired once the system goes idle. Set a timer to
1300          * fire periodically while the ring is running. When it
1301          * fires, go retire requests.
1302          */
1303         struct delayed_work retire_work;
1304
1305         /**
1306          * When we detect an idle GPU, we want to turn on
1307          * powersaving features. So once we see that there
1308          * are no more requests outstanding and no more
1309          * arrive within a small period of time, we fire
1310          * off the idle_work.
1311          */
1312         struct delayed_work idle_work;
1313
1314         /**
1315          * Are we in a non-interruptible section of code like
1316          * modesetting?
1317          */
1318         bool interruptible;
1319
1320         /**
1321          * Is the GPU currently considered idle, or busy executing userspace
1322          * requests?  Whilst idle, we attempt to power down the hardware and
1323          * display clocks. In order to reduce the effect on performance, there
1324          * is a slight delay before we do so.
1325          */
1326         bool busy;
1327
1328         /* the indicator for dispatch video commands on two BSD rings */
1329         int bsd_ring_dispatch_index;
1330
1331         /** Bit 6 swizzling required for X tiling */
1332         uint32_t bit_6_swizzle_x;
1333         /** Bit 6 swizzling required for Y tiling */
1334         uint32_t bit_6_swizzle_y;
1335
1336         /* accounting, useful for userland debugging */
1337         spinlock_t object_stat_lock;
1338         size_t object_memory;
1339         u32 object_count;
1340 };
1341
1342 struct drm_i915_error_state_buf {
1343         struct drm_i915_private *i915;
1344         unsigned bytes;
1345         unsigned size;
1346         int err;
1347         u8 *buf;
1348         loff_t start;
1349         loff_t pos;
1350 };
1351
1352 struct i915_error_state_file_priv {
1353         struct drm_device *dev;
1354         struct drm_i915_error_state *error;
1355 };
1356
1357 struct i915_gpu_error {
1358         /* For hangcheck timer */
1359 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1360 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1361         /* Hang gpu twice in this window and your context gets banned */
1362 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1363
1364         struct workqueue_struct *hangcheck_wq;
1365         struct delayed_work hangcheck_work;
1366
1367         /* For reset and error_state handling. */
1368         spinlock_t lock;
1369         /* Protected by the above dev->gpu_error.lock. */
1370         struct drm_i915_error_state *first_error;
1371
1372         unsigned long missed_irq_rings;
1373
1374         /**
1375          * State variable controlling the reset flow and count
1376          *
1377          * This is a counter which gets incremented when reset is triggered,
1378          * and again when reset has been handled. So odd values (lowest bit set)
1379          * means that reset is in progress and even values that
1380          * (reset_counter >> 1):th reset was successfully completed.
1381          *
1382          * If reset is not completed succesfully, the I915_WEDGE bit is
1383          * set meaning that hardware is terminally sour and there is no
1384          * recovery. All waiters on the reset_queue will be woken when
1385          * that happens.
1386          *
1387          * This counter is used by the wait_seqno code to notice that reset
1388          * event happened and it needs to restart the entire ioctl (since most
1389          * likely the seqno it waited for won't ever signal anytime soon).
1390          *
1391          * This is important for lock-free wait paths, where no contended lock
1392          * naturally enforces the correct ordering between the bail-out of the
1393          * waiter and the gpu reset work code.
1394          */
1395         atomic_t reset_counter;
1396
1397 #define I915_RESET_IN_PROGRESS_FLAG     1
1398 #define I915_WEDGED                     (1 << 31)
1399
1400         /**
1401          * Waitqueue to signal when the reset has completed. Used by clients
1402          * that wait for dev_priv->mm.wedged to settle.
1403          */
1404         wait_queue_head_t reset_queue;
1405
1406         /* Userspace knobs for gpu hang simulation;
1407          * combines both a ring mask, and extra flags
1408          */
1409         u32 stop_rings;
1410 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1411 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1412
1413         /* For missed irq/seqno simulation. */
1414         unsigned int test_irq_rings;
1415
1416         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1417         bool reload_in_reset;
1418 };
1419
1420 enum modeset_restore {
1421         MODESET_ON_LID_OPEN,
1422         MODESET_DONE,
1423         MODESET_SUSPENDED,
1424 };
1425
1426 #define DP_AUX_A 0x40
1427 #define DP_AUX_B 0x10
1428 #define DP_AUX_C 0x20
1429 #define DP_AUX_D 0x30
1430
1431 #define DDC_PIN_B  0x05
1432 #define DDC_PIN_C  0x04
1433 #define DDC_PIN_D  0x06
1434
1435 struct ddi_vbt_port_info {
1436         /*
1437          * This is an index in the HDMI/DVI DDI buffer translation table.
1438          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1439          * populate this field.
1440          */
1441 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1442         uint8_t hdmi_level_shift;
1443
1444         uint8_t supports_dvi:1;
1445         uint8_t supports_hdmi:1;
1446         uint8_t supports_dp:1;
1447
1448         uint8_t alternate_aux_channel;
1449         uint8_t alternate_ddc_pin;
1450
1451         uint8_t dp_boost_level;
1452         uint8_t hdmi_boost_level;
1453 };
1454
1455 enum psr_lines_to_wait {
1456         PSR_0_LINES_TO_WAIT = 0,
1457         PSR_1_LINE_TO_WAIT,
1458         PSR_4_LINES_TO_WAIT,
1459         PSR_8_LINES_TO_WAIT
1460 };
1461
1462 struct intel_vbt_data {
1463         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1464         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1465
1466         /* Feature bits */
1467         unsigned int int_tv_support:1;
1468         unsigned int lvds_dither:1;
1469         unsigned int lvds_vbt:1;
1470         unsigned int int_crt_support:1;
1471         unsigned int lvds_use_ssc:1;
1472         unsigned int display_clock_mode:1;
1473         unsigned int fdi_rx_polarity_inverted:1;
1474         unsigned int has_mipi:1;
1475         int lvds_ssc_freq;
1476         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1477
1478         enum drrs_support_type drrs_type;
1479
1480         /* eDP */
1481         int edp_rate;
1482         int edp_lanes;
1483         int edp_preemphasis;
1484         int edp_vswing;
1485         bool edp_initialized;
1486         bool edp_support;
1487         int edp_bpp;
1488         struct edp_power_seq edp_pps;
1489
1490         struct {
1491                 bool full_link;
1492                 bool require_aux_wakeup;
1493                 int idle_frames;
1494                 enum psr_lines_to_wait lines_to_wait;
1495                 int tp1_wakeup_time;
1496                 int tp2_tp3_wakeup_time;
1497         } psr;
1498
1499         struct {
1500                 u16 pwm_freq_hz;
1501                 bool present;
1502                 bool active_low_pwm;
1503                 u8 min_brightness;      /* min_brightness/255 of max */
1504         } backlight;
1505
1506         /* MIPI DSI */
1507         struct {
1508                 u16 port;
1509                 u16 panel_id;
1510                 struct mipi_config *config;
1511                 struct mipi_pps_data *pps;
1512                 u8 seq_version;
1513                 u32 size;
1514                 u8 *data;
1515                 u8 *sequence[MIPI_SEQ_MAX];
1516         } dsi;
1517
1518         int crt_ddc_pin;
1519
1520         int child_dev_num;
1521         union child_device_config *child_dev;
1522
1523         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1524 };
1525
1526 enum intel_ddb_partitioning {
1527         INTEL_DDB_PART_1_2,
1528         INTEL_DDB_PART_5_6, /* IVB+ */
1529 };
1530
1531 struct intel_wm_level {
1532         bool enable;
1533         uint32_t pri_val;
1534         uint32_t spr_val;
1535         uint32_t cur_val;
1536         uint32_t fbc_val;
1537 };
1538
1539 struct ilk_wm_values {
1540         uint32_t wm_pipe[3];
1541         uint32_t wm_lp[3];
1542         uint32_t wm_lp_spr[3];
1543         uint32_t wm_linetime[3];
1544         bool enable_fbc_wm;
1545         enum intel_ddb_partitioning partitioning;
1546 };
1547
1548 struct vlv_pipe_wm {
1549         uint16_t primary;
1550         uint16_t sprite[2];
1551         uint8_t cursor;
1552 };
1553
1554 struct vlv_sr_wm {
1555         uint16_t plane;
1556         uint8_t cursor;
1557 };
1558
1559 struct vlv_wm_values {
1560         struct vlv_pipe_wm pipe[3];
1561         struct vlv_sr_wm sr;
1562         struct {
1563                 uint8_t cursor;
1564                 uint8_t sprite[2];
1565                 uint8_t primary;
1566         } ddl[3];
1567         uint8_t level;
1568         bool cxsr;
1569 };
1570
1571 struct skl_ddb_entry {
1572         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1573 };
1574
1575 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1576 {
1577         return entry->end - entry->start;
1578 }
1579
1580 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1581                                        const struct skl_ddb_entry *e2)
1582 {
1583         if (e1->start == e2->start && e1->end == e2->end)
1584                 return true;
1585
1586         return false;
1587 }
1588
1589 struct skl_ddb_allocation {
1590         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1591         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1592         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1593 };
1594
1595 struct skl_wm_values {
1596         bool dirty[I915_MAX_PIPES];
1597         struct skl_ddb_allocation ddb;
1598         uint32_t wm_linetime[I915_MAX_PIPES];
1599         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1600         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1601 };
1602
1603 struct skl_wm_level {
1604         bool plane_en[I915_MAX_PLANES];
1605         uint16_t plane_res_b[I915_MAX_PLANES];
1606         uint8_t plane_res_l[I915_MAX_PLANES];
1607 };
1608
1609 /*
1610  * This struct helps tracking the state needed for runtime PM, which puts the
1611  * device in PCI D3 state. Notice that when this happens, nothing on the
1612  * graphics device works, even register access, so we don't get interrupts nor
1613  * anything else.
1614  *
1615  * Every piece of our code that needs to actually touch the hardware needs to
1616  * either call intel_runtime_pm_get or call intel_display_power_get with the
1617  * appropriate power domain.
1618  *
1619  * Our driver uses the autosuspend delay feature, which means we'll only really
1620  * suspend if we stay with zero refcount for a certain amount of time. The
1621  * default value is currently very conservative (see intel_runtime_pm_enable), but
1622  * it can be changed with the standard runtime PM files from sysfs.
1623  *
1624  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1625  * goes back to false exactly before we reenable the IRQs. We use this variable
1626  * to check if someone is trying to enable/disable IRQs while they're supposed
1627  * to be disabled. This shouldn't happen and we'll print some error messages in
1628  * case it happens.
1629  *
1630  * For more, read the Documentation/power/runtime_pm.txt.
1631  */
1632 struct i915_runtime_pm {
1633         bool suspended;
1634         bool irqs_enabled;
1635 };
1636
1637 enum intel_pipe_crc_source {
1638         INTEL_PIPE_CRC_SOURCE_NONE,
1639         INTEL_PIPE_CRC_SOURCE_PLANE1,
1640         INTEL_PIPE_CRC_SOURCE_PLANE2,
1641         INTEL_PIPE_CRC_SOURCE_PF,
1642         INTEL_PIPE_CRC_SOURCE_PIPE,
1643         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1644         INTEL_PIPE_CRC_SOURCE_TV,
1645         INTEL_PIPE_CRC_SOURCE_DP_B,
1646         INTEL_PIPE_CRC_SOURCE_DP_C,
1647         INTEL_PIPE_CRC_SOURCE_DP_D,
1648         INTEL_PIPE_CRC_SOURCE_AUTO,
1649         INTEL_PIPE_CRC_SOURCE_MAX,
1650 };
1651
1652 struct intel_pipe_crc_entry {
1653         uint32_t frame;
1654         uint32_t crc[5];
1655 };
1656
1657 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1658 struct intel_pipe_crc {
1659         spinlock_t lock;
1660         bool opened;            /* exclusive access to the result file */
1661         struct intel_pipe_crc_entry *entries;
1662         enum intel_pipe_crc_source source;
1663         int head, tail;
1664         wait_queue_head_t wq;
1665 };
1666
1667 struct i915_frontbuffer_tracking {
1668         struct mutex lock;
1669
1670         /*
1671          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1672          * scheduled flips.
1673          */
1674         unsigned busy_bits;
1675         unsigned flip_bits;
1676 };
1677
1678 struct i915_wa_reg {
1679         u32 addr;
1680         u32 value;
1681         /* bitmask representing WA bits */
1682         u32 mask;
1683 };
1684
1685 #define I915_MAX_WA_REGS 16
1686
1687 struct i915_workarounds {
1688         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1689         u32 count;
1690 };
1691
1692 struct i915_virtual_gpu {
1693         bool active;
1694 };
1695
1696 struct i915_execbuffer_params {
1697         struct drm_device               *dev;
1698         struct drm_file                 *file;
1699         uint32_t                        dispatch_flags;
1700         uint32_t                        args_batch_start_offset;
1701         uint64_t                        batch_obj_vm_offset;
1702         struct intel_engine_cs          *ring;
1703         struct drm_i915_gem_object      *batch_obj;
1704         struct intel_context            *ctx;
1705         struct drm_i915_gem_request     *request;
1706 };
1707
1708 struct drm_i915_private {
1709         struct drm_device *dev;
1710         struct kmem_cache *objects;
1711         struct kmem_cache *vmas;
1712         struct kmem_cache *requests;
1713
1714         const struct intel_device_info info;
1715
1716         int relative_constants_mode;
1717
1718         void __iomem *regs;
1719
1720         struct intel_uncore uncore;
1721
1722         struct i915_virtual_gpu vgpu;
1723
1724         struct intel_guc guc;
1725
1726         struct intel_csr csr;
1727
1728         /* Display CSR-related protection */
1729         struct mutex csr_lock;
1730
1731         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1732
1733         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1734          * controller on different i2c buses. */
1735         struct mutex gmbus_mutex;
1736
1737         /**
1738          * Base address of the gmbus and gpio block.
1739          */
1740         uint32_t gpio_mmio_base;
1741
1742         /* MMIO base address for MIPI regs */
1743         uint32_t mipi_mmio_base;
1744
1745         wait_queue_head_t gmbus_wait_queue;
1746
1747         struct pci_dev *bridge_dev;
1748         struct intel_engine_cs ring[I915_NUM_RINGS];
1749         struct drm_i915_gem_object *semaphore_obj;
1750         uint32_t last_seqno, next_seqno;
1751
1752         struct drm_dma_handle *status_page_dmah;
1753         struct resource mch_res;
1754
1755         /* protects the irq masks */
1756         spinlock_t irq_lock;
1757
1758         /* protects the mmio flip data */
1759         spinlock_t mmio_flip_lock;
1760
1761         bool display_irqs_enabled;
1762
1763         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1764         struct pm_qos_request pm_qos;
1765
1766         /* Sideband mailbox protection */
1767         struct mutex sb_lock;
1768
1769         /** Cached value of IMR to avoid reads in updating the bitfield */
1770         union {
1771                 u32 irq_mask;
1772                 u32 de_irq_mask[I915_MAX_PIPES];
1773         };
1774         u32 gt_irq_mask;
1775         u32 pm_irq_mask;
1776         u32 pm_rps_events;
1777         u32 pipestat_irq_mask[I915_MAX_PIPES];
1778
1779         struct i915_hotplug hotplug;
1780         struct i915_fbc fbc;
1781         struct i915_drrs drrs;
1782         struct intel_opregion opregion;
1783         struct intel_vbt_data vbt;
1784
1785         bool preserve_bios_swizzle;
1786
1787         /* overlay */
1788         struct intel_overlay *overlay;
1789
1790         /* backlight registers and fields in struct intel_panel */
1791         struct mutex backlight_lock;
1792
1793         /* LVDS info */
1794         bool no_aux_handshake;
1795
1796         /* protects panel power sequencer state */
1797         struct mutex pps_mutex;
1798
1799         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1800         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1801
1802         unsigned int fsb_freq, mem_freq, is_ddr3;
1803         unsigned int skl_boot_cdclk;
1804         unsigned int cdclk_freq, max_cdclk_freq;
1805         unsigned int max_dotclk_freq;
1806         unsigned int hpll_freq;
1807         unsigned int czclk_freq;
1808
1809         /**
1810          * wq - Driver workqueue for GEM.
1811          *
1812          * NOTE: Work items scheduled here are not allowed to grab any modeset
1813          * locks, for otherwise the flushing done in the pageflip code will
1814          * result in deadlocks.
1815          */
1816         struct workqueue_struct *wq;
1817
1818         /* Display functions */
1819         struct drm_i915_display_funcs display;
1820
1821         /* PCH chipset type */
1822         enum intel_pch pch_type;
1823         unsigned short pch_id;
1824
1825         unsigned long quirks;
1826
1827         enum modeset_restore modeset_restore;
1828         struct mutex modeset_restore_lock;
1829
1830         struct list_head vm_list; /* Global list of all address spaces */
1831         struct i915_gtt gtt; /* VM representing the global address space */
1832
1833         struct i915_gem_mm mm;
1834         DECLARE_HASHTABLE(mm_structs, 7);
1835         struct mutex mm_lock;
1836
1837         /* Kernel Modesetting */
1838
1839         struct sdvo_device_mapping sdvo_mappings[2];
1840
1841         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1842         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1843         wait_queue_head_t pending_flip_queue;
1844
1845 #ifdef CONFIG_DEBUG_FS
1846         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1847 #endif
1848
1849         int num_shared_dpll;
1850         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1851         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1852
1853         struct i915_workarounds workarounds;
1854
1855         /* Reclocking support */
1856         bool render_reclock_avail;
1857
1858         struct i915_frontbuffer_tracking fb_tracking;
1859
1860         u16 orig_clock;
1861
1862         bool mchbar_need_disable;
1863
1864         struct intel_l3_parity l3_parity;
1865
1866         /* Cannot be determined by PCIID. You must always read a register. */
1867         size_t ellc_size;
1868
1869         /* gen6+ rps state */
1870         struct intel_gen6_power_mgmt rps;
1871
1872         /* ilk-only ips/rps state. Everything in here is protected by the global
1873          * mchdev_lock in intel_pm.c */
1874         struct intel_ilk_power_mgmt ips;
1875
1876         struct i915_power_domains power_domains;
1877
1878         struct i915_psr psr;
1879
1880         struct i915_gpu_error gpu_error;
1881
1882         struct drm_i915_gem_object *vlv_pctx;
1883
1884 #ifdef CONFIG_DRM_FBDEV_EMULATION
1885         /* list of fbdev register on this device */
1886         struct intel_fbdev *fbdev;
1887         struct work_struct fbdev_suspend_work;
1888 #endif
1889
1890         struct drm_property *broadcast_rgb_property;
1891         struct drm_property *force_audio_property;
1892
1893         /* hda/i915 audio component */
1894         struct i915_audio_component *audio_component;
1895         bool audio_component_registered;
1896         /**
1897          * av_mutex - mutex for audio/video sync
1898          *
1899          */
1900         struct mutex av_mutex;
1901
1902         uint32_t hw_context_size;
1903         struct list_head context_list;
1904
1905         u32 fdi_rx_config;
1906
1907         u32 chv_phy_control;
1908
1909         u32 suspend_count;
1910         struct i915_suspend_saved_registers regfile;
1911         struct vlv_s0ix_state vlv_s0ix_state;
1912
1913         struct {
1914                 /*
1915                  * Raw watermark latency values:
1916                  * in 0.1us units for WM0,
1917                  * in 0.5us units for WM1+.
1918                  */
1919                 /* primary */
1920                 uint16_t pri_latency[5];
1921                 /* sprite */
1922                 uint16_t spr_latency[5];
1923                 /* cursor */
1924                 uint16_t cur_latency[5];
1925                 /*
1926                  * Raw watermark memory latency values
1927                  * for SKL for all 8 levels
1928                  * in 1us units.
1929                  */
1930                 uint16_t skl_latency[8];
1931
1932                 /*
1933                  * The skl_wm_values structure is a bit too big for stack
1934                  * allocation, so we keep the staging struct where we store
1935                  * intermediate results here instead.
1936                  */
1937                 struct skl_wm_values skl_results;
1938
1939                 /* current hardware state */
1940                 union {
1941                         struct ilk_wm_values hw;
1942                         struct skl_wm_values skl_hw;
1943                         struct vlv_wm_values vlv;
1944                 };
1945
1946                 uint8_t max_level;
1947         } wm;
1948
1949         struct i915_runtime_pm pm;
1950
1951         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1952         struct {
1953                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1954                                       struct drm_i915_gem_execbuffer2 *args,
1955                                       struct list_head *vmas);
1956                 int (*init_rings)(struct drm_device *dev);
1957                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1958                 void (*stop_ring)(struct intel_engine_cs *ring);
1959         } gt;
1960
1961         bool edp_low_vswing;
1962
1963         /* perform PHY state sanity checks? */
1964         bool chv_phy_assert[2];
1965
1966         /*
1967          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1968          * will be rejected. Instead look for a better place.
1969          */
1970 };
1971
1972 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1973 {
1974         return dev->dev_private;
1975 }
1976
1977 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1978 {
1979         return to_i915(dev_get_drvdata(dev));
1980 }
1981
1982 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
1983 {
1984         return container_of(guc, struct drm_i915_private, guc);
1985 }
1986
1987 /* Iterate over initialised rings */
1988 #define for_each_ring(ring__, dev_priv__, i__) \
1989         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1990                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1991
1992 enum hdmi_force_audio {
1993         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1994         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1995         HDMI_AUDIO_AUTO,                /* trust EDID */
1996         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1997 };
1998
1999 #define I915_GTT_OFFSET_NONE ((u32)-1)
2000
2001 struct drm_i915_gem_object_ops {
2002         /* Interface between the GEM object and its backing storage.
2003          * get_pages() is called once prior to the use of the associated set
2004          * of pages before to binding them into the GTT, and put_pages() is
2005          * called after we no longer need them. As we expect there to be
2006          * associated cost with migrating pages between the backing storage
2007          * and making them available for the GPU (e.g. clflush), we may hold
2008          * onto the pages after they are no longer referenced by the GPU
2009          * in case they may be used again shortly (for example migrating the
2010          * pages to a different memory domain within the GTT). put_pages()
2011          * will therefore most likely be called when the object itself is
2012          * being released or under memory pressure (where we attempt to
2013          * reap pages for the shrinker).
2014          */
2015         int (*get_pages)(struct drm_i915_gem_object *);
2016         void (*put_pages)(struct drm_i915_gem_object *);
2017         int (*dmabuf_export)(struct drm_i915_gem_object *);
2018         void (*release)(struct drm_i915_gem_object *);
2019 };
2020
2021 /*
2022  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2023  * considered to be the frontbuffer for the given plane interface-wise. This
2024  * doesn't mean that the hw necessarily already scans it out, but that any
2025  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2026  *
2027  * We have one bit per pipe and per scanout plane type.
2028  */
2029 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2030 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2031 #define INTEL_FRONTBUFFER_BITS \
2032         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2033 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2034         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2035 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2036         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2037 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2038         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2039 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2040         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2041 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2042         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2043
2044 struct drm_i915_gem_object {
2045         struct drm_gem_object base;
2046
2047         const struct drm_i915_gem_object_ops *ops;
2048
2049         /** List of VMAs backed by this object */
2050         struct list_head vma_list;
2051
2052         /** Stolen memory for this object, instead of being backed by shmem. */
2053         struct drm_mm_node *stolen;
2054         struct list_head global_list;
2055
2056         struct list_head ring_list[I915_NUM_RINGS];
2057         /** Used in execbuf to temporarily hold a ref */
2058         struct list_head obj_exec_link;
2059
2060         struct list_head batch_pool_link;
2061
2062         /**
2063          * This is set if the object is on the active lists (has pending
2064          * rendering and so a non-zero seqno), and is not set if it i s on
2065          * inactive (ready to be unbound) list.
2066          */
2067         unsigned int active:I915_NUM_RINGS;
2068
2069         /**
2070          * This is set if the object has been written to since last bound
2071          * to the GTT
2072          */
2073         unsigned int dirty:1;
2074
2075         /**
2076          * Fence register bits (if any) for this object.  Will be set
2077          * as needed when mapped into the GTT.
2078          * Protected by dev->struct_mutex.
2079          */
2080         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2081
2082         /**
2083          * Advice: are the backing pages purgeable?
2084          */
2085         unsigned int madv:2;
2086
2087         /**
2088          * Current tiling mode for the object.
2089          */
2090         unsigned int tiling_mode:2;
2091         /**
2092          * Whether the tiling parameters for the currently associated fence
2093          * register have changed. Note that for the purposes of tracking
2094          * tiling changes we also treat the unfenced register, the register
2095          * slot that the object occupies whilst it executes a fenced
2096          * command (such as BLT on gen2/3), as a "fence".
2097          */
2098         unsigned int fence_dirty:1;
2099
2100         /**
2101          * Is the object at the current location in the gtt mappable and
2102          * fenceable? Used to avoid costly recalculations.
2103          */
2104         unsigned int map_and_fenceable:1;
2105
2106         /**
2107          * Whether the current gtt mapping needs to be mappable (and isn't just
2108          * mappable by accident). Track pin and fault separate for a more
2109          * accurate mappable working set.
2110          */
2111         unsigned int fault_mappable:1;
2112
2113         /*
2114          * Is the object to be mapped as read-only to the GPU
2115          * Only honoured if hardware has relevant pte bit
2116          */
2117         unsigned long gt_ro:1;
2118         unsigned int cache_level:3;
2119         unsigned int cache_dirty:1;
2120
2121         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2122
2123         unsigned int pin_display;
2124
2125         struct sg_table *pages;
2126         int pages_pin_count;
2127         struct get_page {
2128                 struct scatterlist *sg;
2129                 int last;
2130         } get_page;
2131
2132         /* prime dma-buf support */
2133         void *dma_buf_vmapping;
2134         int vmapping_count;
2135
2136         /** Breadcrumb of last rendering to the buffer.
2137          * There can only be one writer, but we allow for multiple readers.
2138          * If there is a writer that necessarily implies that all other
2139          * read requests are complete - but we may only be lazily clearing
2140          * the read requests. A read request is naturally the most recent
2141          * request on a ring, so we may have two different write and read
2142          * requests on one ring where the write request is older than the
2143          * read request. This allows for the CPU to read from an active
2144          * buffer by only waiting for the write to complete.
2145          * */
2146         struct drm_i915_gem_request *last_read_req[I915_NUM_RINGS];
2147         struct drm_i915_gem_request *last_write_req;
2148         /** Breadcrumb of last fenced GPU access to the buffer. */
2149         struct drm_i915_gem_request *last_fenced_req;
2150
2151         /** Current tiling stride for the object, if it's tiled. */
2152         uint32_t stride;
2153
2154         /** References from framebuffers, locks out tiling changes. */
2155         unsigned long framebuffer_references;
2156
2157         /** Record of address bit 17 of each page at last unbind. */
2158         unsigned long *bit_17;
2159
2160         struct i915_gem_userptr {
2161                 uintptr_t ptr;
2162                 unsigned read_only :1;
2163                 unsigned workers :4;
2164 #define I915_GEM_USERPTR_MAX_WORKERS 15
2165
2166                 struct i915_mm_struct *mm;
2167                 struct i915_mmu_object *mmu_object;
2168                 struct work_struct *work;
2169         } userptr;
2170
2171         /** for phys allocated objects */
2172         struct drm_dma_handle *phys_handle;
2173 };
2174 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2175
2176 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2177                        struct drm_i915_gem_object *new,
2178                        unsigned frontbuffer_bits);
2179
2180 /**
2181  * Request queue structure.
2182  *
2183  * The request queue allows us to note sequence numbers that have been emitted
2184  * and may be associated with active buffers to be retired.
2185  *
2186  * By keeping this list, we can avoid having to do questionable sequence
2187  * number comparisons on buffer last_read|write_seqno. It also allows an
2188  * emission time to be associated with the request for tracking how far ahead
2189  * of the GPU the submission is.
2190  *
2191  * The requests are reference counted, so upon creation they should have an
2192  * initial reference taken using kref_init
2193  */
2194 struct drm_i915_gem_request {
2195         struct kref ref;
2196
2197         /** On Which ring this request was generated */
2198         struct drm_i915_private *i915;
2199         struct intel_engine_cs *ring;
2200
2201          /** GEM sequence number associated with the previous request,
2202           * when the HWS breadcrumb is equal to this the GPU is processing
2203           * this request.
2204           */
2205         u32 previous_seqno;
2206
2207          /** GEM sequence number associated with this request,
2208           * when the HWS breadcrumb is equal or greater than this the GPU
2209           * has finished processing this request.
2210           */
2211         u32 seqno;
2212
2213         /** Position in the ringbuffer of the start of the request */
2214         u32 head;
2215
2216         /**
2217          * Position in the ringbuffer of the start of the postfix.
2218          * This is required to calculate the maximum available ringbuffer
2219          * space without overwriting the postfix.
2220          */
2221          u32 postfix;
2222
2223         /** Position in the ringbuffer of the end of the whole request */
2224         u32 tail;
2225
2226         /**
2227          * Context and ring buffer related to this request
2228          * Contexts are refcounted, so when this request is associated with a
2229          * context, we must increment the context's refcount, to guarantee that
2230          * it persists while any request is linked to it. Requests themselves
2231          * are also refcounted, so the request will only be freed when the last
2232          * reference to it is dismissed, and the code in
2233          * i915_gem_request_free() will then decrement the refcount on the
2234          * context.
2235          */
2236         struct intel_context *ctx;
2237         struct intel_ringbuffer *ringbuf;
2238
2239         /** Batch buffer related to this request if any (used for
2240             error state dump only) */
2241         struct drm_i915_gem_object *batch_obj;
2242
2243         /** Time at which this request was emitted, in jiffies. */
2244         unsigned long emitted_jiffies;
2245
2246         /** global list entry for this request */
2247         struct list_head list;
2248
2249         struct drm_i915_file_private *file_priv;
2250         /** file_priv list entry for this request */
2251         struct list_head client_list;
2252
2253         /** process identifier submitting this request */
2254         struct pid *pid;
2255
2256         /**
2257          * The ELSP only accepts two elements at a time, so we queue
2258          * context/tail pairs on a given queue (ring->execlist_queue) until the
2259          * hardware is available. The queue serves a double purpose: we also use
2260          * it to keep track of the up to 2 contexts currently in the hardware
2261          * (usually one in execution and the other queued up by the GPU): We
2262          * only remove elements from the head of the queue when the hardware
2263          * informs us that an element has been completed.
2264          *
2265          * All accesses to the queue are mediated by a spinlock
2266          * (ring->execlist_lock).
2267          */
2268
2269         /** Execlist link in the submission queue.*/
2270         struct list_head execlist_link;
2271
2272         /** Execlists no. of times this request has been sent to the ELSP */
2273         int elsp_submitted;
2274
2275 };
2276
2277 int i915_gem_request_alloc(struct intel_engine_cs *ring,
2278                            struct intel_context *ctx,
2279                            struct drm_i915_gem_request **req_out);
2280 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2281 void i915_gem_request_free(struct kref *req_ref);
2282 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2283                                    struct drm_file *file);
2284
2285 static inline uint32_t
2286 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2287 {
2288         return req ? req->seqno : 0;
2289 }
2290
2291 static inline struct intel_engine_cs *
2292 i915_gem_request_get_ring(struct drm_i915_gem_request *req)
2293 {
2294         return req ? req->ring : NULL;
2295 }
2296
2297 static inline struct drm_i915_gem_request *
2298 i915_gem_request_reference(struct drm_i915_gem_request *req)
2299 {
2300         if (req)
2301                 kref_get(&req->ref);
2302         return req;
2303 }
2304
2305 static inline void
2306 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2307 {
2308         WARN_ON(!mutex_is_locked(&req->ring->dev->struct_mutex));
2309         kref_put(&req->ref, i915_gem_request_free);
2310 }
2311
2312 static inline void
2313 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2314 {
2315         struct drm_device *dev;
2316
2317         if (!req)
2318                 return;
2319
2320         dev = req->ring->dev;
2321         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2322                 mutex_unlock(&dev->struct_mutex);
2323 }
2324
2325 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2326                                            struct drm_i915_gem_request *src)
2327 {
2328         if (src)
2329                 i915_gem_request_reference(src);
2330
2331         if (*pdst)
2332                 i915_gem_request_unreference(*pdst);
2333
2334         *pdst = src;
2335 }
2336
2337 /*
2338  * XXX: i915_gem_request_completed should be here but currently needs the
2339  * definition of i915_seqno_passed() which is below. It will be moved in
2340  * a later patch when the call to i915_seqno_passed() is obsoleted...
2341  */
2342
2343 /*
2344  * A command that requires special handling by the command parser.
2345  */
2346 struct drm_i915_cmd_descriptor {
2347         /*
2348          * Flags describing how the command parser processes the command.
2349          *
2350          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2351          *                 a length mask if not set
2352          * CMD_DESC_SKIP: The command is allowed but does not follow the
2353          *                standard length encoding for the opcode range in
2354          *                which it falls
2355          * CMD_DESC_REJECT: The command is never allowed
2356          * CMD_DESC_REGISTER: The command should be checked against the
2357          *                    register whitelist for the appropriate ring
2358          * CMD_DESC_MASTER: The command is allowed if the submitting process
2359          *                  is the DRM master
2360          */
2361         u32 flags;
2362 #define CMD_DESC_FIXED    (1<<0)
2363 #define CMD_DESC_SKIP     (1<<1)
2364 #define CMD_DESC_REJECT   (1<<2)
2365 #define CMD_DESC_REGISTER (1<<3)
2366 #define CMD_DESC_BITMASK  (1<<4)
2367 #define CMD_DESC_MASTER   (1<<5)
2368
2369         /*
2370          * The command's unique identification bits and the bitmask to get them.
2371          * This isn't strictly the opcode field as defined in the spec and may
2372          * also include type, subtype, and/or subop fields.
2373          */
2374         struct {
2375                 u32 value;
2376                 u32 mask;
2377         } cmd;
2378
2379         /*
2380          * The command's length. The command is either fixed length (i.e. does
2381          * not include a length field) or has a length field mask. The flag
2382          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2383          * a length mask. All command entries in a command table must include
2384          * length information.
2385          */
2386         union {
2387                 u32 fixed;
2388                 u32 mask;
2389         } length;
2390
2391         /*
2392          * Describes where to find a register address in the command to check
2393          * against the ring's register whitelist. Only valid if flags has the
2394          * CMD_DESC_REGISTER bit set.
2395          *
2396          * A non-zero step value implies that the command may access multiple
2397          * registers in sequence (e.g. LRI), in that case step gives the
2398          * distance in dwords between individual offset fields.
2399          */
2400         struct {
2401                 u32 offset;
2402                 u32 mask;
2403                 u32 step;
2404         } reg;
2405
2406 #define MAX_CMD_DESC_BITMASKS 3
2407         /*
2408          * Describes command checks where a particular dword is masked and
2409          * compared against an expected value. If the command does not match
2410          * the expected value, the parser rejects it. Only valid if flags has
2411          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2412          * are valid.
2413          *
2414          * If the check specifies a non-zero condition_mask then the parser
2415          * only performs the check when the bits specified by condition_mask
2416          * are non-zero.
2417          */
2418         struct {
2419                 u32 offset;
2420                 u32 mask;
2421                 u32 expected;
2422                 u32 condition_offset;
2423                 u32 condition_mask;
2424         } bits[MAX_CMD_DESC_BITMASKS];
2425 };
2426
2427 /*
2428  * A table of commands requiring special handling by the command parser.
2429  *
2430  * Each ring has an array of tables. Each table consists of an array of command
2431  * descriptors, which must be sorted with command opcodes in ascending order.
2432  */
2433 struct drm_i915_cmd_table {
2434         const struct drm_i915_cmd_descriptor *table;
2435         int count;
2436 };
2437
2438 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2439 #define __I915__(p) ({ \
2440         struct drm_i915_private *__p; \
2441         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2442                 __p = (struct drm_i915_private *)p; \
2443         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2444                 __p = to_i915((struct drm_device *)p); \
2445         else \
2446                 BUILD_BUG(); \
2447         __p; \
2448 })
2449 #define INTEL_INFO(p)   (&__I915__(p)->info)
2450 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2451 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2452
2453 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2454 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2455 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2456 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2457 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2458 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2459 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2460 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2461 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2462 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2463 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2464 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2465 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2466 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2467 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2468 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2469 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2470 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2471 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2472                                  INTEL_DEVID(dev) == 0x0152 || \
2473                                  INTEL_DEVID(dev) == 0x015a)
2474 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2475 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2476 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2477 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2478 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2479 #define IS_BROXTON(dev) (!INTEL_INFO(dev)->is_skylake && IS_GEN9(dev))
2480 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2481 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2482                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2483 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2484                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2485                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2486                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2487 /* ULX machines are also considered ULT. */
2488 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2489                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2490 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2491                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2492 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2493                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2494 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2495                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2496 /* ULX machines are also considered ULT. */
2497 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2498                                  INTEL_DEVID(dev) == 0x0A1E)
2499 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2500                                  INTEL_DEVID(dev) == 0x1913 || \
2501                                  INTEL_DEVID(dev) == 0x1916 || \
2502                                  INTEL_DEVID(dev) == 0x1921 || \
2503                                  INTEL_DEVID(dev) == 0x1926)
2504 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2505                                  INTEL_DEVID(dev) == 0x1915 || \
2506                                  INTEL_DEVID(dev) == 0x191E)
2507 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2508                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2509 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2510                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2511
2512 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2513
2514 #define SKL_REVID_A0            (0x0)
2515 #define SKL_REVID_B0            (0x1)
2516 #define SKL_REVID_C0            (0x2)
2517 #define SKL_REVID_D0            (0x3)
2518 #define SKL_REVID_E0            (0x4)
2519 #define SKL_REVID_F0            (0x5)
2520
2521 #define BXT_REVID_A0            (0x0)
2522 #define BXT_REVID_B0            (0x3)
2523 #define BXT_REVID_C0            (0x9)
2524
2525 /*
2526  * The genX designation typically refers to the render engine, so render
2527  * capability related checks should use IS_GEN, while display and other checks
2528  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2529  * chips, etc.).
2530  */
2531 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2532 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2533 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2534 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2535 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2536 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2537 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2538 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2539
2540 #define RENDER_RING             (1<<RCS)
2541 #define BSD_RING                (1<<VCS)
2542 #define BLT_RING                (1<<BCS)
2543 #define VEBOX_RING              (1<<VECS)
2544 #define BSD2_RING               (1<<VCS2)
2545 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2546 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2547 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2548 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2549
2550 #define HAS_SECURE_BATCHES(dev_priv) (INTEL_INFO(dev_priv)->gen < 6)
2551
2552 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2553 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2554                                  __I915__(dev)->ellc_size)
2555 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2556
2557 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2558 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2559 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2560 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2561 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2562
2563 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2564 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2565
2566 /*
2567  * The Gen7 cmdparser copies the scanned buffer to the ggtt for execution
2568  * All later gens can run the final buffer from the ppgtt
2569  */
2570 #define CMDPARSER_USES_GGTT(dev_priv) IS_GEN7(dev_priv)
2571
2572 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2573 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2574
2575 #define NEEDS_RC6_CTX_CORRUPTION_WA(dev)        \
2576         (IS_BROADWELL(dev) || INTEL_INFO(dev)->gen == 9)
2577
2578 /*
2579  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2580  * even when in MSI mode. This results in spurious interrupt warnings if the
2581  * legacy irq no. is shared with another device. The kernel then disables that
2582  * interrupt source and so prevents the other device from working properly.
2583  */
2584 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2585 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2586
2587 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2588  * rows, which changed the alignment requirements and fence programming.
2589  */
2590 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2591                                                       IS_I915GM(dev)))
2592 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2593 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2594
2595 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2596 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2597 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2598
2599 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2600
2601 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2602                                  INTEL_INFO(dev)->gen >= 9)
2603
2604 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2605 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2606 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2607                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2608                                  IS_SKYLAKE(dev))
2609 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2610                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2611                                  IS_SKYLAKE(dev))
2612 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2613 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2614
2615 #define HAS_CSR(dev)    (IS_GEN9(dev))
2616
2617 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev))
2618 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev))
2619
2620 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2621                                     INTEL_INFO(dev)->gen >= 8)
2622
2623 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2624                                  !IS_VALLEYVIEW(dev) && !IS_BROXTON(dev))
2625
2626 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2627 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2628 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2629 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2630 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2631 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2632 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2633 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2634 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2635 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2636
2637 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2638 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2639 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2640 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2641 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2642 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2643 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2644 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2645
2646 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2647
2648 /* DPF == dynamic parity feature */
2649 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2650 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2651
2652 #define GT_FREQUENCY_MULTIPLIER 50
2653 #define GEN9_FREQ_SCALER 3
2654
2655 #include "i915_trace.h"
2656
2657 extern const struct drm_ioctl_desc i915_ioctls[];
2658 extern int i915_max_ioctl;
2659
2660 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2661 extern int i915_resume_switcheroo(struct drm_device *dev);
2662
2663 /* i915_params.c */
2664 struct i915_params {
2665         int modeset;
2666         int panel_ignore_lid;
2667         int semaphores;
2668         int lvds_channel_mode;
2669         int panel_use_ssc;
2670         int vbt_sdvo_panel_type;
2671         int enable_rc6;
2672         int enable_fbc;
2673         int enable_ppgtt;
2674         int enable_execlists;
2675         int enable_psr;
2676         unsigned int preliminary_hw_support;
2677         int disable_power_well;
2678         int enable_ips;
2679         int invert_brightness;
2680         int enable_cmd_parser;
2681         /* leave bools at the end to not create holes */
2682         bool enable_hangcheck;
2683         bool fastboot;
2684         bool prefault_disable;
2685         bool load_detect_test;
2686         bool reset;
2687         bool disable_display;
2688         bool disable_vtd_wa;
2689         bool enable_guc_submission;
2690         int guc_log_level;
2691         int use_mmio_flip;
2692         int mmio_debug;
2693         bool verbose_state_checks;
2694         bool nuclear_pageflip;
2695         int edp_vswing;
2696 };
2697 extern struct i915_params i915 __read_mostly;
2698
2699                                 /* i915_dma.c */
2700 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2701 extern int i915_driver_unload(struct drm_device *);
2702 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2703 extern void i915_driver_lastclose(struct drm_device * dev);
2704 extern void i915_driver_preclose(struct drm_device *dev,
2705                                  struct drm_file *file);
2706 extern void i915_driver_postclose(struct drm_device *dev,
2707                                   struct drm_file *file);
2708 #ifdef CONFIG_COMPAT
2709 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2710                               unsigned long arg);
2711 #endif
2712 extern int intel_gpu_reset(struct drm_device *dev);
2713 extern bool intel_has_gpu_reset(struct drm_device *dev);
2714 extern int i915_reset(struct drm_device *dev);
2715 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2716 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2717 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2718 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2719 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2720 void i915_firmware_load_error_print(const char *fw_path, int err);
2721
2722 /* intel_hotplug.c */
2723 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2724 void intel_hpd_init(struct drm_i915_private *dev_priv);
2725 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2726 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2727 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2728
2729 /* i915_irq.c */
2730 void i915_queue_hangcheck(struct drm_device *dev);
2731 __printf(3, 4)
2732 void i915_handle_error(struct drm_device *dev, bool wedged,
2733                        const char *fmt, ...);
2734
2735 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2736 int intel_irq_install(struct drm_i915_private *dev_priv);
2737 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2738
2739 extern void intel_uncore_sanitize(struct drm_device *dev);
2740 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2741                                         bool restore_forcewake);
2742 extern void intel_uncore_init(struct drm_device *dev);
2743 extern void intel_uncore_check_errors(struct drm_device *dev);
2744 extern void intel_uncore_fini(struct drm_device *dev);
2745 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2746 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2747 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2748                                 enum forcewake_domains domains);
2749 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2750                                 enum forcewake_domains domains);
2751 /* Like above but the caller must manage the uncore.lock itself.
2752  * Must be used with I915_READ_FW and friends.
2753  */
2754 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2755                                         enum forcewake_domains domains);
2756 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2757                                         enum forcewake_domains domains);
2758 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2759 static inline bool intel_vgpu_active(struct drm_device *dev)
2760 {
2761         return to_i915(dev)->vgpu.active;
2762 }
2763
2764 void
2765 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2766                      u32 status_mask);
2767
2768 void
2769 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2770                       u32 status_mask);
2771
2772 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2773 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2774 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2775                                    uint32_t mask,
2776                                    uint32_t bits);
2777 void
2778 ironlake_enable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2779 void
2780 ironlake_disable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2781 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2782                                   uint32_t interrupt_mask,
2783                                   uint32_t enabled_irq_mask);
2784 #define ibx_enable_display_interrupt(dev_priv, bits) \
2785         ibx_display_interrupt_update((dev_priv), (bits), (bits))
2786 #define ibx_disable_display_interrupt(dev_priv, bits) \
2787         ibx_display_interrupt_update((dev_priv), (bits), 0)
2788
2789 /* i915_gem.c */
2790 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2791                           struct drm_file *file_priv);
2792 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2793                          struct drm_file *file_priv);
2794 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2795                           struct drm_file *file_priv);
2796 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2797                         struct drm_file *file_priv);
2798 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2799                         struct drm_file *file_priv);
2800 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2801                               struct drm_file *file_priv);
2802 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2803                              struct drm_file *file_priv);
2804 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2805                                         struct drm_i915_gem_request *req);
2806 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2807 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2808                                    struct drm_i915_gem_execbuffer2 *args,
2809                                    struct list_head *vmas);
2810 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2811                         struct drm_file *file_priv);
2812 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2813                          struct drm_file *file_priv);
2814 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2815                         struct drm_file *file_priv);
2816 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2817                                struct drm_file *file);
2818 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2819                                struct drm_file *file);
2820 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2821                             struct drm_file *file_priv);
2822 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2823                            struct drm_file *file_priv);
2824 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2825                         struct drm_file *file_priv);
2826 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2827                         struct drm_file *file_priv);
2828 int i915_gem_init_userptr(struct drm_device *dev);
2829 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2830                            struct drm_file *file);
2831 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2832                                 struct drm_file *file_priv);
2833 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2834                         struct drm_file *file_priv);
2835 void i915_gem_load(struct drm_device *dev);
2836 void *i915_gem_object_alloc(struct drm_device *dev);
2837 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2838 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2839                          const struct drm_i915_gem_object_ops *ops);
2840 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2841                                                   size_t size);
2842 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2843                 struct drm_device *dev, const void *data, size_t size);
2844 void i915_gem_free_object(struct drm_gem_object *obj);
2845 void i915_gem_vma_destroy(struct i915_vma *vma);
2846
2847 /* Flags used by pin/bind&friends. */
2848 #define PIN_MAPPABLE    (1<<0)
2849 #define PIN_NONBLOCK    (1<<1)
2850 #define PIN_GLOBAL      (1<<2)
2851 #define PIN_OFFSET_BIAS (1<<3)
2852 #define PIN_USER        (1<<4)
2853 #define PIN_UPDATE      (1<<5)
2854 #define PIN_ZONE_4G     (1<<6)
2855 #define PIN_HIGH        (1<<7)
2856 #define PIN_OFFSET_MASK (~4095)
2857 int __must_check
2858 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2859                     struct i915_address_space *vm,
2860                     uint32_t alignment,
2861                     uint64_t flags);
2862 int __must_check
2863 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2864                          const struct i915_ggtt_view *view,
2865                          uint32_t alignment,
2866                          uint64_t flags);
2867
2868 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2869                   u32 flags);
2870 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
2871 int __must_check i915_vma_unbind(struct i915_vma *vma);
2872 /*
2873  * BEWARE: Do not use the function below unless you can _absolutely_
2874  * _guarantee_ VMA in question is _not in use_ anywhere.
2875  */
2876 int __must_check __i915_vma_unbind_no_wait(struct i915_vma *vma);
2877 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2878 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2879 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2880
2881 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2882                                     int *needs_clflush);
2883
2884 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2885
2886 static inline int __sg_page_count(struct scatterlist *sg)
2887 {
2888         return sg->length >> PAGE_SHIFT;
2889 }
2890
2891 static inline struct page *
2892 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2893 {
2894         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2895                 return NULL;
2896
2897         if (n < obj->get_page.last) {
2898                 obj->get_page.sg = obj->pages->sgl;
2899                 obj->get_page.last = 0;
2900         }
2901
2902         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2903                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2904                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2905                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2906         }
2907
2908         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2909 }
2910
2911 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2912 {
2913         BUG_ON(obj->pages == NULL);
2914         obj->pages_pin_count++;
2915 }
2916 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2917 {
2918         BUG_ON(obj->pages_pin_count == 0);
2919         obj->pages_pin_count--;
2920 }
2921
2922 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2923 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2924                          struct intel_engine_cs *to,
2925                          struct drm_i915_gem_request **to_req);
2926 void i915_vma_move_to_active(struct i915_vma *vma,
2927                              struct drm_i915_gem_request *req);
2928 int i915_gem_dumb_create(struct drm_file *file_priv,
2929                          struct drm_device *dev,
2930                          struct drm_mode_create_dumb *args);
2931 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2932                       uint32_t handle, uint64_t *offset);
2933 /**
2934  * Returns true if seq1 is later than seq2.
2935  */
2936 static inline bool
2937 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2938 {
2939         return (int32_t)(seq1 - seq2) >= 0;
2940 }
2941
2942 static inline bool i915_gem_request_started(struct drm_i915_gem_request *req,
2943                                            bool lazy_coherency)
2944 {
2945         u32 seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2946         return i915_seqno_passed(seqno, req->previous_seqno);
2947 }
2948
2949 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
2950                                               bool lazy_coherency)
2951 {
2952         u32 seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2953         return i915_seqno_passed(seqno, req->seqno);
2954 }
2955
2956 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2957 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2958
2959 struct drm_i915_gem_request *
2960 i915_gem_find_active_request(struct intel_engine_cs *ring);
2961
2962 bool i915_gem_retire_requests(struct drm_device *dev);
2963 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2964 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2965                                       bool interruptible);
2966
2967 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2968 {
2969         return unlikely(atomic_read(&error->reset_counter)
2970                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2971 }
2972
2973 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2974 {
2975         return atomic_read(&error->reset_counter) & I915_WEDGED;
2976 }
2977
2978 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2979 {
2980         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2981 }
2982
2983 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2984 {
2985         return dev_priv->gpu_error.stop_rings == 0 ||
2986                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2987 }
2988
2989 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
2990 {
2991         return dev_priv->gpu_error.stop_rings == 0 ||
2992                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
2993 }
2994
2995 void i915_gem_reset(struct drm_device *dev);
2996 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2997 int __must_check i915_gem_init(struct drm_device *dev);
2998 int i915_gem_init_rings(struct drm_device *dev);
2999 int __must_check i915_gem_init_hw(struct drm_device *dev);
3000 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
3001 void i915_gem_init_swizzling(struct drm_device *dev);
3002 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
3003 int __must_check i915_gpu_idle(struct drm_device *dev);
3004 int __must_check i915_gem_suspend(struct drm_device *dev);
3005 void __i915_add_request(struct drm_i915_gem_request *req,
3006                         struct drm_i915_gem_object *batch_obj,
3007                         bool flush_caches);
3008 #define i915_add_request(req) \
3009         __i915_add_request(req, NULL, true)
3010 #define i915_add_request_no_flush(req) \
3011         __i915_add_request(req, NULL, false)
3012 int __i915_wait_request(struct drm_i915_gem_request *req,
3013                         unsigned reset_counter,
3014                         bool interruptible,
3015                         s64 *timeout,
3016                         struct intel_rps_client *rps);
3017 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
3018 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3019 int __must_check
3020 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3021                                bool readonly);
3022 int __must_check
3023 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3024                                   bool write);
3025 int __must_check
3026 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3027 int __must_check
3028 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3029                                      u32 alignment,
3030                                      struct intel_engine_cs *pipelined,
3031                                      struct drm_i915_gem_request **pipelined_request,
3032                                      const struct i915_ggtt_view *view);
3033 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
3034                                               const struct i915_ggtt_view *view);
3035 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3036                                 int align);
3037 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3038 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3039
3040 uint32_t
3041 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3042 uint32_t
3043 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3044                             int tiling_mode, bool fenced);
3045
3046 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3047                                     enum i915_cache_level cache_level);
3048
3049 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3050                                 struct dma_buf *dma_buf);
3051
3052 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3053                                 struct drm_gem_object *gem_obj, int flags);
3054
3055 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3056                                   const struct i915_ggtt_view *view);
3057 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3058                         struct i915_address_space *vm);
3059 static inline u64
3060 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3061 {
3062         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3063 }
3064
3065 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3066 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3067                                   const struct i915_ggtt_view *view);
3068 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3069                         struct i915_address_space *vm);
3070
3071 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3072                                 struct i915_address_space *vm);
3073 struct i915_vma *
3074 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3075                     struct i915_address_space *vm);
3076 struct i915_vma *
3077 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3078                           const struct i915_ggtt_view *view);
3079
3080 struct i915_vma *
3081 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3082                                   struct i915_address_space *vm);
3083 struct i915_vma *
3084 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3085                                        const struct i915_ggtt_view *view);
3086
3087 static inline struct i915_vma *
3088 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3089 {
3090         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3091 }
3092 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3093
3094 /* Some GGTT VM helpers */
3095 #define i915_obj_to_ggtt(obj) \
3096         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
3097 static inline bool i915_is_ggtt(struct i915_address_space *vm)
3098 {
3099         struct i915_address_space *ggtt =
3100                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
3101         return vm == ggtt;
3102 }
3103
3104 static inline struct i915_hw_ppgtt *
3105 i915_vm_to_ppgtt(struct i915_address_space *vm)
3106 {
3107         WARN_ON(i915_is_ggtt(vm));
3108
3109         return container_of(vm, struct i915_hw_ppgtt, base);
3110 }
3111
3112
3113 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3114 {
3115         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3116 }
3117
3118 static inline unsigned long
3119 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3120 {
3121         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
3122 }
3123
3124 static inline int __must_check
3125 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3126                       uint32_t alignment,
3127                       unsigned flags)
3128 {
3129         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
3130                                    alignment, flags | PIN_GLOBAL);
3131 }
3132
3133 static inline int
3134 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3135 {
3136         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3137 }
3138
3139 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3140                                      const struct i915_ggtt_view *view);
3141 static inline void
3142 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3143 {
3144         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3145 }
3146
3147 /* i915_gem_fence.c */
3148 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3149 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3150
3151 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3152 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3153
3154 void i915_gem_restore_fences(struct drm_device *dev);
3155
3156 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3157 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3158 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3159
3160 /* i915_gem_context.c */
3161 int __must_check i915_gem_context_init(struct drm_device *dev);
3162 void i915_gem_context_fini(struct drm_device *dev);
3163 void i915_gem_context_reset(struct drm_device *dev);
3164 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3165 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3166 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3167 int i915_switch_context(struct drm_i915_gem_request *req);
3168 struct intel_context *
3169 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3170 void i915_gem_context_free(struct kref *ctx_ref);
3171 struct drm_i915_gem_object *
3172 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3173 static inline void i915_gem_context_reference(struct intel_context *ctx)
3174 {
3175         kref_get(&ctx->ref);
3176 }
3177
3178 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3179 {
3180         kref_put(&ctx->ref, i915_gem_context_free);
3181 }
3182
3183 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3184 {
3185         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3186 }
3187
3188 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3189                                   struct drm_file *file);
3190 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3191                                    struct drm_file *file);
3192 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3193                                     struct drm_file *file_priv);
3194 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3195                                     struct drm_file *file_priv);
3196
3197 /* i915_gem_evict.c */
3198 int __must_check i915_gem_evict_something(struct drm_device *dev,
3199                                           struct i915_address_space *vm,
3200                                           int min_size,
3201                                           unsigned alignment,
3202                                           unsigned cache_level,
3203                                           unsigned long start,
3204                                           unsigned long end,
3205                                           unsigned flags);
3206 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3207
3208 /* belongs in i915_gem_gtt.h */
3209 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3210 {
3211         if (INTEL_INFO(dev)->gen < 6)
3212                 intel_gtt_chipset_flush();
3213 }
3214
3215 /* i915_gem_stolen.c */
3216 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3217                                 struct drm_mm_node *node, u64 size,
3218                                 unsigned alignment);
3219 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3220                                          struct drm_mm_node *node, u64 size,
3221                                          unsigned alignment, u64 start,
3222                                          u64 end);
3223 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3224                                  struct drm_mm_node *node);
3225 int i915_gem_init_stolen(struct drm_device *dev);
3226 void i915_gem_cleanup_stolen(struct drm_device *dev);
3227 struct drm_i915_gem_object *
3228 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3229 struct drm_i915_gem_object *
3230 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3231                                                u32 stolen_offset,
3232                                                u32 gtt_offset,
3233                                                u32 size);
3234
3235 /* i915_gem_shrinker.c */
3236 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3237                               unsigned long target,
3238                               unsigned flags);
3239 #define I915_SHRINK_PURGEABLE 0x1
3240 #define I915_SHRINK_UNBOUND 0x2
3241 #define I915_SHRINK_BOUND 0x4
3242 #define I915_SHRINK_ACTIVE 0x8
3243 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3244 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3245
3246
3247 /* i915_gem_tiling.c */
3248 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3249 {
3250         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3251
3252         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3253                 obj->tiling_mode != I915_TILING_NONE;
3254 }
3255
3256 /* i915_gem_debug.c */
3257 #if WATCH_LISTS
3258 int i915_verify_lists(struct drm_device *dev);
3259 #else
3260 #define i915_verify_lists(dev) 0
3261 #endif
3262
3263 /* i915_debugfs.c */
3264 int i915_debugfs_init(struct drm_minor *minor);
3265 void i915_debugfs_cleanup(struct drm_minor *minor);
3266 #ifdef CONFIG_DEBUG_FS
3267 int i915_debugfs_connector_add(struct drm_connector *connector);
3268 void intel_display_crc_init(struct drm_device *dev);
3269 #else
3270 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3271 { return 0; }
3272 static inline void intel_display_crc_init(struct drm_device *dev) {}
3273 #endif
3274
3275 /* i915_gpu_error.c */
3276 __printf(2, 3)
3277 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3278 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3279                             const struct i915_error_state_file_priv *error);
3280 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3281                               struct drm_i915_private *i915,
3282                               size_t count, loff_t pos);
3283 static inline void i915_error_state_buf_release(
3284         struct drm_i915_error_state_buf *eb)
3285 {
3286         kfree(eb->buf);
3287 }
3288 void i915_capture_error_state(struct drm_device *dev, bool wedge,
3289                               const char *error_msg);
3290 void i915_error_state_get(struct drm_device *dev,
3291                           struct i915_error_state_file_priv *error_priv);
3292 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3293 void i915_destroy_error_state(struct drm_device *dev);
3294
3295 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3296 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3297
3298 /* i915_cmd_parser.c */
3299 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3300 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
3301 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
3302 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
3303 int i915_parse_cmds(struct intel_context *cxt,
3304                     struct intel_engine_cs *ring,
3305                     struct drm_i915_gem_object *batch_obj,
3306                     u64 user_batch_start,
3307                     u32 batch_start_offset,
3308                     u32 batch_len,
3309                     struct drm_i915_gem_object *shadow_batch_obj,
3310                     u64 shadow_batch_start);
3311
3312
3313 /* i915_suspend.c */
3314 extern int i915_save_state(struct drm_device *dev);
3315 extern int i915_restore_state(struct drm_device *dev);
3316
3317 /* i915_sysfs.c */
3318 void i915_setup_sysfs(struct drm_device *dev_priv);
3319 void i915_teardown_sysfs(struct drm_device *dev_priv);
3320
3321 /* intel_i2c.c */
3322 extern int intel_setup_gmbus(struct drm_device *dev);
3323 extern void intel_teardown_gmbus(struct drm_device *dev);
3324 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3325                                      unsigned int pin);
3326
3327 extern struct i2c_adapter *
3328 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3329 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3330 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3331 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3332 {
3333         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3334 }
3335 extern void intel_i2c_reset(struct drm_device *dev);
3336
3337 /* intel_bios.c */
3338 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3339
3340 /* intel_opregion.c */
3341 #ifdef CONFIG_ACPI
3342 extern int intel_opregion_setup(struct drm_device *dev);
3343 extern void intel_opregion_init(struct drm_device *dev);
3344 extern void intel_opregion_fini(struct drm_device *dev);
3345 extern void intel_opregion_asle_intr(struct drm_device *dev);
3346 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3347                                          bool enable);
3348 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3349                                          pci_power_t state);
3350 #else
3351 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3352 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3353 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3354 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3355 static inline int
3356 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3357 {
3358         return 0;
3359 }
3360 static inline int
3361 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3362 {
3363         return 0;
3364 }
3365 #endif
3366
3367 /* intel_acpi.c */
3368 #ifdef CONFIG_ACPI
3369 extern void intel_register_dsm_handler(void);
3370 extern void intel_unregister_dsm_handler(void);
3371 #else
3372 static inline void intel_register_dsm_handler(void) { return; }
3373 static inline void intel_unregister_dsm_handler(void) { return; }
3374 #endif /* CONFIG_ACPI */
3375
3376 /* modesetting */
3377 extern void intel_modeset_init_hw(struct drm_device *dev);
3378 extern void intel_modeset_init(struct drm_device *dev);
3379 extern void intel_modeset_gem_init(struct drm_device *dev);
3380 extern void intel_modeset_cleanup(struct drm_device *dev);
3381 extern void intel_connector_unregister(struct intel_connector *);
3382 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3383 extern void intel_display_resume(struct drm_device *dev);
3384 extern void i915_redisable_vga(struct drm_device *dev);
3385 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3386 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3387 extern void intel_init_pch_refclk(struct drm_device *dev);
3388 extern void intel_set_rps(struct drm_device *dev, u8 val);
3389 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3390                                   bool enable);
3391 extern void intel_detect_pch(struct drm_device *dev);
3392 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
3393 extern int intel_enable_rc6(const struct drm_device *dev);
3394
3395 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3396 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3397                         struct drm_file *file);
3398 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3399                                struct drm_file *file);
3400
3401 /* overlay */
3402 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3403 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3404                                             struct intel_overlay_error_state *error);
3405
3406 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3407 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3408                                             struct drm_device *dev,
3409                                             struct intel_display_error_state *error);
3410
3411 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3412 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3413
3414 /* intel_sideband.c */
3415 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3416 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3417 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3418 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
3419 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3420 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3421 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3422 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3423 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3424 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3425 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3426 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
3427 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3428 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3429 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3430 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3431                    enum intel_sbi_destination destination);
3432 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3433                      enum intel_sbi_destination destination);
3434 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3435 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3436
3437 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3438 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3439
3440 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3441 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3442
3443 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3444 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3445 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3446 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3447
3448 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3449 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3450 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3451 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3452
3453 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3454  * will be implemented using 2 32-bit writes in an arbitrary order with
3455  * an arbitrary delay between them. This can cause the hardware to
3456  * act upon the intermediate value, possibly leading to corruption and
3457  * machine death. You have been warned.
3458  */
3459 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3460 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3461
3462 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3463         u32 upper, lower, old_upper, loop = 0;                          \
3464         upper = I915_READ(upper_reg);                                   \
3465         do {                                                            \
3466                 old_upper = upper;                                      \
3467                 lower = I915_READ(lower_reg);                           \
3468                 upper = I915_READ(upper_reg);                           \
3469         } while (upper != old_upper && loop++ < 2);                     \
3470         (u64)upper << 32 | lower; })
3471
3472 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3473 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3474
3475 /* These are untraced mmio-accessors that are only valid to be used inside
3476  * criticial sections inside IRQ handlers where forcewake is explicitly
3477  * controlled.
3478  * Think twice, and think again, before using these.
3479  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3480  * intel_uncore_forcewake_irqunlock().
3481  */
3482 #define I915_READ_FW(reg__) readl(dev_priv->regs + (reg__))
3483 #define I915_WRITE_FW(reg__, val__) writel(val__, dev_priv->regs + (reg__))
3484 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3485
3486 /* "Broadcast RGB" property */
3487 #define INTEL_BROADCAST_RGB_AUTO 0
3488 #define INTEL_BROADCAST_RGB_FULL 1
3489 #define INTEL_BROADCAST_RGB_LIMITED 2
3490
3491 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
3492 {
3493         if (IS_VALLEYVIEW(dev))
3494                 return VLV_VGACNTRL;
3495         else if (INTEL_INFO(dev)->gen >= 5)
3496                 return CPU_VGACNTRL;
3497         else
3498                 return VGACNTRL;
3499 }
3500
3501 static inline void __user *to_user_ptr(u64 address)
3502 {
3503         return (void __user *)(uintptr_t)address;
3504 }
3505
3506 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3507 {
3508         unsigned long j = msecs_to_jiffies(m);
3509
3510         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3511 }
3512
3513 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3514 {
3515         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3516 }
3517
3518 static inline unsigned long
3519 timespec_to_jiffies_timeout(const struct timespec *value)
3520 {
3521         unsigned long j = timespec_to_jiffies(value);
3522
3523         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3524 }
3525
3526 /*
3527  * If you need to wait X milliseconds between events A and B, but event B
3528  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3529  * when event A happened, then just before event B you call this function and
3530  * pass the timestamp as the first argument, and X as the second argument.
3531  */
3532 static inline void
3533 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3534 {
3535         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3536
3537         /*
3538          * Don't re-read the value of "jiffies" every time since it may change
3539          * behind our back and break the math.
3540          */
3541         tmp_jiffies = jiffies;
3542         target_jiffies = timestamp_jiffies +
3543                          msecs_to_jiffies_timeout(to_wait_ms);
3544
3545         if (time_after(target_jiffies, tmp_jiffies)) {
3546                 remaining_jiffies = target_jiffies - tmp_jiffies;
3547                 while (remaining_jiffies)
3548                         remaining_jiffies =
3549                             schedule_timeout_uninterruptible(remaining_jiffies);
3550         }
3551 }
3552
3553 static inline void i915_trace_irq_get(struct intel_engine_cs *ring,
3554                                       struct drm_i915_gem_request *req)
3555 {
3556         if (ring->trace_irq_req == NULL && ring->irq_get(ring))
3557                 i915_gem_request_assign(&ring->trace_irq_req, req);
3558 }
3559
3560 #endif