GNU Linux-libre 4.9.309-gnu1
[releases.git] / drivers / gpu / drm / radeon / radeon_drv.c
1 /**
2  * \file radeon_drv.c
3  * ATI Radeon driver
4  *
5  * \author Gareth Hughes <gareth@valinux.com>
6  */
7
8 /*
9  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
10  * All Rights Reserved.
11  *
12  * Permission is hereby granted, free of charge, to any person obtaining a
13  * copy of this software and associated documentation files (the "Software"),
14  * to deal in the Software without restriction, including without limitation
15  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
16  * and/or sell copies of the Software, and to permit persons to whom the
17  * Software is furnished to do so, subject to the following conditions:
18  *
19  * The above copyright notice and this permission notice (including the next
20  * paragraph) shall be included in all copies or substantial portions of the
21  * Software.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
24  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
25  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
26  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
27  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
28  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
29  * OTHER DEALINGS IN THE SOFTWARE.
30  */
31
32 #include <drm/drmP.h>
33 #include <drm/radeon_drm.h>
34 #include "radeon_drv.h"
35
36 #include <drm/drm_pciids.h>
37 #include <linux/console.h>
38 #include <linux/module.h>
39 #include <linux/pm_runtime.h>
40 #include <linux/vga_switcheroo.h>
41 #include <drm/drm_gem.h>
42 #include <drm/drm_fb_helper.h>
43
44 #include "drm_crtc_helper.h"
45 #include "radeon_kfd.h"
46
47 /*
48  * KMS wrapper.
49  * - 2.0.0 - initial interface
50  * - 2.1.0 - add square tiling interface
51  * - 2.2.0 - add r6xx/r7xx const buffer support
52  * - 2.3.0 - add MSPOS + 3D texture + r500 VAP regs
53  * - 2.4.0 - add crtc id query
54  * - 2.5.0 - add get accel 2 to work around ddx breakage for evergreen
55  * - 2.6.0 - add tiling config query (r6xx+), add initial HiZ support (r300->r500)
56  *   2.7.0 - fixups for r600 2D tiling support. (no external ABI change), add eg dyn gpr regs
57  *   2.8.0 - pageflip support, r500 US_FORMAT regs. r500 ARGB2101010 colorbuf, r300->r500 CMASK, clock crystal query
58  *   2.9.0 - r600 tiling (s3tc,rgtc) working, SET_PREDICATION packet 3 on r600 + eg, backend query
59  *   2.10.0 - fusion 2D tiling
60  *   2.11.0 - backend map, initial compute support for the CS checker
61  *   2.12.0 - RADEON_CS_KEEP_TILING_FLAGS
62  *   2.13.0 - virtual memory support, streamout
63  *   2.14.0 - add evergreen tiling informations
64  *   2.15.0 - add max_pipes query
65  *   2.16.0 - fix evergreen 2D tiled surface calculation
66  *   2.17.0 - add STRMOUT_BASE_UPDATE for r7xx
67  *   2.18.0 - r600-eg: allow "invalid" DB formats
68  *   2.19.0 - r600-eg: MSAA textures
69  *   2.20.0 - r600-si: RADEON_INFO_TIMESTAMP query
70  *   2.21.0 - r600-r700: FMASK and CMASK
71  *   2.22.0 - r600 only: RESOLVE_BOX allowed
72  *   2.23.0 - allow STRMOUT_BASE_UPDATE on RS780 and RS880
73  *   2.24.0 - eg only: allow MIP_ADDRESS=0 for MSAA textures
74  *   2.25.0 - eg+: new info request for num SE and num SH
75  *   2.26.0 - r600-eg: fix htile size computation
76  *   2.27.0 - r600-SI: Add CS ioctl support for async DMA
77  *   2.28.0 - r600-eg: Add MEM_WRITE packet support
78  *   2.29.0 - R500 FP16 color clear registers
79  *   2.30.0 - fix for FMASK texturing
80  *   2.31.0 - Add fastfb support for rs690
81  *   2.32.0 - new info request for rings working
82  *   2.33.0 - Add SI tiling mode array query
83  *   2.34.0 - Add CIK tiling mode array query
84  *   2.35.0 - Add CIK macrotile mode array query
85  *   2.36.0 - Fix CIK DCE tiling setup
86  *   2.37.0 - allow GS ring setup on r6xx/r7xx
87  *   2.38.0 - RADEON_GEM_OP (GET_INITIAL_DOMAIN, SET_INITIAL_DOMAIN),
88  *            CIK: 1D and linear tiling modes contain valid PIPE_CONFIG
89  *   2.39.0 - Add INFO query for number of active CUs
90  *   2.40.0 - Add RADEON_GEM_GTT_WC/UC, flush HDP cache before submitting
91  *            CS to GPU on >= r600
92  *   2.41.0 - evergreen/cayman: Add SET_BASE/DRAW_INDIRECT command parsing support
93  *   2.42.0 - Add VCE/VUI (Video Usability Information) support
94  *   2.43.0 - RADEON_INFO_GPU_RESET_COUNTER
95  *   2.44.0 - SET_APPEND_CNT packet3 support
96  *   2.45.0 - Allow setting shader registers using DMA/COPY packet3 on SI
97  *   2.46.0 - Add PFP_SYNC_ME support on evergreen
98  *   2.47.0 - Add UVD_NO_OP register support
99  *   2.48.0 - TA_CS_BC_BASE_ADDR allowed on SI
100  *   2.49.0 - DRM_RADEON_GEM_INFO ioctl returns correct vram_size/visible values
101  */
102 #define KMS_DRIVER_MAJOR        2
103 #define KMS_DRIVER_MINOR        49
104 #define KMS_DRIVER_PATCHLEVEL   0
105 int radeon_driver_load_kms(struct drm_device *dev, unsigned long flags);
106 int radeon_driver_unload_kms(struct drm_device *dev);
107 void radeon_driver_lastclose_kms(struct drm_device *dev);
108 int radeon_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
109 void radeon_driver_postclose_kms(struct drm_device *dev,
110                                  struct drm_file *file_priv);
111 void radeon_driver_preclose_kms(struct drm_device *dev,
112                                 struct drm_file *file_priv);
113 int radeon_suspend_kms(struct drm_device *dev, bool suspend,
114                        bool fbcon, bool freeze);
115 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
116 u32 radeon_get_vblank_counter_kms(struct drm_device *dev, unsigned int pipe);
117 int radeon_enable_vblank_kms(struct drm_device *dev, unsigned int pipe);
118 void radeon_disable_vblank_kms(struct drm_device *dev, unsigned int pipe);
119 int radeon_get_vblank_timestamp_kms(struct drm_device *dev, unsigned int pipe,
120                                     int *max_error,
121                                     struct timeval *vblank_time,
122                                     unsigned flags);
123 void radeon_driver_irq_preinstall_kms(struct drm_device *dev);
124 int radeon_driver_irq_postinstall_kms(struct drm_device *dev);
125 void radeon_driver_irq_uninstall_kms(struct drm_device *dev);
126 irqreturn_t radeon_driver_irq_handler_kms(int irq, void *arg);
127 void radeon_gem_object_free(struct drm_gem_object *obj);
128 int radeon_gem_object_open(struct drm_gem_object *obj,
129                                 struct drm_file *file_priv);
130 void radeon_gem_object_close(struct drm_gem_object *obj,
131                                 struct drm_file *file_priv);
132 struct dma_buf *radeon_gem_prime_export(struct drm_device *dev,
133                                         struct drm_gem_object *gobj,
134                                         int flags);
135 extern int radeon_get_crtc_scanoutpos(struct drm_device *dev, unsigned int crtc,
136                                       unsigned int flags, int *vpos, int *hpos,
137                                       ktime_t *stime, ktime_t *etime,
138                                       const struct drm_display_mode *mode);
139 extern bool radeon_is_px(struct drm_device *dev);
140 extern const struct drm_ioctl_desc radeon_ioctls_kms[];
141 extern int radeon_max_kms_ioctl;
142 int radeon_mmap(struct file *filp, struct vm_area_struct *vma);
143 int radeon_mode_dumb_mmap(struct drm_file *filp,
144                           struct drm_device *dev,
145                           uint32_t handle, uint64_t *offset_p);
146 int radeon_mode_dumb_create(struct drm_file *file_priv,
147                             struct drm_device *dev,
148                             struct drm_mode_create_dumb *args);
149 struct sg_table *radeon_gem_prime_get_sg_table(struct drm_gem_object *obj);
150 struct drm_gem_object *radeon_gem_prime_import_sg_table(struct drm_device *dev,
151                                                         struct dma_buf_attachment *,
152                                                         struct sg_table *sg);
153 int radeon_gem_prime_pin(struct drm_gem_object *obj);
154 void radeon_gem_prime_unpin(struct drm_gem_object *obj);
155 struct reservation_object *radeon_gem_prime_res_obj(struct drm_gem_object *);
156 void *radeon_gem_prime_vmap(struct drm_gem_object *obj);
157 void radeon_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
158 extern long radeon_kms_compat_ioctl(struct file *filp, unsigned int cmd,
159                                     unsigned long arg);
160
161 /* atpx handler */
162 #if defined(CONFIG_VGA_SWITCHEROO)
163 void radeon_register_atpx_handler(void);
164 void radeon_unregister_atpx_handler(void);
165 bool radeon_has_atpx_dgpu_power_cntl(void);
166 bool radeon_is_atpx_hybrid(void);
167 #else
168 static inline void radeon_register_atpx_handler(void) {}
169 static inline void radeon_unregister_atpx_handler(void) {}
170 static inline bool radeon_has_atpx_dgpu_power_cntl(void) { return false; }
171 static inline bool radeon_is_atpx_hybrid(void) { return false; }
172 #endif
173
174 int radeon_no_wb;
175 int radeon_modeset = -1;
176 int radeon_dynclks = -1;
177 int radeon_r4xx_atom = 0;
178 int radeon_agpmode = 0;
179 int radeon_vram_limit = 0;
180 int radeon_gart_size = -1; /* auto */
181 int radeon_benchmarking = 0;
182 int radeon_testing = 0;
183 int radeon_connector_table = 0;
184 int radeon_tv = 1;
185 int radeon_audio = -1;
186 int radeon_disp_priority = 0;
187 int radeon_hw_i2c = 0;
188 int radeon_pcie_gen2 = -1;
189 int radeon_msi = -1;
190 int radeon_lockup_timeout = 10000;
191 int radeon_fastfb = 0;
192 int radeon_dpm = -1;
193 int radeon_aspm = -1;
194 int radeon_runtime_pm = -1;
195 int radeon_hard_reset = 0;
196 int radeon_vm_size = 8;
197 int radeon_vm_block_size = -1;
198 int radeon_deep_color = 0;
199 int radeon_use_pflipirq = 2;
200 int radeon_bapm = -1;
201 int radeon_backlight = -1;
202 int radeon_auxch = -1;
203 int radeon_mst = 0;
204 int radeon_uvd = 1;
205 int radeon_vce = 1;
206
207 MODULE_PARM_DESC(no_wb, "Disable AGP writeback for scratch registers");
208 module_param_named(no_wb, radeon_no_wb, int, 0444);
209
210 MODULE_PARM_DESC(modeset, "Disable/Enable modesetting");
211 module_param_named(modeset, radeon_modeset, int, 0400);
212
213 MODULE_PARM_DESC(dynclks, "Disable/Enable dynamic clocks");
214 module_param_named(dynclks, radeon_dynclks, int, 0444);
215
216 MODULE_PARM_DESC(r4xx_atom, "Enable ATOMBIOS modesetting for R4xx");
217 module_param_named(r4xx_atom, radeon_r4xx_atom, int, 0444);
218
219 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
220 module_param_named(vramlimit, radeon_vram_limit, int, 0600);
221
222 MODULE_PARM_DESC(agpmode, "AGP Mode (-1 == PCI)");
223 module_param_named(agpmode, radeon_agpmode, int, 0444);
224
225 MODULE_PARM_DESC(gartsize, "Size of PCIE/IGP gart to setup in megabytes (32, 64, etc., -1 = auto)");
226 module_param_named(gartsize, radeon_gart_size, int, 0600);
227
228 MODULE_PARM_DESC(benchmark, "Run benchmark");
229 module_param_named(benchmark, radeon_benchmarking, int, 0444);
230
231 MODULE_PARM_DESC(test, "Run tests");
232 module_param_named(test, radeon_testing, int, 0444);
233
234 MODULE_PARM_DESC(connector_table, "Force connector table");
235 module_param_named(connector_table, radeon_connector_table, int, 0444);
236
237 MODULE_PARM_DESC(tv, "TV enable (0 = disable)");
238 module_param_named(tv, radeon_tv, int, 0444);
239
240 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
241 module_param_named(audio, radeon_audio, int, 0444);
242
243 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
244 module_param_named(disp_priority, radeon_disp_priority, int, 0444);
245
246 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
247 module_param_named(hw_i2c, radeon_hw_i2c, int, 0444);
248
249 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
250 module_param_named(pcie_gen2, radeon_pcie_gen2, int, 0444);
251
252 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
253 module_param_named(msi, radeon_msi, int, 0444);
254
255 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default 10000 = 10 seconds, 0 = disable)");
256 module_param_named(lockup_timeout, radeon_lockup_timeout, int, 0444);
257
258 MODULE_PARM_DESC(fastfb, "Direct FB access for IGP chips (0 = disable, 1 = enable)");
259 module_param_named(fastfb, radeon_fastfb, int, 0444);
260
261 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
262 module_param_named(dpm, radeon_dpm, int, 0444);
263
264 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
265 module_param_named(aspm, radeon_aspm, int, 0444);
266
267 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
268 module_param_named(runpm, radeon_runtime_pm, int, 0444);
269
270 MODULE_PARM_DESC(hard_reset, "PCI config reset (1 = force enable, 0 = disable (default))");
271 module_param_named(hard_reset, radeon_hard_reset, int, 0444);
272
273 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 4GB)");
274 module_param_named(vm_size, radeon_vm_size, int, 0444);
275
276 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
277 module_param_named(vm_block_size, radeon_vm_block_size, int, 0444);
278
279 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
280 module_param_named(deep_color, radeon_deep_color, int, 0444);
281
282 MODULE_PARM_DESC(use_pflipirq, "Pflip irqs for pageflip completion (0 = disable, 1 = as fallback, 2 = exclusive (default))");
283 module_param_named(use_pflipirq, radeon_use_pflipirq, int, 0444);
284
285 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
286 module_param_named(bapm, radeon_bapm, int, 0444);
287
288 MODULE_PARM_DESC(backlight, "backlight support (1 = enable, 0 = disable, -1 = auto)");
289 module_param_named(backlight, radeon_backlight, int, 0444);
290
291 MODULE_PARM_DESC(auxch, "Use native auxch experimental support (1 = enable, 0 = disable, -1 = auto)");
292 module_param_named(auxch, radeon_auxch, int, 0444);
293
294 MODULE_PARM_DESC(mst, "DisplayPort MST experimental support (1 = enable, 0 = disable)");
295 module_param_named(mst, radeon_mst, int, 0444);
296
297 MODULE_PARM_DESC(uvd, "uvd enable/disable uvd support (1 = enable, 0 = disable)");
298 module_param_named(uvd, radeon_uvd, int, 0444);
299
300 MODULE_PARM_DESC(vce, "vce enable/disable vce support (1 = enable, 0 = disable)");
301 module_param_named(vce, radeon_vce, int, 0444);
302
303 static struct pci_device_id pciidlist[] = {
304         radeon_PCI_IDS
305 };
306
307 MODULE_DEVICE_TABLE(pci, pciidlist);
308
309 static struct drm_driver kms_driver;
310
311 bool radeon_device_is_virtual(void);
312
313 static int radeon_kick_out_firmware_fb(struct pci_dev *pdev)
314 {
315         struct apertures_struct *ap;
316         bool primary = false;
317
318         ap = alloc_apertures(1);
319         if (!ap)
320                 return -ENOMEM;
321
322         ap->ranges[0].base = pci_resource_start(pdev, 0);
323         ap->ranges[0].size = pci_resource_len(pdev, 0);
324
325 #ifdef CONFIG_X86
326         primary = pdev->resource[PCI_ROM_RESOURCE].flags & IORESOURCE_ROM_SHADOW;
327 #endif
328         drm_fb_helper_remove_conflicting_framebuffers(ap, "radeondrmfb", primary);
329         kfree(ap);
330
331         return 0;
332 }
333
334 static int radeon_pci_probe(struct pci_dev *pdev,
335                             const struct pci_device_id *ent)
336 {
337         int ret;
338
339         /*
340          * Initialize amdkfd before starting radeon. If it was not loaded yet,
341          * defer radeon probing
342          */
343         ret = radeon_kfd_init();
344         if (ret == -EPROBE_DEFER)
345                 return ret;
346
347         if (vga_switcheroo_client_probe_defer(pdev))
348                 return -EPROBE_DEFER;
349
350         /* Get rid of things like offb */
351         ret = radeon_kick_out_firmware_fb(pdev);
352         if (ret)
353                 return ret;
354
355         return drm_get_pci_dev(pdev, ent, &kms_driver);
356 }
357
358 static void
359 radeon_pci_remove(struct pci_dev *pdev)
360 {
361         struct drm_device *dev = pci_get_drvdata(pdev);
362
363         drm_put_dev(dev);
364 }
365
366 static void
367 radeon_pci_shutdown(struct pci_dev *pdev)
368 {
369         /* if we are running in a VM, make sure the device
370          * torn down properly on reboot/shutdown
371          */
372         if (radeon_device_is_virtual())
373                 radeon_pci_remove(pdev);
374 }
375
376 static int radeon_pmops_suspend(struct device *dev)
377 {
378         struct pci_dev *pdev = to_pci_dev(dev);
379         struct drm_device *drm_dev = pci_get_drvdata(pdev);
380         return radeon_suspend_kms(drm_dev, true, true, false);
381 }
382
383 static int radeon_pmops_resume(struct device *dev)
384 {
385         struct pci_dev *pdev = to_pci_dev(dev);
386         struct drm_device *drm_dev = pci_get_drvdata(pdev);
387
388         /* GPU comes up enabled by the bios on resume */
389         if (radeon_is_px(drm_dev)) {
390                 pm_runtime_disable(dev);
391                 pm_runtime_set_active(dev);
392                 pm_runtime_enable(dev);
393         }
394
395         return radeon_resume_kms(drm_dev, true, true);
396 }
397
398 static int radeon_pmops_freeze(struct device *dev)
399 {
400         struct pci_dev *pdev = to_pci_dev(dev);
401         struct drm_device *drm_dev = pci_get_drvdata(pdev);
402         return radeon_suspend_kms(drm_dev, false, true, true);
403 }
404
405 static int radeon_pmops_thaw(struct device *dev)
406 {
407         struct pci_dev *pdev = to_pci_dev(dev);
408         struct drm_device *drm_dev = pci_get_drvdata(pdev);
409         return radeon_resume_kms(drm_dev, false, true);
410 }
411
412 static int radeon_pmops_runtime_suspend(struct device *dev)
413 {
414         struct pci_dev *pdev = to_pci_dev(dev);
415         struct drm_device *drm_dev = pci_get_drvdata(pdev);
416         int ret;
417
418         if (!radeon_is_px(drm_dev)) {
419                 pm_runtime_forbid(dev);
420                 return -EBUSY;
421         }
422
423         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
424         drm_kms_helper_poll_disable(drm_dev);
425         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_OFF);
426
427         ret = radeon_suspend_kms(drm_dev, false, false, false);
428         pci_save_state(pdev);
429         pci_disable_device(pdev);
430         pci_ignore_hotplug(pdev);
431         if (radeon_is_atpx_hybrid())
432                 pci_set_power_state(pdev, PCI_D3cold);
433         else if (!radeon_has_atpx_dgpu_power_cntl())
434                 pci_set_power_state(pdev, PCI_D3hot);
435         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
436
437         return 0;
438 }
439
440 static int radeon_pmops_runtime_resume(struct device *dev)
441 {
442         struct pci_dev *pdev = to_pci_dev(dev);
443         struct drm_device *drm_dev = pci_get_drvdata(pdev);
444         int ret;
445
446         if (!radeon_is_px(drm_dev))
447                 return -EINVAL;
448
449         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
450
451         if (radeon_is_atpx_hybrid() ||
452             !radeon_has_atpx_dgpu_power_cntl())
453                 pci_set_power_state(pdev, PCI_D0);
454         pci_restore_state(pdev);
455         ret = pci_enable_device(pdev);
456         if (ret)
457                 return ret;
458         pci_set_master(pdev);
459
460         ret = radeon_resume_kms(drm_dev, false, false);
461         drm_kms_helper_poll_enable(drm_dev);
462         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_ON);
463         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
464         return 0;
465 }
466
467 static int radeon_pmops_runtime_idle(struct device *dev)
468 {
469         struct pci_dev *pdev = to_pci_dev(dev);
470         struct drm_device *drm_dev = pci_get_drvdata(pdev);
471         struct drm_crtc *crtc;
472
473         if (!radeon_is_px(drm_dev)) {
474                 pm_runtime_forbid(dev);
475                 return -EBUSY;
476         }
477
478         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
479                 if (crtc->enabled) {
480                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
481                         return -EBUSY;
482                 }
483         }
484
485         pm_runtime_mark_last_busy(dev);
486         pm_runtime_autosuspend(dev);
487         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
488         return 1;
489 }
490
491 long radeon_drm_ioctl(struct file *filp,
492                       unsigned int cmd, unsigned long arg)
493 {
494         struct drm_file *file_priv = filp->private_data;
495         struct drm_device *dev;
496         long ret;
497         dev = file_priv->minor->dev;
498         ret = pm_runtime_get_sync(dev->dev);
499         if (ret < 0) {
500                 pm_runtime_put_autosuspend(dev->dev);
501                 return ret;
502         }
503
504         ret = drm_ioctl(filp, cmd, arg);
505         
506         pm_runtime_mark_last_busy(dev->dev);
507         pm_runtime_put_autosuspend(dev->dev);
508         return ret;
509 }
510
511 static const struct dev_pm_ops radeon_pm_ops = {
512         .suspend = radeon_pmops_suspend,
513         .resume = radeon_pmops_resume,
514         .freeze = radeon_pmops_freeze,
515         .thaw = radeon_pmops_thaw,
516         .poweroff = radeon_pmops_freeze,
517         .restore = radeon_pmops_resume,
518         .runtime_suspend = radeon_pmops_runtime_suspend,
519         .runtime_resume = radeon_pmops_runtime_resume,
520         .runtime_idle = radeon_pmops_runtime_idle,
521 };
522
523 static const struct file_operations radeon_driver_kms_fops = {
524         .owner = THIS_MODULE,
525         .open = drm_open,
526         .release = drm_release,
527         .unlocked_ioctl = radeon_drm_ioctl,
528         .mmap = radeon_mmap,
529         .poll = drm_poll,
530         .read = drm_read,
531 #ifdef CONFIG_COMPAT
532         .compat_ioctl = radeon_kms_compat_ioctl,
533 #endif
534 };
535
536 static struct drm_driver kms_driver = {
537         .driver_features =
538             DRIVER_USE_AGP |
539             DRIVER_HAVE_IRQ | DRIVER_IRQ_SHARED | DRIVER_GEM |
540             DRIVER_PRIME | DRIVER_RENDER,
541         .load = radeon_driver_load_kms,
542         .open = radeon_driver_open_kms,
543         .preclose = radeon_driver_preclose_kms,
544         .postclose = radeon_driver_postclose_kms,
545         .lastclose = radeon_driver_lastclose_kms,
546         .set_busid = drm_pci_set_busid,
547         .unload = radeon_driver_unload_kms,
548         .get_vblank_counter = radeon_get_vblank_counter_kms,
549         .enable_vblank = radeon_enable_vblank_kms,
550         .disable_vblank = radeon_disable_vblank_kms,
551         .get_vblank_timestamp = radeon_get_vblank_timestamp_kms,
552         .get_scanout_position = radeon_get_crtc_scanoutpos,
553         .irq_preinstall = radeon_driver_irq_preinstall_kms,
554         .irq_postinstall = radeon_driver_irq_postinstall_kms,
555         .irq_uninstall = radeon_driver_irq_uninstall_kms,
556         .irq_handler = radeon_driver_irq_handler_kms,
557         .ioctls = radeon_ioctls_kms,
558         .gem_free_object_unlocked = radeon_gem_object_free,
559         .gem_open_object = radeon_gem_object_open,
560         .gem_close_object = radeon_gem_object_close,
561         .dumb_create = radeon_mode_dumb_create,
562         .dumb_map_offset = radeon_mode_dumb_mmap,
563         .dumb_destroy = drm_gem_dumb_destroy,
564         .fops = &radeon_driver_kms_fops,
565
566         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
567         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
568         .gem_prime_export = radeon_gem_prime_export,
569         .gem_prime_import = drm_gem_prime_import,
570         .gem_prime_pin = radeon_gem_prime_pin,
571         .gem_prime_unpin = radeon_gem_prime_unpin,
572         .gem_prime_res_obj = radeon_gem_prime_res_obj,
573         .gem_prime_get_sg_table = radeon_gem_prime_get_sg_table,
574         .gem_prime_import_sg_table = radeon_gem_prime_import_sg_table,
575         .gem_prime_vmap = radeon_gem_prime_vmap,
576         .gem_prime_vunmap = radeon_gem_prime_vunmap,
577
578         .name = DRIVER_NAME,
579         .desc = DRIVER_DESC,
580         .date = DRIVER_DATE,
581         .major = KMS_DRIVER_MAJOR,
582         .minor = KMS_DRIVER_MINOR,
583         .patchlevel = KMS_DRIVER_PATCHLEVEL,
584 };
585
586 static struct drm_driver *driver;
587 static struct pci_driver *pdriver;
588
589 static struct pci_driver radeon_kms_pci_driver = {
590         .name = DRIVER_NAME,
591         .id_table = pciidlist,
592         .probe = radeon_pci_probe,
593         .remove = radeon_pci_remove,
594         .shutdown = radeon_pci_shutdown,
595         .driver.pm = &radeon_pm_ops,
596 };
597
598 static int __init radeon_init(void)
599 {
600         if (vgacon_text_force() && radeon_modeset == -1) {
601                 DRM_INFO("VGACON disable radeon kernel modesetting.\n");
602                 radeon_modeset = 0;
603         }
604         /* set to modesetting by default if not nomodeset */
605         if (radeon_modeset == -1)
606                 radeon_modeset = 1;
607
608         if (radeon_modeset == 1) {
609                 DRM_INFO("radeon kernel modesetting enabled.\n");
610                 driver = &kms_driver;
611                 pdriver = &radeon_kms_pci_driver;
612                 driver->driver_features |= DRIVER_MODESET;
613                 driver->num_ioctls = radeon_max_kms_ioctl;
614                 radeon_register_atpx_handler();
615
616         } else {
617                 DRM_ERROR("No UMS support in radeon module!\n");
618                 return -EINVAL;
619         }
620
621         /* let modprobe override vga console setting */
622         return drm_pci_init(driver, pdriver);
623 }
624
625 static void __exit radeon_exit(void)
626 {
627         radeon_kfd_fini();
628         drm_pci_exit(driver, pdriver);
629         radeon_unregister_atpx_handler();
630 }
631
632 module_init(radeon_init);
633 module_exit(radeon_exit);
634
635 MODULE_AUTHOR(DRIVER_AUTHOR);
636 MODULE_DESCRIPTION(DRIVER_DESC);
637 MODULE_LICENSE("GPL and additional rights");