GNU Linux-libre 4.19.286-gnu1
[releases.git] / drivers / net / ethernet / intel / i40e / i40e.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /* Copyright(c) 2013 - 2018 Intel Corporation. */
3
4 #ifndef _I40E_H_
5 #define _I40E_H_
6
7 #include <net/tcp.h>
8 #include <net/udp.h>
9 #include <linux/types.h>
10 #include <linux/errno.h>
11 #include <linux/module.h>
12 #include <linux/pci.h>
13 #include <linux/aer.h>
14 #include <linux/netdevice.h>
15 #include <linux/ioport.h>
16 #include <linux/iommu.h>
17 #include <linux/slab.h>
18 #include <linux/list.h>
19 #include <linux/hashtable.h>
20 #include <linux/string.h>
21 #include <linux/in.h>
22 #include <linux/ip.h>
23 #include <linux/sctp.h>
24 #include <linux/pkt_sched.h>
25 #include <linux/ipv6.h>
26 #include <net/checksum.h>
27 #include <net/ip6_checksum.h>
28 #include <linux/ethtool.h>
29 #include <linux/if_vlan.h>
30 #include <linux/if_bridge.h>
31 #include <linux/clocksource.h>
32 #include <linux/net_tstamp.h>
33 #include <linux/ptp_clock_kernel.h>
34 #include <net/pkt_cls.h>
35 #include <net/tc_act/tc_gact.h>
36 #include <net/tc_act/tc_mirred.h>
37 #include "i40e_type.h"
38 #include "i40e_prototype.h"
39 #include "i40e_client.h"
40 #include <linux/avf/virtchnl.h>
41 #include "i40e_virtchnl_pf.h"
42 #include "i40e_txrx.h"
43 #include "i40e_dcb.h"
44
45 /* Useful i40e defaults */
46 #define I40E_MAX_VEB                    16
47
48 #define I40E_MAX_NUM_DESCRIPTORS        4096
49 #define I40E_MAX_CSR_SPACE              (4 * 1024 * 1024 - 64 * 1024)
50 #define I40E_DEFAULT_NUM_DESCRIPTORS    512
51 #define I40E_REQ_DESCRIPTOR_MULTIPLE    32
52 #define I40E_MIN_NUM_DESCRIPTORS        64
53 #define I40E_MIN_MSIX                   2
54 #define I40E_DEFAULT_NUM_VMDQ_VSI       8 /* max 256 VSIs */
55 #define I40E_MIN_VSI_ALLOC              83 /* LAN, ATR, FCOE, 64 VF */
56 /* max 16 qps */
57 #define i40e_default_queues_per_vmdq(pf) \
58                 (((pf)->hw_features & I40E_HW_RSS_AQ_CAPABLE) ? 4 : 1)
59 #define I40E_DEFAULT_QUEUES_PER_VF      4
60 #define I40E_MAX_VF_QUEUES              16
61 #define I40E_DEFAULT_QUEUES_PER_TC      1 /* should be a power of 2 */
62 #define i40e_pf_get_max_q_per_tc(pf) \
63                 (((pf)->hw_features & I40E_HW_128_QP_RSS_CAPABLE) ? 128 : 64)
64 #define I40E_FDIR_RING                  0
65 #define I40E_FDIR_RING_COUNT            32
66 #define I40E_MAX_AQ_BUF_SIZE            4096
67 #define I40E_AQ_LEN                     256
68 #define I40E_AQ_WORK_LIMIT              66 /* max number of VFs + a little */
69 #define I40E_MAX_USER_PRIORITY          8
70 #define I40E_DEFAULT_TRAFFIC_CLASS      BIT(0)
71 #define I40E_DEFAULT_MSG_ENABLE         4
72 #define I40E_QUEUE_WAIT_RETRY_LIMIT     10
73 #define I40E_INT_NAME_STR_LEN           (IFNAMSIZ + 16)
74
75 #define I40E_NVM_VERSION_LO_SHIFT       0
76 #define I40E_NVM_VERSION_LO_MASK        (0xff << I40E_NVM_VERSION_LO_SHIFT)
77 #define I40E_NVM_VERSION_HI_SHIFT       12
78 #define I40E_NVM_VERSION_HI_MASK        (0xf << I40E_NVM_VERSION_HI_SHIFT)
79 #define I40E_OEM_VER_BUILD_MASK         0xffff
80 #define I40E_OEM_VER_PATCH_MASK         0xff
81 #define I40E_OEM_VER_BUILD_SHIFT        8
82 #define I40E_OEM_VER_SHIFT              24
83 #define I40E_PHY_DEBUG_ALL \
84         (I40E_AQ_PHY_DEBUG_DISABLE_LINK_FW | \
85         I40E_AQ_PHY_DEBUG_DISABLE_ALL_LINK_FW)
86
87 #define I40E_OEM_EETRACK_ID             0xffffffff
88 #define I40E_OEM_GEN_SHIFT              24
89 #define I40E_OEM_SNAP_MASK              0x00ff0000
90 #define I40E_OEM_SNAP_SHIFT             16
91 #define I40E_OEM_RELEASE_MASK           0x0000ffff
92
93 /* The values in here are decimal coded as hex as is the case in the NVM map*/
94 #define I40E_CURRENT_NVM_VERSION_HI     0x2
95 #define I40E_CURRENT_NVM_VERSION_LO     0x40
96
97 #define I40E_RX_DESC(R, i)      \
98         (&(((union i40e_32byte_rx_desc *)((R)->desc))[i]))
99 #define I40E_TX_DESC(R, i)      \
100         (&(((struct i40e_tx_desc *)((R)->desc))[i]))
101 #define I40E_TX_CTXTDESC(R, i)  \
102         (&(((struct i40e_tx_context_desc *)((R)->desc))[i]))
103 #define I40E_TX_FDIRDESC(R, i)  \
104         (&(((struct i40e_filter_program_desc *)((R)->desc))[i]))
105
106 /* default to trying for four seconds */
107 #define I40E_TRY_LINK_TIMEOUT   (4 * HZ)
108
109 /* BW rate limiting */
110 #define I40E_BW_CREDIT_DIVISOR          50 /* 50Mbps per BW credit */
111 #define I40E_BW_MBPS_DIVISOR            125000 /* rate / (1000000 / 8) Mbps */
112 #define I40E_MAX_BW_INACTIVE_ACCUM      4 /* accumulate 4 credits max */
113
114 /* driver state flags */
115 enum i40e_state_t {
116         __I40E_TESTING,
117         __I40E_CONFIG_BUSY,
118         __I40E_CONFIG_DONE,
119         __I40E_DOWN,
120         __I40E_SERVICE_SCHED,
121         __I40E_ADMINQ_EVENT_PENDING,
122         __I40E_MDD_EVENT_PENDING,
123         __I40E_VFLR_EVENT_PENDING,
124         __I40E_RESET_RECOVERY_PENDING,
125         __I40E_TIMEOUT_RECOVERY_PENDING,
126         __I40E_MISC_IRQ_REQUESTED,
127         __I40E_RESET_INTR_RECEIVED,
128         __I40E_REINIT_REQUESTED,
129         __I40E_PF_RESET_REQUESTED,
130         __I40E_PF_RESET_AND_REBUILD_REQUESTED,
131         __I40E_CORE_RESET_REQUESTED,
132         __I40E_GLOBAL_RESET_REQUESTED,
133         __I40E_EMP_RESET_REQUESTED,
134         __I40E_EMP_RESET_INTR_RECEIVED,
135         __I40E_SUSPENDED,
136         __I40E_PTP_TX_IN_PROGRESS,
137         __I40E_BAD_EEPROM,
138         __I40E_DOWN_REQUESTED,
139         __I40E_FD_FLUSH_REQUESTED,
140         __I40E_FD_ATR_AUTO_DISABLED,
141         __I40E_FD_SB_AUTO_DISABLED,
142         __I40E_RESET_FAILED,
143         __I40E_PORT_SUSPENDED,
144         __I40E_VF_DISABLE,
145         __I40E_MACVLAN_SYNC_PENDING,
146         __I40E_UDP_FILTER_SYNC_PENDING,
147         __I40E_TEMP_LINK_POLLING,
148         __I40E_CLIENT_SERVICE_REQUESTED,
149         __I40E_CLIENT_L2_CHANGE,
150         __I40E_CLIENT_RESET,
151         __I40E_VF_RESETS_DISABLED,      /* disable resets during i40e_remove */
152         __I40E_VFS_RELEASING,
153         /* This must be last as it determines the size of the BITMAP */
154         __I40E_STATE_SIZE__,
155 };
156
157 #define I40E_PF_RESET_FLAG      BIT_ULL(__I40E_PF_RESET_REQUESTED)
158 #define I40E_PF_RESET_AND_REBUILD_FLAG  \
159         BIT_ULL(__I40E_PF_RESET_AND_REBUILD_REQUESTED)
160
161 /* VSI state flags */
162 enum i40e_vsi_state_t {
163         __I40E_VSI_DOWN,
164         __I40E_VSI_NEEDS_RESTART,
165         __I40E_VSI_SYNCING_FILTERS,
166         __I40E_VSI_OVERFLOW_PROMISC,
167         __I40E_VSI_REINIT_REQUESTED,
168         __I40E_VSI_DOWN_REQUESTED,
169         __I40E_VSI_RELEASING,
170         /* This must be last as it determines the size of the BITMAP */
171         __I40E_VSI_STATE_SIZE__,
172 };
173
174 enum i40e_interrupt_policy {
175         I40E_INTERRUPT_BEST_CASE,
176         I40E_INTERRUPT_MEDIUM,
177         I40E_INTERRUPT_LOWEST
178 };
179
180 struct i40e_lump_tracking {
181         u16 num_entries;
182         u16 list[0];
183 #define I40E_PILE_VALID_BIT  0x8000
184 #define I40E_IWARP_IRQ_PILE_ID  (I40E_PILE_VALID_BIT - 2)
185 };
186
187 #define I40E_DEFAULT_ATR_SAMPLE_RATE    20
188 #define I40E_FDIR_MAX_RAW_PACKET_SIZE   512
189 #define I40E_FDIR_BUFFER_FULL_MARGIN    10
190 #define I40E_FDIR_BUFFER_HEAD_ROOM      32
191 #define I40E_FDIR_BUFFER_HEAD_ROOM_FOR_ATR (I40E_FDIR_BUFFER_HEAD_ROOM * 4)
192
193 #define I40E_HKEY_ARRAY_SIZE    ((I40E_PFQF_HKEY_MAX_INDEX + 1) * 4)
194 #define I40E_HLUT_ARRAY_SIZE    ((I40E_PFQF_HLUT_MAX_INDEX + 1) * 4)
195 #define I40E_VF_HLUT_ARRAY_SIZE ((I40E_VFQF_HLUT1_MAX_INDEX + 1) * 4)
196
197 enum i40e_fd_stat_idx {
198         I40E_FD_STAT_ATR,
199         I40E_FD_STAT_SB,
200         I40E_FD_STAT_ATR_TUNNEL,
201         I40E_FD_STAT_PF_COUNT
202 };
203 #define I40E_FD_STAT_PF_IDX(pf_id) ((pf_id) * I40E_FD_STAT_PF_COUNT)
204 #define I40E_FD_ATR_STAT_IDX(pf_id) \
205                         (I40E_FD_STAT_PF_IDX(pf_id) + I40E_FD_STAT_ATR)
206 #define I40E_FD_SB_STAT_IDX(pf_id)  \
207                         (I40E_FD_STAT_PF_IDX(pf_id) + I40E_FD_STAT_SB)
208 #define I40E_FD_ATR_TUNNEL_STAT_IDX(pf_id) \
209                         (I40E_FD_STAT_PF_IDX(pf_id) + I40E_FD_STAT_ATR_TUNNEL)
210
211 /* The following structure contains the data parsed from the user-defined
212  * field of the ethtool_rx_flow_spec structure.
213  */
214 struct i40e_rx_flow_userdef {
215         bool flex_filter;
216         u16 flex_word;
217         u16 flex_offset;
218 };
219
220 struct i40e_fdir_filter {
221         struct hlist_node fdir_node;
222         /* filter ipnut set */
223         u8 flow_type;
224         u8 ip4_proto;
225         /* TX packet view of src and dst */
226         __be32 dst_ip;
227         __be32 src_ip;
228         __be16 src_port;
229         __be16 dst_port;
230         __be32 sctp_v_tag;
231
232         /* Flexible data to match within the packet payload */
233         __be16 flex_word;
234         u16 flex_offset;
235         bool flex_filter;
236
237         /* filter control */
238         u16 q_index;
239         u8  flex_off;
240         u8  pctype;
241         u16 dest_vsi;
242         u8  dest_ctl;
243         u8  fd_status;
244         u16 cnt_index;
245         u32 fd_id;
246 };
247
248 #define I40E_CLOUD_FIELD_OMAC   0x01
249 #define I40E_CLOUD_FIELD_IMAC   0x02
250 #define I40E_CLOUD_FIELD_IVLAN  0x04
251 #define I40E_CLOUD_FIELD_TEN_ID 0x08
252 #define I40E_CLOUD_FIELD_IIP    0x10
253
254 #define I40E_CLOUD_FILTER_FLAGS_OMAC    I40E_CLOUD_FIELD_OMAC
255 #define I40E_CLOUD_FILTER_FLAGS_IMAC    I40E_CLOUD_FIELD_IMAC
256 #define I40E_CLOUD_FILTER_FLAGS_IMAC_IVLAN      (I40E_CLOUD_FIELD_IMAC | \
257                                                  I40E_CLOUD_FIELD_IVLAN)
258 #define I40E_CLOUD_FILTER_FLAGS_IMAC_TEN_ID     (I40E_CLOUD_FIELD_IMAC | \
259                                                  I40E_CLOUD_FIELD_TEN_ID)
260 #define I40E_CLOUD_FILTER_FLAGS_OMAC_TEN_ID_IMAC (I40E_CLOUD_FIELD_OMAC | \
261                                                   I40E_CLOUD_FIELD_IMAC | \
262                                                   I40E_CLOUD_FIELD_TEN_ID)
263 #define I40E_CLOUD_FILTER_FLAGS_IMAC_IVLAN_TEN_ID (I40E_CLOUD_FIELD_IMAC | \
264                                                    I40E_CLOUD_FIELD_IVLAN | \
265                                                    I40E_CLOUD_FIELD_TEN_ID)
266 #define I40E_CLOUD_FILTER_FLAGS_IIP     I40E_CLOUD_FIELD_IIP
267
268 struct i40e_cloud_filter {
269         struct hlist_node cloud_node;
270         unsigned long cookie;
271         /* cloud filter input set follows */
272         u8 dst_mac[ETH_ALEN];
273         u8 src_mac[ETH_ALEN];
274         __be16 vlan_id;
275         u16 seid;       /* filter control */
276         __be16 dst_port;
277         __be16 src_port;
278         u32 tenant_id;
279         union {
280                 struct {
281                         struct in_addr dst_ip;
282                         struct in_addr src_ip;
283                 } v4;
284                 struct {
285                         struct in6_addr dst_ip6;
286                         struct in6_addr src_ip6;
287                 } v6;
288         } ip;
289 #define dst_ipv6        ip.v6.dst_ip6.s6_addr32
290 #define src_ipv6        ip.v6.src_ip6.s6_addr32
291 #define dst_ipv4        ip.v4.dst_ip.s_addr
292 #define src_ipv4        ip.v4.src_ip.s_addr
293         u16 n_proto;    /* Ethernet Protocol */
294         u8 ip_proto;    /* IPPROTO value */
295         u8 flags;
296 #define I40E_CLOUD_TNL_TYPE_NONE        0xff
297         u8 tunnel_type;
298 };
299
300 #define I40E_ETH_P_LLDP                 0x88cc
301
302 #define I40E_DCB_PRIO_TYPE_STRICT       0
303 #define I40E_DCB_PRIO_TYPE_ETS          1
304 #define I40E_DCB_STRICT_PRIO_CREDITS    127
305 /* DCB per TC information data structure */
306 struct i40e_tc_info {
307         u16     qoffset;        /* Queue offset from base queue */
308         u16     qcount;         /* Total Queues */
309         u8      netdev_tc;      /* Netdev TC index if netdev associated */
310 };
311
312 /* TC configuration data structure */
313 struct i40e_tc_configuration {
314         u8      numtc;          /* Total number of enabled TCs */
315         u8      enabled_tc;     /* TC map */
316         struct i40e_tc_info tc_info[I40E_MAX_TRAFFIC_CLASS];
317 };
318
319 #define I40E_UDP_PORT_INDEX_UNUSED      255
320 struct i40e_udp_port_config {
321         /* AdminQ command interface expects port number in Host byte order */
322         u16 port;
323         u8 type;
324         u8 filter_index;
325 };
326
327 /* macros related to FLX_PIT */
328 #define I40E_FLEX_SET_FSIZE(fsize) (((fsize) << \
329                                     I40E_PRTQF_FLX_PIT_FSIZE_SHIFT) & \
330                                     I40E_PRTQF_FLX_PIT_FSIZE_MASK)
331 #define I40E_FLEX_SET_DST_WORD(dst) (((dst) << \
332                                      I40E_PRTQF_FLX_PIT_DEST_OFF_SHIFT) & \
333                                      I40E_PRTQF_FLX_PIT_DEST_OFF_MASK)
334 #define I40E_FLEX_SET_SRC_WORD(src) (((src) << \
335                                      I40E_PRTQF_FLX_PIT_SOURCE_OFF_SHIFT) & \
336                                      I40E_PRTQF_FLX_PIT_SOURCE_OFF_MASK)
337 #define I40E_FLEX_PREP_VAL(dst, fsize, src) (I40E_FLEX_SET_DST_WORD(dst) | \
338                                              I40E_FLEX_SET_FSIZE(fsize) | \
339                                              I40E_FLEX_SET_SRC_WORD(src))
340
341 #define I40E_FLEX_PIT_GET_SRC(flex) (((flex) & \
342                                      I40E_PRTQF_FLX_PIT_SOURCE_OFF_MASK) >> \
343                                      I40E_PRTQF_FLX_PIT_SOURCE_OFF_SHIFT)
344 #define I40E_FLEX_PIT_GET_DST(flex) (((flex) & \
345                                      I40E_PRTQF_FLX_PIT_DEST_OFF_MASK) >> \
346                                      I40E_PRTQF_FLX_PIT_DEST_OFF_SHIFT)
347 #define I40E_FLEX_PIT_GET_FSIZE(flex) (((flex) & \
348                                        I40E_PRTQF_FLX_PIT_FSIZE_MASK) >> \
349                                        I40E_PRTQF_FLX_PIT_FSIZE_SHIFT)
350
351 #define I40E_MAX_FLEX_SRC_OFFSET 0x1F
352
353 /* macros related to GLQF_ORT */
354 #define I40E_ORT_SET_IDX(idx)           (((idx) << \
355                                           I40E_GLQF_ORT_PIT_INDX_SHIFT) & \
356                                          I40E_GLQF_ORT_PIT_INDX_MASK)
357
358 #define I40E_ORT_SET_COUNT(count)       (((count) << \
359                                           I40E_GLQF_ORT_FIELD_CNT_SHIFT) & \
360                                          I40E_GLQF_ORT_FIELD_CNT_MASK)
361
362 #define I40E_ORT_SET_PAYLOAD(payload)   (((payload) << \
363                                           I40E_GLQF_ORT_FLX_PAYLOAD_SHIFT) & \
364                                          I40E_GLQF_ORT_FLX_PAYLOAD_MASK)
365
366 #define I40E_ORT_PREP_VAL(idx, count, payload) (I40E_ORT_SET_IDX(idx) | \
367                                                 I40E_ORT_SET_COUNT(count) | \
368                                                 I40E_ORT_SET_PAYLOAD(payload))
369
370 #define I40E_L3_GLQF_ORT_IDX            34
371 #define I40E_L4_GLQF_ORT_IDX            35
372
373 /* Flex PIT register index */
374 #define I40E_FLEX_PIT_IDX_START_L2      0
375 #define I40E_FLEX_PIT_IDX_START_L3      3
376 #define I40E_FLEX_PIT_IDX_START_L4      6
377
378 #define I40E_FLEX_PIT_TABLE_SIZE        3
379
380 #define I40E_FLEX_DEST_UNUSED           63
381
382 #define I40E_FLEX_INDEX_ENTRIES         8
383
384 /* Flex MASK to disable all flexible entries */
385 #define I40E_FLEX_INPUT_MASK    (I40E_FLEX_50_MASK | I40E_FLEX_51_MASK | \
386                                  I40E_FLEX_52_MASK | I40E_FLEX_53_MASK | \
387                                  I40E_FLEX_54_MASK | I40E_FLEX_55_MASK | \
388                                  I40E_FLEX_56_MASK | I40E_FLEX_57_MASK)
389
390 struct i40e_flex_pit {
391         struct list_head list;
392         u16 src_offset;
393         u8 pit_index;
394 };
395
396 struct i40e_channel {
397         struct list_head list;
398         bool initialized;
399         u8 type;
400         u16 vsi_number; /* Assigned VSI number from AQ 'Add VSI' response */
401         u16 stat_counter_idx;
402         u16 base_queue;
403         u16 num_queue_pairs; /* Requested by user */
404         u16 seid;
405
406         u8 enabled_tc;
407         struct i40e_aqc_vsi_properties_data info;
408
409         u64 max_tx_rate;
410
411         /* track this channel belongs to which VSI */
412         struct i40e_vsi *parent_vsi;
413 };
414
415 /* struct that defines the Ethernet device */
416 struct i40e_pf {
417         struct pci_dev *pdev;
418         struct i40e_hw hw;
419         DECLARE_BITMAP(state, __I40E_STATE_SIZE__);
420         struct msix_entry *msix_entries;
421         bool fc_autoneg_status;
422
423         u16 eeprom_version;
424         u16 num_vmdq_vsis;         /* num vmdq vsis this PF has set up */
425         u16 num_vmdq_qps;          /* num queue pairs per vmdq pool */
426         u16 num_vmdq_msix;         /* num queue vectors per vmdq pool */
427         u16 num_req_vfs;           /* num VFs requested for this PF */
428         u16 num_vf_qps;            /* num queue pairs per VF */
429         u16 num_lan_qps;           /* num lan queues this PF has set up */
430         u16 num_lan_msix;          /* num queue vectors for the base PF vsi */
431         u16 num_fdsb_msix;         /* num queue vectors for sideband Fdir */
432         u16 num_iwarp_msix;        /* num of iwarp vectors for this PF */
433         int iwarp_base_vector;
434         int queues_left;           /* queues left unclaimed */
435         u16 alloc_rss_size;        /* allocated RSS queues */
436         u16 rss_size_max;          /* HW defined max RSS queues */
437         u16 fdir_pf_filter_count;  /* num of guaranteed filters for this PF */
438         u16 num_alloc_vsi;         /* num VSIs this driver supports */
439         u8 atr_sample_rate;
440         bool wol_en;
441
442         struct hlist_head fdir_filter_list;
443         u16 fdir_pf_active_filters;
444         unsigned long fd_flush_timestamp;
445         u32 fd_flush_cnt;
446         u32 fd_add_err;
447         u32 fd_atr_cnt;
448
449         /* Book-keeping of side-band filter count per flow-type.
450          * This is used to detect and handle input set changes for
451          * respective flow-type.
452          */
453         u16 fd_tcp4_filter_cnt;
454         u16 fd_udp4_filter_cnt;
455         u16 fd_sctp4_filter_cnt;
456         u16 fd_ip4_filter_cnt;
457
458         /* Flexible filter table values that need to be programmed into
459          * hardware, which expects L3 and L4 to be programmed separately. We
460          * need to ensure that the values are in ascended order and don't have
461          * duplicates, so we track each L3 and L4 values in separate lists.
462          */
463         struct list_head l3_flex_pit_list;
464         struct list_head l4_flex_pit_list;
465
466         struct i40e_udp_port_config udp_ports[I40E_MAX_PF_UDP_OFFLOAD_PORTS];
467         u16 pending_udp_bitmap;
468
469         struct hlist_head cloud_filter_list;
470         u16 num_cloud_filters;
471
472         enum i40e_interrupt_policy int_policy;
473         u16 rx_itr_default;
474         u16 tx_itr_default;
475         u32 msg_enable;
476         char int_name[I40E_INT_NAME_STR_LEN];
477         u16 adminq_work_limit; /* num of admin receive queue desc to process */
478         unsigned long service_timer_period;
479         unsigned long service_timer_previous;
480         struct timer_list service_timer;
481         struct work_struct service_task;
482
483         u32 hw_features;
484 #define I40E_HW_RSS_AQ_CAPABLE                  BIT(0)
485 #define I40E_HW_128_QP_RSS_CAPABLE              BIT(1)
486 #define I40E_HW_ATR_EVICT_CAPABLE               BIT(2)
487 #define I40E_HW_WB_ON_ITR_CAPABLE               BIT(3)
488 #define I40E_HW_MULTIPLE_TCP_UDP_RSS_PCTYPE     BIT(4)
489 #define I40E_HW_NO_PCI_LINK_CHECK               BIT(5)
490 #define I40E_HW_100M_SGMII_CAPABLE              BIT(6)
491 #define I40E_HW_NO_DCB_SUPPORT                  BIT(7)
492 #define I40E_HW_USE_SET_LLDP_MIB                BIT(8)
493 #define I40E_HW_GENEVE_OFFLOAD_CAPABLE          BIT(9)
494 #define I40E_HW_PTP_L4_CAPABLE                  BIT(10)
495 #define I40E_HW_WOL_MC_MAGIC_PKT_WAKE           BIT(11)
496 #define I40E_HW_MPLS_HDR_OFFLOAD_CAPABLE        BIT(12)
497 #define I40E_HW_HAVE_CRT_RETIMER                BIT(13)
498 #define I40E_HW_OUTER_UDP_CSUM_CAPABLE          BIT(14)
499 #define I40E_HW_PHY_CONTROLS_LEDS               BIT(15)
500 #define I40E_HW_STOP_FW_LLDP                    BIT(16)
501 #define I40E_HW_PORT_ID_VALID                   BIT(17)
502 #define I40E_HW_RESTART_AUTONEG                 BIT(18)
503 #define I40E_HW_STOPPABLE_FW_LLDP               BIT(19)
504
505         u32 flags;
506 #define I40E_FLAG_RX_CSUM_ENABLED               BIT(0)
507 #define I40E_FLAG_MSI_ENABLED                   BIT(1)
508 #define I40E_FLAG_MSIX_ENABLED                  BIT(2)
509 #define I40E_FLAG_RSS_ENABLED                   BIT(3)
510 #define I40E_FLAG_VMDQ_ENABLED                  BIT(4)
511 #define I40E_FLAG_SRIOV_ENABLED                 BIT(5)
512 #define I40E_FLAG_DCB_CAPABLE                   BIT(6)
513 #define I40E_FLAG_DCB_ENABLED                   BIT(7)
514 #define I40E_FLAG_FD_SB_ENABLED                 BIT(8)
515 #define I40E_FLAG_FD_ATR_ENABLED                BIT(9)
516 #define I40E_FLAG_MFP_ENABLED                   BIT(10)
517 #define I40E_FLAG_HW_ATR_EVICT_ENABLED          BIT(11)
518 #define I40E_FLAG_VEB_MODE_ENABLED              BIT(12)
519 #define I40E_FLAG_VEB_STATS_ENABLED             BIT(13)
520 #define I40E_FLAG_LINK_POLLING_ENABLED          BIT(14)
521 #define I40E_FLAG_TRUE_PROMISC_SUPPORT          BIT(15)
522 #define I40E_FLAG_LEGACY_RX                     BIT(16)
523 #define I40E_FLAG_PTP                           BIT(17)
524 #define I40E_FLAG_IWARP_ENABLED                 BIT(18)
525 #define I40E_FLAG_LINK_DOWN_ON_CLOSE_ENABLED    BIT(19)
526 #define I40E_FLAG_SOURCE_PRUNING_DISABLED       BIT(20)
527 #define I40E_FLAG_TC_MQPRIO                     BIT(21)
528 #define I40E_FLAG_FD_SB_INACTIVE                BIT(22)
529 #define I40E_FLAG_FD_SB_TO_CLOUD_FILTER         BIT(23)
530 #define I40E_FLAG_DISABLE_FW_LLDP               BIT(24)
531
532         struct i40e_client_instance *cinst;
533         bool stat_offsets_loaded;
534         struct i40e_hw_port_stats stats;
535         struct i40e_hw_port_stats stats_offsets;
536         u32 tx_timeout_count;
537         u32 tx_timeout_recovery_level;
538         unsigned long tx_timeout_last_recovery;
539         u32 tx_sluggish_count;
540         u32 hw_csum_rx_error;
541         u32 led_status;
542         u16 corer_count; /* Core reset count */
543         u16 globr_count; /* Global reset count */
544         u16 empr_count; /* EMP reset count */
545         u16 pfr_count; /* PF reset count */
546         u16 sw_int_count; /* SW interrupt count */
547
548         struct mutex switch_mutex;
549         u16 lan_vsi;       /* our default LAN VSI */
550         u16 lan_veb;       /* initial relay, if exists */
551 #define I40E_NO_VEB     0xffff
552 #define I40E_NO_VSI     0xffff
553         u16 next_vsi;      /* Next unallocated VSI - 0-based! */
554         struct i40e_vsi **vsi;
555         struct i40e_veb *veb[I40E_MAX_VEB];
556
557         struct i40e_lump_tracking *qp_pile;
558         struct i40e_lump_tracking *irq_pile;
559
560         /* switch config info */
561         u16 pf_seid;
562         u16 main_vsi_seid;
563         u16 mac_seid;
564         struct kobject *switch_kobj;
565 #ifdef CONFIG_DEBUG_FS
566         struct dentry *i40e_dbg_pf;
567 #endif /* CONFIG_DEBUG_FS */
568         bool cur_promisc;
569
570         u16 instance; /* A unique number per i40e_pf instance in the system */
571
572         /* sr-iov config info */
573         struct i40e_vf *vf;
574         int num_alloc_vfs;      /* actual number of VFs allocated */
575         u32 vf_aq_requests;
576         u32 arq_overflows;      /* Not fatal, possibly indicative of problems */
577
578         /* DCBx/DCBNL capability for PF that indicates
579          * whether DCBx is managed by firmware or host
580          * based agent (LLDPAD). Also, indicates what
581          * flavor of DCBx protocol (IEEE/CEE) is supported
582          * by the device. For now we're supporting IEEE
583          * mode only.
584          */
585         u16 dcbx_cap;
586
587         struct i40e_filter_control_settings filter_settings;
588
589         struct ptp_clock *ptp_clock;
590         struct ptp_clock_info ptp_caps;
591         struct sk_buff *ptp_tx_skb;
592         unsigned long ptp_tx_start;
593         struct hwtstamp_config tstamp_config;
594         struct mutex tmreg_lock; /* Used to protect the SYSTIME registers. */
595         u32 ptp_adj_mult;
596         u32 tx_hwtstamp_timeouts;
597         u32 tx_hwtstamp_skipped;
598         u32 rx_hwtstamp_cleared;
599         u32 latch_event_flags;
600         spinlock_t ptp_rx_lock; /* Used to protect Rx timestamp registers. */
601         unsigned long latch_events[4];
602         bool ptp_tx;
603         bool ptp_rx;
604         u16 rss_table_size; /* HW RSS table size */
605         u32 max_bw;
606         u32 min_bw;
607
608         u32 ioremap_len;
609         u32 fd_inv;
610         u16 phy_led_val;
611
612         u16 override_q_count;
613         u16 last_sw_conf_flags;
614         u16 last_sw_conf_valid_flags;
615 };
616
617 /**
618  * i40e_mac_to_hkey - Convert a 6-byte MAC Address to a u64 hash key
619  * @macaddr: the MAC Address as the base key
620  *
621  * Simply copies the address and returns it as a u64 for hashing
622  **/
623 static inline u64 i40e_addr_to_hkey(const u8 *macaddr)
624 {
625         u64 key = 0;
626
627         ether_addr_copy((u8 *)&key, macaddr);
628         return key;
629 }
630
631 enum i40e_filter_state {
632         I40E_FILTER_INVALID = 0,        /* Invalid state */
633         I40E_FILTER_NEW,                /* New, not sent to FW yet */
634         I40E_FILTER_ACTIVE,             /* Added to switch by FW */
635         I40E_FILTER_FAILED,             /* Rejected by FW */
636         I40E_FILTER_REMOVE,             /* To be removed */
637 /* There is no 'removed' state; the filter struct is freed */
638 };
639 struct i40e_mac_filter {
640         struct hlist_node hlist;
641         u8 macaddr[ETH_ALEN];
642 #define I40E_VLAN_ANY -1
643         s16 vlan;
644         enum i40e_filter_state state;
645 };
646
647 /* Wrapper structure to keep track of filters while we are preparing to send
648  * firmware commands. We cannot send firmware commands while holding a
649  * spinlock, since it might sleep. To avoid this, we wrap the added filters in
650  * a separate structure, which will track the state change and update the real
651  * filter while under lock. We can't simply hold the filters in a separate
652  * list, as this opens a window for a race condition when adding new MAC
653  * addresses to all VLANs, or when adding new VLANs to all MAC addresses.
654  */
655 struct i40e_new_mac_filter {
656         struct hlist_node hlist;
657         struct i40e_mac_filter *f;
658
659         /* Track future changes to state separately */
660         enum i40e_filter_state state;
661 };
662
663 struct i40e_veb {
664         struct i40e_pf *pf;
665         u16 idx;
666         u16 veb_idx;            /* index of VEB parent */
667         u16 seid;
668         u16 uplink_seid;
669         u16 stats_idx;          /* index of VEB parent */
670         u8  enabled_tc;
671         u16 bridge_mode;        /* Bridge Mode (VEB/VEPA) */
672         u16 flags;
673         u16 bw_limit;
674         u8  bw_max_quanta;
675         bool is_abs_credits;
676         u8  bw_tc_share_credits[I40E_MAX_TRAFFIC_CLASS];
677         u16 bw_tc_limit_credits[I40E_MAX_TRAFFIC_CLASS];
678         u8  bw_tc_max_quanta[I40E_MAX_TRAFFIC_CLASS];
679         struct kobject *kobj;
680         bool stat_offsets_loaded;
681         struct i40e_eth_stats stats;
682         struct i40e_eth_stats stats_offsets;
683         struct i40e_veb_tc_stats tc_stats;
684         struct i40e_veb_tc_stats tc_stats_offsets;
685 };
686
687 /* struct that defines a VSI, associated with a dev */
688 struct i40e_vsi {
689         struct net_device *netdev;
690         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
691         bool netdev_registered;
692         bool stat_offsets_loaded;
693
694         u32 current_netdev_flags;
695         DECLARE_BITMAP(state, __I40E_VSI_STATE_SIZE__);
696 #define I40E_VSI_FLAG_FILTER_CHANGED    BIT(0)
697 #define I40E_VSI_FLAG_VEB_OWNER         BIT(1)
698         unsigned long flags;
699
700         /* Per VSI lock to protect elements/hash (MAC filter) */
701         spinlock_t mac_filter_hash_lock;
702         /* Fixed size hash table with 2^8 buckets for MAC filters */
703         DECLARE_HASHTABLE(mac_filter_hash, 8);
704         bool has_vlan_filter;
705
706         /* VSI stats */
707         struct rtnl_link_stats64 net_stats;
708         struct rtnl_link_stats64 net_stats_offsets;
709         struct i40e_eth_stats eth_stats;
710         struct i40e_eth_stats eth_stats_offsets;
711         u64 tx_restart;
712         u64 tx_busy;
713         u64 tx_linearize;
714         u64 tx_force_wb;
715         u64 rx_buf_failed;
716         u64 rx_page_failed;
717
718         /* These are containers of ring pointers, allocated at run-time */
719         struct i40e_ring **rx_rings;
720         struct i40e_ring **tx_rings;
721         struct i40e_ring **xdp_rings; /* XDP Tx rings */
722
723         u32  active_filters;
724         u32  promisc_threshold;
725
726         u16 work_limit;
727         u16 int_rate_limit;     /* value in usecs */
728
729         u16 rss_table_size;     /* HW RSS table size */
730         u16 rss_size;           /* Allocated RSS queues */
731         u8  *rss_hkey_user;     /* User configured hash keys */
732         u8  *rss_lut_user;      /* User configured lookup table entries */
733
734
735         u16 max_frame;
736         u16 rx_buf_len;
737
738         struct bpf_prog *xdp_prog;
739
740         /* List of q_vectors allocated to this VSI */
741         struct i40e_q_vector **q_vectors;
742         int num_q_vectors;
743         int base_vector;
744         bool irqs_ready;
745
746         u16 seid;               /* HW index of this VSI (absolute index) */
747         u16 id;                 /* VSI number */
748         u16 uplink_seid;
749
750         u16 base_queue;         /* vsi's first queue in hw array */
751         u16 alloc_queue_pairs;  /* Allocated Tx/Rx queues */
752         u16 req_queue_pairs;    /* User requested queue pairs */
753         u16 num_queue_pairs;    /* Used tx and rx pairs */
754         u16 num_desc;
755         enum i40e_vsi_type type;  /* VSI type, e.g., LAN, FCoE, etc */
756         s16 vf_id;              /* Virtual function ID for SRIOV VSIs */
757
758         struct tc_mqprio_qopt_offload mqprio_qopt; /* queue parameters */
759         struct i40e_tc_configuration tc_config;
760         struct i40e_aqc_vsi_properties_data info;
761
762         /* VSI BW limit (absolute across all TCs) */
763         u16 bw_limit;           /* VSI BW Limit (0 = disabled) */
764         u8  bw_max_quanta;      /* Max Quanta when BW limit is enabled */
765
766         /* Relative TC credits across VSIs */
767         u8  bw_ets_share_credits[I40E_MAX_TRAFFIC_CLASS];
768         /* TC BW limit credits within VSI */
769         u16  bw_ets_limit_credits[I40E_MAX_TRAFFIC_CLASS];
770         /* TC BW limit max quanta within VSI */
771         u8  bw_ets_max_quanta[I40E_MAX_TRAFFIC_CLASS];
772
773         struct i40e_pf *back;   /* Backreference to associated PF */
774         u16 idx;                /* index in pf->vsi[] */
775         u16 veb_idx;            /* index of VEB parent */
776         struct kobject *kobj;   /* sysfs object */
777         bool current_isup;      /* Sync 'link up' logging */
778         enum i40e_aq_link_speed current_speed;  /* Sync link speed logging */
779
780         /* channel specific fields */
781         u16 cnt_q_avail;        /* num of queues available for channel usage */
782         u16 orig_rss_size;
783         u16 current_rss_size;
784         bool reconfig_rss;
785
786         u16 next_base_queue;    /* next queue to be used for channel setup */
787
788         struct list_head ch_list;
789         u16 tc_seid_map[I40E_MAX_TRAFFIC_CLASS];
790
791         void *priv;     /* client driver data reference. */
792
793         /* VSI specific handlers */
794         irqreturn_t (*irq_handler)(int irq, void *data);
795 } ____cacheline_internodealigned_in_smp;
796
797 struct i40e_netdev_priv {
798         struct i40e_vsi *vsi;
799 };
800
801 /* struct that defines an interrupt vector */
802 struct i40e_q_vector {
803         struct i40e_vsi *vsi;
804
805         u16 v_idx;              /* index in the vsi->q_vector array. */
806         u16 reg_idx;            /* register index of the interrupt */
807
808         struct napi_struct napi;
809
810         struct i40e_ring_container rx;
811         struct i40e_ring_container tx;
812
813         u8 itr_countdown;       /* when 0 should adjust adaptive ITR */
814         u8 num_ringpairs;       /* total number of ring pairs in vector */
815
816         cpumask_t affinity_mask;
817         struct irq_affinity_notify affinity_notify;
818
819         struct rcu_head rcu;    /* to avoid race with update stats on free */
820         char name[I40E_INT_NAME_STR_LEN];
821         bool arm_wb_state;
822 } ____cacheline_internodealigned_in_smp;
823
824 /* lan device */
825 struct i40e_device {
826         struct list_head list;
827         struct i40e_pf *pf;
828 };
829
830 /**
831  * i40e_nvm_version_str - format the NVM version strings
832  * @hw: ptr to the hardware info
833  **/
834 static inline char *i40e_nvm_version_str(struct i40e_hw *hw)
835 {
836         static char buf[32];
837         u32 full_ver;
838
839         full_ver = hw->nvm.oem_ver;
840
841         if (hw->nvm.eetrack == I40E_OEM_EETRACK_ID) {
842                 u8 gen, snap;
843                 u16 release;
844
845                 gen = (u8)(full_ver >> I40E_OEM_GEN_SHIFT);
846                 snap = (u8)((full_ver & I40E_OEM_SNAP_MASK) >>
847                         I40E_OEM_SNAP_SHIFT);
848                 release = (u16)(full_ver & I40E_OEM_RELEASE_MASK);
849
850                 snprintf(buf, sizeof(buf), "%x.%x.%x", gen, snap, release);
851         } else {
852                 u8 ver, patch;
853                 u16 build;
854
855                 ver = (u8)(full_ver >> I40E_OEM_VER_SHIFT);
856                 build = (u16)((full_ver >> I40E_OEM_VER_BUILD_SHIFT) &
857                          I40E_OEM_VER_BUILD_MASK);
858                 patch = (u8)(full_ver & I40E_OEM_VER_PATCH_MASK);
859
860                 snprintf(buf, sizeof(buf),
861                          "%x.%02x 0x%x %d.%d.%d",
862                          (hw->nvm.version & I40E_NVM_VERSION_HI_MASK) >>
863                                 I40E_NVM_VERSION_HI_SHIFT,
864                          (hw->nvm.version & I40E_NVM_VERSION_LO_MASK) >>
865                                 I40E_NVM_VERSION_LO_SHIFT,
866                          hw->nvm.eetrack, ver, build, patch);
867         }
868
869         return buf;
870 }
871
872 /**
873  * i40e_netdev_to_pf: Retrieve the PF struct for given netdev
874  * @netdev: the corresponding netdev
875  *
876  * Return the PF struct for the given netdev
877  **/
878 static inline struct i40e_pf *i40e_netdev_to_pf(struct net_device *netdev)
879 {
880         struct i40e_netdev_priv *np = netdev_priv(netdev);
881         struct i40e_vsi *vsi = np->vsi;
882
883         return vsi->back;
884 }
885
886 static inline void i40e_vsi_setup_irqhandler(struct i40e_vsi *vsi,
887                                 irqreturn_t (*irq_handler)(int, void *))
888 {
889         vsi->irq_handler = irq_handler;
890 }
891
892 /**
893  * i40e_get_fd_cnt_all - get the total FD filter space available
894  * @pf: pointer to the PF struct
895  **/
896 static inline int i40e_get_fd_cnt_all(struct i40e_pf *pf)
897 {
898         return pf->hw.fdir_shared_filter_count + pf->fdir_pf_filter_count;
899 }
900
901 /**
902  * i40e_read_fd_input_set - reads value of flow director input set register
903  * @pf: pointer to the PF struct
904  * @addr: register addr
905  *
906  * This function reads value of flow director input set register
907  * specified by 'addr' (which is specific to flow-type)
908  **/
909 static inline u64 i40e_read_fd_input_set(struct i40e_pf *pf, u16 addr)
910 {
911         u64 val;
912
913         val = i40e_read_rx_ctl(&pf->hw, I40E_PRTQF_FD_INSET(addr, 1));
914         val <<= 32;
915         val += i40e_read_rx_ctl(&pf->hw, I40E_PRTQF_FD_INSET(addr, 0));
916
917         return val;
918 }
919
920 /**
921  * i40e_write_fd_input_set - writes value into flow director input set register
922  * @pf: pointer to the PF struct
923  * @addr: register addr
924  * @val: value to be written
925  *
926  * This function writes specified value to the register specified by 'addr'.
927  * This register is input set register based on flow-type.
928  **/
929 static inline void i40e_write_fd_input_set(struct i40e_pf *pf,
930                                            u16 addr, u64 val)
931 {
932         i40e_write_rx_ctl(&pf->hw, I40E_PRTQF_FD_INSET(addr, 1),
933                           (u32)(val >> 32));
934         i40e_write_rx_ctl(&pf->hw, I40E_PRTQF_FD_INSET(addr, 0),
935                           (u32)(val & 0xFFFFFFFFULL));
936 }
937
938 /* needed by i40e_ethtool.c */
939 int i40e_up(struct i40e_vsi *vsi);
940 void i40e_down(struct i40e_vsi *vsi);
941 extern const char i40e_driver_name[];
942 extern const char i40e_driver_version_str[];
943 void i40e_do_reset_safe(struct i40e_pf *pf, u32 reset_flags);
944 void i40e_do_reset(struct i40e_pf *pf, u32 reset_flags, bool lock_acquired);
945 int i40e_config_rss(struct i40e_vsi *vsi, u8 *seed, u8 *lut, u16 lut_size);
946 int i40e_get_rss(struct i40e_vsi *vsi, u8 *seed, u8 *lut, u16 lut_size);
947 void i40e_fill_rss_lut(struct i40e_pf *pf, u8 *lut,
948                        u16 rss_table_size, u16 rss_size);
949 struct i40e_vsi *i40e_find_vsi_from_id(struct i40e_pf *pf, u16 id);
950 /**
951  * i40e_find_vsi_by_type - Find and return Flow Director VSI
952  * @pf: PF to search for VSI
953  * @type: Value indicating type of VSI we are looking for
954  **/
955 static inline struct i40e_vsi *
956 i40e_find_vsi_by_type(struct i40e_pf *pf, u16 type)
957 {
958         int i;
959
960         for (i = 0; i < pf->num_alloc_vsi; i++) {
961                 struct i40e_vsi *vsi = pf->vsi[i];
962
963                 if (vsi && vsi->type == type)
964                         return vsi;
965         }
966
967         return NULL;
968 }
969 void i40e_update_stats(struct i40e_vsi *vsi);
970 void i40e_update_eth_stats(struct i40e_vsi *vsi);
971 struct rtnl_link_stats64 *i40e_get_vsi_stats_struct(struct i40e_vsi *vsi);
972 int i40e_fetch_switch_configuration(struct i40e_pf *pf,
973                                     bool printconfig);
974
975 int i40e_add_del_fdir(struct i40e_vsi *vsi,
976                       struct i40e_fdir_filter *input, bool add);
977 void i40e_fdir_check_and_reenable(struct i40e_pf *pf);
978 u32 i40e_get_current_fd_count(struct i40e_pf *pf);
979 u32 i40e_get_cur_guaranteed_fd_count(struct i40e_pf *pf);
980 u32 i40e_get_current_atr_cnt(struct i40e_pf *pf);
981 u32 i40e_get_global_fd_count(struct i40e_pf *pf);
982 bool i40e_set_ntuple(struct i40e_pf *pf, netdev_features_t features);
983 void i40e_set_ethtool_ops(struct net_device *netdev);
984 struct i40e_mac_filter *i40e_add_filter(struct i40e_vsi *vsi,
985                                         const u8 *macaddr, s16 vlan);
986 void __i40e_del_filter(struct i40e_vsi *vsi, struct i40e_mac_filter *f);
987 void i40e_del_filter(struct i40e_vsi *vsi, const u8 *macaddr, s16 vlan);
988 int i40e_sync_vsi_filters(struct i40e_vsi *vsi);
989 struct i40e_vsi *i40e_vsi_setup(struct i40e_pf *pf, u8 type,
990                                 u16 uplink, u32 param1);
991 int i40e_vsi_release(struct i40e_vsi *vsi);
992 void i40e_service_event_schedule(struct i40e_pf *pf);
993 void i40e_notify_client_of_vf_msg(struct i40e_vsi *vsi, u32 vf_id,
994                                   u8 *msg, u16 len);
995
996 int i40e_control_wait_tx_q(int seid, struct i40e_pf *pf, int pf_q, bool is_xdp,
997                            bool enable);
998 int i40e_control_wait_rx_q(struct i40e_pf *pf, int pf_q, bool enable);
999 int i40e_vsi_start_rings(struct i40e_vsi *vsi);
1000 void i40e_vsi_stop_rings(struct i40e_vsi *vsi);
1001 void i40e_vsi_stop_rings_no_wait(struct  i40e_vsi *vsi);
1002 int i40e_vsi_wait_queues_disabled(struct i40e_vsi *vsi);
1003 int i40e_reconfig_rss_queues(struct i40e_pf *pf, int queue_count);
1004 struct i40e_veb *i40e_veb_setup(struct i40e_pf *pf, u16 flags, u16 uplink_seid,
1005                                 u16 downlink_seid, u8 enabled_tc);
1006 void i40e_veb_release(struct i40e_veb *veb);
1007
1008 int i40e_veb_config_tc(struct i40e_veb *veb, u8 enabled_tc);
1009 int i40e_vsi_add_pvid(struct i40e_vsi *vsi, u16 vid);
1010 void i40e_vsi_remove_pvid(struct i40e_vsi *vsi);
1011 void i40e_vsi_reset_stats(struct i40e_vsi *vsi);
1012 void i40e_pf_reset_stats(struct i40e_pf *pf);
1013 #ifdef CONFIG_DEBUG_FS
1014 void i40e_dbg_pf_init(struct i40e_pf *pf);
1015 void i40e_dbg_pf_exit(struct i40e_pf *pf);
1016 void i40e_dbg_init(void);
1017 void i40e_dbg_exit(void);
1018 #else
1019 static inline void i40e_dbg_pf_init(struct i40e_pf *pf) {}
1020 static inline void i40e_dbg_pf_exit(struct i40e_pf *pf) {}
1021 static inline void i40e_dbg_init(void) {}
1022 static inline void i40e_dbg_exit(void) {}
1023 #endif /* CONFIG_DEBUG_FS*/
1024 /* needed by client drivers */
1025 int i40e_lan_add_device(struct i40e_pf *pf);
1026 int i40e_lan_del_device(struct i40e_pf *pf);
1027 void i40e_client_subtask(struct i40e_pf *pf);
1028 void i40e_notify_client_of_l2_param_changes(struct i40e_vsi *vsi);
1029 void i40e_notify_client_of_netdev_close(struct i40e_vsi *vsi, bool reset);
1030 void i40e_notify_client_of_vf_enable(struct i40e_pf *pf, u32 num_vfs);
1031 void i40e_notify_client_of_vf_reset(struct i40e_pf *pf, u32 vf_id);
1032 void i40e_client_update_msix_info(struct i40e_pf *pf);
1033 int i40e_vf_client_capable(struct i40e_pf *pf, u32 vf_id);
1034 /**
1035  * i40e_irq_dynamic_enable - Enable default interrupt generation settings
1036  * @vsi: pointer to a vsi
1037  * @vector: enable a particular Hw Interrupt vector, without base_vector
1038  **/
1039 static inline void i40e_irq_dynamic_enable(struct i40e_vsi *vsi, int vector)
1040 {
1041         struct i40e_pf *pf = vsi->back;
1042         struct i40e_hw *hw = &pf->hw;
1043         u32 val;
1044
1045         val = I40E_PFINT_DYN_CTLN_INTENA_MASK |
1046               I40E_PFINT_DYN_CTLN_CLEARPBA_MASK |
1047               (I40E_ITR_NONE << I40E_PFINT_DYN_CTLN_ITR_INDX_SHIFT);
1048         wr32(hw, I40E_PFINT_DYN_CTLN(vector + vsi->base_vector - 1), val);
1049         /* skip the flush */
1050 }
1051
1052 void i40e_irq_dynamic_disable_icr0(struct i40e_pf *pf);
1053 void i40e_irq_dynamic_enable_icr0(struct i40e_pf *pf);
1054 int i40e_ioctl(struct net_device *netdev, struct ifreq *ifr, int cmd);
1055 int i40e_open(struct net_device *netdev);
1056 int i40e_close(struct net_device *netdev);
1057 int i40e_vsi_open(struct i40e_vsi *vsi);
1058 void i40e_vlan_stripping_disable(struct i40e_vsi *vsi);
1059 int i40e_add_vlan_all_mac(struct i40e_vsi *vsi, s16 vid);
1060 int i40e_vsi_add_vlan(struct i40e_vsi *vsi, u16 vid);
1061 void i40e_rm_vlan_all_mac(struct i40e_vsi *vsi, s16 vid);
1062 void i40e_vsi_kill_vlan(struct i40e_vsi *vsi, u16 vid);
1063 struct i40e_mac_filter *i40e_add_mac_filter(struct i40e_vsi *vsi,
1064                                             const u8 *macaddr);
1065 int i40e_del_mac_filter(struct i40e_vsi *vsi, const u8 *macaddr);
1066 bool i40e_is_vsi_in_vlan(struct i40e_vsi *vsi);
1067 struct i40e_mac_filter *i40e_find_mac(struct i40e_vsi *vsi, const u8 *macaddr);
1068 void i40e_vlan_stripping_enable(struct i40e_vsi *vsi);
1069 #ifdef CONFIG_I40E_DCB
1070 void i40e_dcbnl_flush_apps(struct i40e_pf *pf,
1071                            struct i40e_dcbx_config *old_cfg,
1072                            struct i40e_dcbx_config *new_cfg);
1073 void i40e_dcbnl_set_all(struct i40e_vsi *vsi);
1074 void i40e_dcbnl_setup(struct i40e_vsi *vsi);
1075 bool i40e_dcb_need_reconfig(struct i40e_pf *pf,
1076                             struct i40e_dcbx_config *old_cfg,
1077                             struct i40e_dcbx_config *new_cfg);
1078 #endif /* CONFIG_I40E_DCB */
1079 void i40e_ptp_rx_hang(struct i40e_pf *pf);
1080 void i40e_ptp_tx_hang(struct i40e_pf *pf);
1081 void i40e_ptp_tx_hwtstamp(struct i40e_pf *pf);
1082 void i40e_ptp_rx_hwtstamp(struct i40e_pf *pf, struct sk_buff *skb, u8 index);
1083 void i40e_ptp_set_increment(struct i40e_pf *pf);
1084 int i40e_ptp_set_ts_config(struct i40e_pf *pf, struct ifreq *ifr);
1085 int i40e_ptp_get_ts_config(struct i40e_pf *pf, struct ifreq *ifr);
1086 void i40e_ptp_init(struct i40e_pf *pf);
1087 void i40e_ptp_stop(struct i40e_pf *pf);
1088 int i40e_is_vsi_uplink_mode_veb(struct i40e_vsi *vsi);
1089 i40e_status i40e_get_partition_bw_setting(struct i40e_pf *pf);
1090 i40e_status i40e_set_partition_bw_setting(struct i40e_pf *pf);
1091 i40e_status i40e_commit_partition_bw_setting(struct i40e_pf *pf);
1092 void i40e_print_link_message(struct i40e_vsi *vsi, bool isup);
1093
1094 static inline bool i40e_enabled_xdp_vsi(struct i40e_vsi *vsi)
1095 {
1096         return !!vsi->xdp_prog;
1097 }
1098
1099 int i40e_create_queue_channel(struct i40e_vsi *vsi, struct i40e_channel *ch);
1100 int i40e_set_bw_limit(struct i40e_vsi *vsi, u16 seid, u64 max_tx_rate);
1101 int i40e_add_del_cloud_filter(struct i40e_vsi *vsi,
1102                               struct i40e_cloud_filter *filter,
1103                               bool add);
1104 int i40e_add_del_cloud_filter_big_buf(struct i40e_vsi *vsi,
1105                                       struct i40e_cloud_filter *filter,
1106                                       bool add);
1107 #endif /* _I40E_H_ */