GNU Linux-libre 4.19.286-gnu1
[releases.git] / drivers / net / ethernet / intel / iavf / i40e_register.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /* Copyright(c) 2013 - 2018 Intel Corporation. */
3
4 #ifndef _I40E_REGISTER_H_
5 #define _I40E_REGISTER_H_
6
7 #define I40E_VF_ARQBAH1 0x00006000 /* Reset: EMPR */
8 #define I40E_VF_ARQBAL1 0x00006C00 /* Reset: EMPR */
9 #define I40E_VF_ARQH1 0x00007400 /* Reset: EMPR */
10 #define I40E_VF_ARQH1_ARQH_SHIFT 0
11 #define I40E_VF_ARQH1_ARQH_MASK I40E_MASK(0x3FF, I40E_VF_ARQH1_ARQH_SHIFT)
12 #define I40E_VF_ARQLEN1 0x00008000 /* Reset: EMPR */
13 #define I40E_VF_ARQLEN1_ARQVFE_SHIFT 28
14 #define I40E_VF_ARQLEN1_ARQVFE_MASK I40E_MASK(0x1, I40E_VF_ARQLEN1_ARQVFE_SHIFT)
15 #define I40E_VF_ARQLEN1_ARQOVFL_SHIFT 29
16 #define I40E_VF_ARQLEN1_ARQOVFL_MASK I40E_MASK(0x1, I40E_VF_ARQLEN1_ARQOVFL_SHIFT)
17 #define I40E_VF_ARQLEN1_ARQCRIT_SHIFT 30
18 #define I40E_VF_ARQLEN1_ARQCRIT_MASK I40E_MASK(0x1, I40E_VF_ARQLEN1_ARQCRIT_SHIFT)
19 #define I40E_VF_ARQLEN1_ARQENABLE_SHIFT 31
20 #define I40E_VF_ARQLEN1_ARQENABLE_MASK I40E_MASK(0x1, I40E_VF_ARQLEN1_ARQENABLE_SHIFT)
21 #define I40E_VF_ARQT1 0x00007000 /* Reset: EMPR */
22 #define I40E_VF_ATQBAH1 0x00007800 /* Reset: EMPR */
23 #define I40E_VF_ATQBAL1 0x00007C00 /* Reset: EMPR */
24 #define I40E_VF_ATQH1 0x00006400 /* Reset: EMPR */
25 #define I40E_VF_ATQLEN1 0x00006800 /* Reset: EMPR */
26 #define I40E_VF_ATQLEN1_ATQVFE_SHIFT 28
27 #define I40E_VF_ATQLEN1_ATQVFE_MASK I40E_MASK(0x1, I40E_VF_ATQLEN1_ATQVFE_SHIFT)
28 #define I40E_VF_ATQLEN1_ATQOVFL_SHIFT 29
29 #define I40E_VF_ATQLEN1_ATQOVFL_MASK I40E_MASK(0x1, I40E_VF_ATQLEN1_ATQOVFL_SHIFT)
30 #define I40E_VF_ATQLEN1_ATQCRIT_SHIFT 30
31 #define I40E_VF_ATQLEN1_ATQCRIT_MASK I40E_MASK(0x1, I40E_VF_ATQLEN1_ATQCRIT_SHIFT)
32 #define I40E_VF_ATQLEN1_ATQENABLE_SHIFT 31
33 #define I40E_VF_ATQLEN1_ATQENABLE_MASK I40E_MASK(0x1, I40E_VF_ATQLEN1_ATQENABLE_SHIFT)
34 #define I40E_VF_ATQT1 0x00008400 /* Reset: EMPR */
35 #define I40E_VFGEN_RSTAT 0x00008800 /* Reset: VFR */
36 #define I40E_VFGEN_RSTAT_VFR_STATE_SHIFT 0
37 #define I40E_VFGEN_RSTAT_VFR_STATE_MASK I40E_MASK(0x3, I40E_VFGEN_RSTAT_VFR_STATE_SHIFT)
38 #define I40E_VFINT_DYN_CTL01 0x00005C00 /* Reset: VFR */
39 #define I40E_VFINT_DYN_CTL01_INTENA_SHIFT 0
40 #define I40E_VFINT_DYN_CTL01_INTENA_MASK I40E_MASK(0x1, I40E_VFINT_DYN_CTL01_INTENA_SHIFT)
41 #define I40E_VFINT_DYN_CTL01_ITR_INDX_SHIFT 3
42 #define I40E_VFINT_DYN_CTL01_ITR_INDX_MASK I40E_MASK(0x3, I40E_VFINT_DYN_CTL01_ITR_INDX_SHIFT)
43 #define I40E_VFINT_DYN_CTLN1(_INTVF) (0x00003800 + ((_INTVF) * 4)) /* _i=0...15 */ /* Reset: VFR */
44 #define I40E_VFINT_DYN_CTLN1_INTENA_SHIFT 0
45 #define I40E_VFINT_DYN_CTLN1_INTENA_MASK I40E_MASK(0x1, I40E_VFINT_DYN_CTLN1_INTENA_SHIFT)
46 #define I40E_VFINT_DYN_CTLN1_SWINT_TRIG_SHIFT 2
47 #define I40E_VFINT_DYN_CTLN1_SWINT_TRIG_MASK I40E_MASK(0x1, I40E_VFINT_DYN_CTLN1_SWINT_TRIG_SHIFT)
48 #define I40E_VFINT_DYN_CTLN1_ITR_INDX_SHIFT 3
49 #define I40E_VFINT_DYN_CTLN1_ITR_INDX_MASK I40E_MASK(0x3, I40E_VFINT_DYN_CTLN1_ITR_INDX_SHIFT)
50 #define I40E_VFINT_DYN_CTLN1_INTERVAL_SHIFT 5
51 #define I40E_VFINT_DYN_CTLN1_SW_ITR_INDX_ENA_SHIFT 24
52 #define I40E_VFINT_DYN_CTLN1_SW_ITR_INDX_ENA_MASK I40E_MASK(0x1, I40E_VFINT_DYN_CTLN1_SW_ITR_INDX_ENA_SHIFT)
53 #define I40E_VFINT_ICR0_ENA1 0x00005000 /* Reset: CORER */
54 #define I40E_VFINT_ICR0_ENA1_ADMINQ_SHIFT 30
55 #define I40E_VFINT_ICR0_ENA1_ADMINQ_MASK I40E_MASK(0x1, I40E_VFINT_ICR0_ENA1_ADMINQ_SHIFT)
56 #define I40E_VFINT_ICR0_ENA1_RSVD_SHIFT 31
57 #define I40E_VFINT_ICR01 0x00004800 /* Reset: CORER */
58 #define I40E_VFINT_ITRN1(_i, _INTVF) (0x00002800 + ((_i) * 64 + (_INTVF) * 4)) /* _i=0...2, _INTVF=0...15 */ /* Reset: VFR */
59 #define I40E_QRX_TAIL1(_Q) (0x00002000 + ((_Q) * 4)) /* _i=0...15 */ /* Reset: CORER */
60 #define I40E_QTX_TAIL1(_Q) (0x00000000 + ((_Q) * 4)) /* _i=0...15 */ /* Reset: PFR */
61 #define I40E_VFQF_HENA(_i) (0x0000C400 + ((_i) * 4)) /* _i=0...1 */ /* Reset: CORER */
62 #define I40E_VFQF_HKEY(_i) (0x0000CC00 + ((_i) * 4)) /* _i=0...12 */ /* Reset: CORER */
63 #define I40E_VFQF_HKEY_MAX_INDEX 12
64 #define I40E_VFQF_HLUT(_i) (0x0000D000 + ((_i) * 4)) /* _i=0...15 */ /* Reset: CORER */
65 #define I40E_VFQF_HLUT_MAX_INDEX 15
66 #define I40E_VFINT_DYN_CTLN1_WB_ON_ITR_SHIFT 30
67 #define I40E_VFINT_DYN_CTLN1_WB_ON_ITR_MASK I40E_MASK(0x1, I40E_VFINT_DYN_CTLN1_WB_ON_ITR_SHIFT)
68 #endif /* _I40E_REGISTER_H_ */