GNU Linux-libre 4.14.266-gnu1
[releases.git] / drivers / net / ethernet / mediatek / mtk_eth_soc.h
1 /*   This program is free software; you can redistribute it and/or modify
2  *   it under the terms of the GNU General Public License as published by
3  *   the Free Software Foundation; version 2 of the License
4  *
5  *   This program is distributed in the hope that it will be useful,
6  *   but WITHOUT ANY WARRANTY; without even the implied warranty of
7  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
8  *   GNU General Public License for more details.
9  *
10  *   Copyright (C) 2009-2016 John Crispin <blogic@openwrt.org>
11  *   Copyright (C) 2009-2016 Felix Fietkau <nbd@openwrt.org>
12  *   Copyright (C) 2013-2016 Michael Lee <igvtee@gmail.com>
13  */
14
15 #ifndef MTK_ETH_H
16 #define MTK_ETH_H
17
18 #define MTK_QDMA_PAGE_SIZE      2048
19 #define MTK_MAX_RX_LENGTH       1536
20 #define MTK_TX_DMA_BUF_LEN      0x3fff
21 #define MTK_DMA_SIZE            256
22 #define MTK_NAPI_WEIGHT         64
23 #define MTK_MAC_COUNT           2
24 #define MTK_RX_ETH_HLEN         (VLAN_ETH_HLEN + VLAN_HLEN + ETH_FCS_LEN)
25 #define MTK_RX_HLEN             (NET_SKB_PAD + MTK_RX_ETH_HLEN + NET_IP_ALIGN)
26 #define MTK_DMA_DUMMY_DESC      0xffffffff
27 #define MTK_DEFAULT_MSG_ENABLE  (NETIF_MSG_DRV | \
28                                  NETIF_MSG_PROBE | \
29                                  NETIF_MSG_LINK | \
30                                  NETIF_MSG_TIMER | \
31                                  NETIF_MSG_IFDOWN | \
32                                  NETIF_MSG_IFUP | \
33                                  NETIF_MSG_RX_ERR | \
34                                  NETIF_MSG_TX_ERR)
35 #define MTK_HW_FEATURES         (NETIF_F_IP_CSUM | \
36                                  NETIF_F_RXCSUM | \
37                                  NETIF_F_HW_VLAN_CTAG_TX | \
38                                  NETIF_F_HW_VLAN_CTAG_RX | \
39                                  NETIF_F_SG | NETIF_F_TSO | \
40                                  NETIF_F_TSO6 | \
41                                  NETIF_F_IPV6_CSUM)
42 #define NEXT_RX_DESP_IDX(X, Y)  (((X) + 1) & ((Y) - 1))
43
44 #define MTK_MAX_RX_RING_NUM     4
45 #define MTK_HW_LRO_DMA_SIZE     8
46
47 #define MTK_MAX_LRO_RX_LENGTH           (4096 * 3)
48 #define MTK_MAX_LRO_IP_CNT              2
49 #define MTK_HW_LRO_TIMER_UNIT           1       /* 20 us */
50 #define MTK_HW_LRO_REFRESH_TIME         50000   /* 1 sec. */
51 #define MTK_HW_LRO_AGG_TIME             10      /* 200us */
52 #define MTK_HW_LRO_AGE_TIME             50      /* 1ms */
53 #define MTK_HW_LRO_MAX_AGG_CNT          64
54 #define MTK_HW_LRO_BW_THRE              3000
55 #define MTK_HW_LRO_REPLACE_DELTA        1000
56 #define MTK_HW_LRO_SDL_REMAIN_ROOM      1522
57
58 /* Frame Engine Global Reset Register */
59 #define MTK_RST_GL              0x04
60 #define RST_GL_PSE              BIT(0)
61
62 /* Frame Engine Interrupt Status Register */
63 #define MTK_INT_STATUS2         0x08
64 #define MTK_GDM1_AF             BIT(28)
65 #define MTK_GDM2_AF             BIT(29)
66
67 /* PDMA HW LRO Alter Flow Timer Register */
68 #define MTK_PDMA_LRO_ALT_REFRESH_TIMER  0x1c
69
70 /* Frame Engine Interrupt Grouping Register */
71 #define MTK_FE_INT_GRP          0x20
72
73 /* CDMP Ingress Control Register */
74 #define MTK_CDMQ_IG_CTRL        0x1400
75 #define MTK_CDMQ_STAG_EN        BIT(0)
76
77 /* CDMP Exgress Control Register */
78 #define MTK_CDMP_EG_CTRL        0x404
79
80 /* GDM Exgress Control Register */
81 #define MTK_GDMA_FWD_CFG(x)     (0x500 + (x * 0x1000))
82 #define MTK_GDMA_ICS_EN         BIT(22)
83 #define MTK_GDMA_TCS_EN         BIT(21)
84 #define MTK_GDMA_UCS_EN         BIT(20)
85
86 /* Unicast Filter MAC Address Register - Low */
87 #define MTK_GDMA_MAC_ADRL(x)    (0x508 + (x * 0x1000))
88
89 /* Unicast Filter MAC Address Register - High */
90 #define MTK_GDMA_MAC_ADRH(x)    (0x50C + (x * 0x1000))
91
92 /* PDMA RX Base Pointer Register */
93 #define MTK_PRX_BASE_PTR0       0x900
94 #define MTK_PRX_BASE_PTR_CFG(x) (MTK_PRX_BASE_PTR0 + (x * 0x10))
95
96 /* PDMA RX Maximum Count Register */
97 #define MTK_PRX_MAX_CNT0        0x904
98 #define MTK_PRX_MAX_CNT_CFG(x)  (MTK_PRX_MAX_CNT0 + (x * 0x10))
99
100 /* PDMA RX CPU Pointer Register */
101 #define MTK_PRX_CRX_IDX0        0x908
102 #define MTK_PRX_CRX_IDX_CFG(x)  (MTK_PRX_CRX_IDX0 + (x * 0x10))
103
104 /* PDMA HW LRO Control Registers */
105 #define MTK_PDMA_LRO_CTRL_DW0   0x980
106 #define MTK_LRO_EN                      BIT(0)
107 #define MTK_L3_CKS_UPD_EN               BIT(7)
108 #define MTK_LRO_ALT_PKT_CNT_MODE        BIT(21)
109 #define MTK_LRO_RING_RELINQUISH_REQ     (0x7 << 26)
110 #define MTK_LRO_RING_RELINQUISH_DONE    (0x7 << 29)
111
112 #define MTK_PDMA_LRO_CTRL_DW1   0x984
113 #define MTK_PDMA_LRO_CTRL_DW2   0x988
114 #define MTK_PDMA_LRO_CTRL_DW3   0x98c
115 #define MTK_ADMA_MODE           BIT(15)
116 #define MTK_LRO_MIN_RXD_SDL     (MTK_HW_LRO_SDL_REMAIN_ROOM << 16)
117
118 /* PDMA Global Configuration Register */
119 #define MTK_PDMA_GLO_CFG        0xa04
120 #define MTK_MULTI_EN            BIT(10)
121
122 /* PDMA Reset Index Register */
123 #define MTK_PDMA_RST_IDX        0xa08
124 #define MTK_PST_DRX_IDX0        BIT(16)
125 #define MTK_PST_DRX_IDX_CFG(x)  (MTK_PST_DRX_IDX0 << (x))
126
127 /* PDMA Delay Interrupt Register */
128 #define MTK_PDMA_DELAY_INT              0xa0c
129 #define MTK_PDMA_DELAY_RX_EN            BIT(15)
130 #define MTK_PDMA_DELAY_RX_PINT          4
131 #define MTK_PDMA_DELAY_RX_PINT_SHIFT    8
132 #define MTK_PDMA_DELAY_RX_PTIME         4
133 #define MTK_PDMA_DELAY_RX_DELAY         \
134         (MTK_PDMA_DELAY_RX_EN | MTK_PDMA_DELAY_RX_PTIME | \
135         (MTK_PDMA_DELAY_RX_PINT << MTK_PDMA_DELAY_RX_PINT_SHIFT))
136
137 /* PDMA Interrupt Status Register */
138 #define MTK_PDMA_INT_STATUS     0xa20
139
140 /* PDMA Interrupt Mask Register */
141 #define MTK_PDMA_INT_MASK       0xa28
142
143 /* PDMA HW LRO Alter Flow Delta Register */
144 #define MTK_PDMA_LRO_ALT_SCORE_DELTA    0xa4c
145
146 /* PDMA Interrupt grouping registers */
147 #define MTK_PDMA_INT_GRP1       0xa50
148 #define MTK_PDMA_INT_GRP2       0xa54
149
150 /* PDMA HW LRO IP Setting Registers */
151 #define MTK_LRO_RX_RING0_DIP_DW0        0xb04
152 #define MTK_LRO_DIP_DW0_CFG(x)          (MTK_LRO_RX_RING0_DIP_DW0 + (x * 0x40))
153 #define MTK_RING_MYIP_VLD               BIT(9)
154
155 /* PDMA HW LRO Ring Control Registers */
156 #define MTK_LRO_RX_RING0_CTRL_DW1       0xb28
157 #define MTK_LRO_RX_RING0_CTRL_DW2       0xb2c
158 #define MTK_LRO_RX_RING0_CTRL_DW3       0xb30
159 #define MTK_LRO_CTRL_DW1_CFG(x)         (MTK_LRO_RX_RING0_CTRL_DW1 + (x * 0x40))
160 #define MTK_LRO_CTRL_DW2_CFG(x)         (MTK_LRO_RX_RING0_CTRL_DW2 + (x * 0x40))
161 #define MTK_LRO_CTRL_DW3_CFG(x)         (MTK_LRO_RX_RING0_CTRL_DW3 + (x * 0x40))
162 #define MTK_RING_AGE_TIME_L             ((MTK_HW_LRO_AGE_TIME & 0x3ff) << 22)
163 #define MTK_RING_AGE_TIME_H             ((MTK_HW_LRO_AGE_TIME >> 10) & 0x3f)
164 #define MTK_RING_AUTO_LERAN_MODE        (3 << 6)
165 #define MTK_RING_VLD                    BIT(8)
166 #define MTK_RING_MAX_AGG_TIME           ((MTK_HW_LRO_AGG_TIME & 0xffff) << 10)
167 #define MTK_RING_MAX_AGG_CNT_L          ((MTK_HW_LRO_MAX_AGG_CNT & 0x3f) << 26)
168 #define MTK_RING_MAX_AGG_CNT_H          ((MTK_HW_LRO_MAX_AGG_CNT >> 6) & 0x3)
169
170 /* QDMA TX Queue Configuration Registers */
171 #define MTK_QTX_CFG(x)          (0x1800 + (x * 0x10))
172 #define QDMA_RES_THRES          4
173
174 /* QDMA TX Queue Scheduler Registers */
175 #define MTK_QTX_SCH(x)          (0x1804 + (x * 0x10))
176
177 /* QDMA RX Base Pointer Register */
178 #define MTK_QRX_BASE_PTR0       0x1900
179
180 /* QDMA RX Maximum Count Register */
181 #define MTK_QRX_MAX_CNT0        0x1904
182
183 /* QDMA RX CPU Pointer Register */
184 #define MTK_QRX_CRX_IDX0        0x1908
185
186 /* QDMA RX DMA Pointer Register */
187 #define MTK_QRX_DRX_IDX0        0x190C
188
189 /* QDMA Global Configuration Register */
190 #define MTK_QDMA_GLO_CFG        0x1A04
191 #define MTK_RX_2B_OFFSET        BIT(31)
192 #define MTK_RX_BT_32DWORDS      (3 << 11)
193 #define MTK_NDP_CO_PRO          BIT(10)
194 #define MTK_TX_WB_DDONE         BIT(6)
195 #define MTK_DMA_SIZE_16DWORDS   (2 << 4)
196 #define MTK_RX_DMA_BUSY         BIT(3)
197 #define MTK_TX_DMA_BUSY         BIT(1)
198 #define MTK_RX_DMA_EN           BIT(2)
199 #define MTK_TX_DMA_EN           BIT(0)
200 #define MTK_DMA_BUSY_TIMEOUT    HZ
201
202 /* QDMA Reset Index Register */
203 #define MTK_QDMA_RST_IDX        0x1A08
204
205 /* QDMA Delay Interrupt Register */
206 #define MTK_QDMA_DELAY_INT      0x1A0C
207
208 /* QDMA Flow Control Register */
209 #define MTK_QDMA_FC_THRES       0x1A10
210 #define FC_THRES_DROP_MODE      BIT(20)
211 #define FC_THRES_DROP_EN        (7 << 16)
212 #define FC_THRES_MIN            0x4444
213
214 /* QDMA Interrupt Status Register */
215 #define MTK_QMTK_INT_STATUS     0x1A18
216 #define MTK_RX_DONE_DLY         BIT(30)
217 #define MTK_RX_DONE_INT3        BIT(19)
218 #define MTK_RX_DONE_INT2        BIT(18)
219 #define MTK_RX_DONE_INT1        BIT(17)
220 #define MTK_RX_DONE_INT0        BIT(16)
221 #define MTK_TX_DONE_INT3        BIT(3)
222 #define MTK_TX_DONE_INT2        BIT(2)
223 #define MTK_TX_DONE_INT1        BIT(1)
224 #define MTK_TX_DONE_INT0        BIT(0)
225 #define MTK_RX_DONE_INT         MTK_RX_DONE_DLY
226 #define MTK_TX_DONE_INT         (MTK_TX_DONE_INT0 | MTK_TX_DONE_INT1 | \
227                                  MTK_TX_DONE_INT2 | MTK_TX_DONE_INT3)
228
229 /* QDMA Interrupt grouping registers */
230 #define MTK_QDMA_INT_GRP1       0x1a20
231 #define MTK_QDMA_INT_GRP2       0x1a24
232 #define MTK_RLS_DONE_INT        BIT(0)
233
234 /* QDMA Interrupt Status Register */
235 #define MTK_QDMA_INT_MASK       0x1A1C
236
237 /* QDMA Interrupt Mask Register */
238 #define MTK_QDMA_HRED2          0x1A44
239
240 /* QDMA TX Forward CPU Pointer Register */
241 #define MTK_QTX_CTX_PTR         0x1B00
242
243 /* QDMA TX Forward DMA Pointer Register */
244 #define MTK_QTX_DTX_PTR         0x1B04
245
246 /* QDMA TX Release CPU Pointer Register */
247 #define MTK_QTX_CRX_PTR         0x1B10
248
249 /* QDMA TX Release DMA Pointer Register */
250 #define MTK_QTX_DRX_PTR         0x1B14
251
252 /* QDMA FQ Head Pointer Register */
253 #define MTK_QDMA_FQ_HEAD        0x1B20
254
255 /* QDMA FQ Head Pointer Register */
256 #define MTK_QDMA_FQ_TAIL        0x1B24
257
258 /* QDMA FQ Free Page Counter Register */
259 #define MTK_QDMA_FQ_CNT         0x1B28
260
261 /* QDMA FQ Free Page Buffer Length Register */
262 #define MTK_QDMA_FQ_BLEN        0x1B2C
263
264 /* GMA1 Received Good Byte Count Register */
265 #define MTK_GDM1_TX_GBCNT       0x2400
266 #define MTK_STAT_OFFSET         0x40
267
268 /* QDMA descriptor txd4 */
269 #define TX_DMA_CHKSUM           (0x7 << 29)
270 #define TX_DMA_TSO              BIT(28)
271 #define TX_DMA_FPORT_SHIFT      25
272 #define TX_DMA_FPORT_MASK       0x7
273 #define TX_DMA_INS_VLAN         BIT(16)
274
275 /* QDMA descriptor txd3 */
276 #define TX_DMA_OWNER_CPU        BIT(31)
277 #define TX_DMA_LS0              BIT(30)
278 #define TX_DMA_PLEN0(_x)        (((_x) & MTK_TX_DMA_BUF_LEN) << 16)
279 #define TX_DMA_SWC              BIT(14)
280 #define TX_DMA_SDL(_x)          (((_x) & 0x3fff) << 16)
281
282 /* QDMA descriptor rxd2 */
283 #define RX_DMA_DONE             BIT(31)
284 #define RX_DMA_PLEN0(_x)        (((_x) & 0x3fff) << 16)
285 #define RX_DMA_GET_PLEN0(_x)    (((_x) >> 16) & 0x3fff)
286 #define RX_DMA_VTAG             BIT(15)
287
288 /* QDMA descriptor rxd3 */
289 #define RX_DMA_VID(_x)          ((_x) & 0xfff)
290
291 /* QDMA descriptor rxd4 */
292 #define RX_DMA_L4_VALID         BIT(24)
293 #define RX_DMA_FPORT_SHIFT      19
294 #define RX_DMA_FPORT_MASK       0x7
295
296 /* PHY Indirect Access Control registers */
297 #define MTK_PHY_IAC             0x10004
298 #define PHY_IAC_ACCESS          BIT(31)
299 #define PHY_IAC_READ            BIT(19)
300 #define PHY_IAC_WRITE           BIT(18)
301 #define PHY_IAC_START           BIT(16)
302 #define PHY_IAC_ADDR_SHIFT      20
303 #define PHY_IAC_REG_SHIFT       25
304 #define PHY_IAC_TIMEOUT         HZ
305
306 #define MTK_MAC_MISC            0x1000c
307 #define MTK_MUX_TO_ESW          BIT(0)
308
309 /* Mac control registers */
310 #define MTK_MAC_MCR(x)          (0x10100 + (x * 0x100))
311 #define MAC_MCR_MAX_RX_1536     BIT(24)
312 #define MAC_MCR_IPG_CFG         (BIT(18) | BIT(16))
313 #define MAC_MCR_FORCE_MODE      BIT(15)
314 #define MAC_MCR_TX_EN           BIT(14)
315 #define MAC_MCR_RX_EN           BIT(13)
316 #define MAC_MCR_BACKOFF_EN      BIT(9)
317 #define MAC_MCR_BACKPR_EN       BIT(8)
318 #define MAC_MCR_FORCE_RX_FC     BIT(5)
319 #define MAC_MCR_FORCE_TX_FC     BIT(4)
320 #define MAC_MCR_SPEED_1000      BIT(3)
321 #define MAC_MCR_SPEED_100       BIT(2)
322 #define MAC_MCR_FORCE_DPX       BIT(1)
323 #define MAC_MCR_FORCE_LINK      BIT(0)
324 #define MAC_MCR_FIXED_LINK      (MAC_MCR_MAX_RX_1536 | MAC_MCR_IPG_CFG | \
325                                  MAC_MCR_FORCE_MODE | MAC_MCR_TX_EN | \
326                                  MAC_MCR_RX_EN | MAC_MCR_BACKOFF_EN | \
327                                  MAC_MCR_BACKPR_EN | MAC_MCR_FORCE_RX_FC | \
328                                  MAC_MCR_FORCE_TX_FC | MAC_MCR_SPEED_1000 | \
329                                  MAC_MCR_FORCE_DPX | MAC_MCR_FORCE_LINK)
330
331 /* TRGMII RXC control register */
332 #define TRGMII_RCK_CTRL         0x10300
333 #define DQSI0(x)                ((x << 0) & GENMASK(6, 0))
334 #define DQSI1(x)                ((x << 8) & GENMASK(14, 8))
335 #define RXCTL_DMWTLAT(x)        ((x << 16) & GENMASK(18, 16))
336 #define RXC_DQSISEL             BIT(30)
337 #define RCK_CTRL_RGMII_1000     (RXC_DQSISEL | RXCTL_DMWTLAT(2) | DQSI1(16))
338 #define RCK_CTRL_RGMII_10_100   RXCTL_DMWTLAT(2)
339
340 /* TRGMII RXC control register */
341 #define TRGMII_TCK_CTRL         0x10340
342 #define TXCTL_DMWTLAT(x)        ((x << 16) & GENMASK(18, 16))
343 #define TXC_INV                 BIT(30)
344 #define TCK_CTRL_RGMII_1000     TXCTL_DMWTLAT(2)
345 #define TCK_CTRL_RGMII_10_100   (TXC_INV | TXCTL_DMWTLAT(2))
346
347 /* TRGMII Interface mode register */
348 #define INTF_MODE               0x10390
349 #define TRGMII_INTF_DIS         BIT(0)
350 #define TRGMII_MODE             BIT(1)
351 #define TRGMII_CENTRAL_ALIGNED  BIT(2)
352 #define INTF_MODE_RGMII_1000    (TRGMII_MODE | TRGMII_CENTRAL_ALIGNED)
353 #define INTF_MODE_RGMII_10_100  0
354
355 /* GPIO port control registers for GMAC 2*/
356 #define GPIO_OD33_CTRL8         0x4c0
357 #define GPIO_BIAS_CTRL          0xed0
358 #define GPIO_DRV_SEL10          0xf00
359
360 /* ethernet subsystem chip id register */
361 #define ETHSYS_CHIPID0_3        0x0
362 #define ETHSYS_CHIPID4_7        0x4
363 #define MT7623_ETH              7623
364 #define MT7622_ETH              7622
365
366 /* ethernet subsystem config register */
367 #define ETHSYS_SYSCFG0          0x14
368 #define SYSCFG0_GE_MASK         0x3
369 #define SYSCFG0_GE_MODE(x, y)   (x << (12 + (y * 2)))
370 #define SYSCFG0_SGMII_MASK      (3 << 8)
371 #define SYSCFG0_SGMII_GMAC1     ((2 << 8) & GENMASK(9, 8))
372 #define SYSCFG0_SGMII_GMAC2     ((3 << 8) & GENMASK(9, 8))
373
374 /* ethernet subsystem clock register */
375 #define ETHSYS_CLKCFG0          0x2c
376 #define ETHSYS_TRGMII_CLK_SEL362_5      BIT(11)
377
378 /* ethernet reset control register */
379 #define ETHSYS_RSTCTRL          0x34
380 #define RSTCTRL_FE              BIT(6)
381 #define RSTCTRL_PPE             BIT(31)
382
383 /* SGMII subsystem config registers */
384 /* Register to auto-negotiation restart */
385 #define SGMSYS_PCS_CONTROL_1    0x0
386 #define SGMII_AN_RESTART        BIT(9)
387
388 /* Register to programmable link timer, the unit in 2 * 8ns */
389 #define SGMSYS_PCS_LINK_TIMER   0x18
390 #define SGMII_LINK_TIMER_DEFAULT        (0x186a0 & GENMASK(19, 0))
391
392 /* Register to control remote fault */
393 #define SGMSYS_SGMII_MODE       0x20
394 #define SGMII_REMOTE_FAULT_DIS  BIT(8)
395
396 /* Register to power up QPHY */
397 #define SGMSYS_QPHY_PWR_STATE_CTRL 0xe8
398 #define SGMII_PHYA_PWD          BIT(4)
399
400 struct mtk_rx_dma {
401         unsigned int rxd1;
402         unsigned int rxd2;
403         unsigned int rxd3;
404         unsigned int rxd4;
405 } __packed __aligned(4);
406
407 struct mtk_tx_dma {
408         unsigned int txd1;
409         unsigned int txd2;
410         unsigned int txd3;
411         unsigned int txd4;
412 } __packed __aligned(4);
413
414 struct mtk_eth;
415 struct mtk_mac;
416
417 /* struct mtk_hw_stats - the structure that holds the traffic statistics.
418  * @stats_lock:         make sure that stats operations are atomic
419  * @reg_offset:         the status register offset of the SoC
420  * @syncp:              the refcount
421  *
422  * All of the supported SoCs have hardware counters for traffic statistics.
423  * Whenever the status IRQ triggers we can read the latest stats from these
424  * counters and store them in this struct.
425  */
426 struct mtk_hw_stats {
427         u64 tx_bytes;
428         u64 tx_packets;
429         u64 tx_skip;
430         u64 tx_collisions;
431         u64 rx_bytes;
432         u64 rx_packets;
433         u64 rx_overflow;
434         u64 rx_fcs_errors;
435         u64 rx_short_errors;
436         u64 rx_long_errors;
437         u64 rx_checksum_errors;
438         u64 rx_flow_control_packets;
439
440         spinlock_t              stats_lock;
441         u32                     reg_offset;
442         struct u64_stats_sync   syncp;
443 };
444
445 enum mtk_tx_flags {
446         /* PDMA descriptor can point at 1-2 segments. This enum allows us to
447          * track how memory was allocated so that it can be freed properly.
448          */
449         MTK_TX_FLAGS_SINGLE0    = 0x01,
450         MTK_TX_FLAGS_PAGE0      = 0x02,
451
452         /* MTK_TX_FLAGS_FPORTx allows tracking which port the transmitted
453          * SKB out instead of looking up through hardware TX descriptor.
454          */
455         MTK_TX_FLAGS_FPORT0     = 0x04,
456         MTK_TX_FLAGS_FPORT1     = 0x08,
457 };
458
459 /* This enum allows us to identify how the clock is defined on the array of the
460  * clock in the order
461  */
462 enum mtk_clks_map {
463         MTK_CLK_ETHIF,
464         MTK_CLK_ESW,
465         MTK_CLK_GP0,
466         MTK_CLK_GP1,
467         MTK_CLK_GP2,
468         MTK_CLK_TRGPLL,
469         MTK_CLK_SGMII_TX_250M,
470         MTK_CLK_SGMII_RX_250M,
471         MTK_CLK_SGMII_CDR_REF,
472         MTK_CLK_SGMII_CDR_FB,
473         MTK_CLK_SGMII_CK,
474         MTK_CLK_ETH2PLL,
475         MTK_CLK_MAX
476 };
477
478 #define MT7623_CLKS_BITMAP      (BIT(MTK_CLK_ETHIF) | BIT(MTK_CLK_ESW) |  \
479                                  BIT(MTK_CLK_GP1) | BIT(MTK_CLK_GP2) | \
480                                  BIT(MTK_CLK_TRGPLL))
481 #define MT7622_CLKS_BITMAP      (BIT(MTK_CLK_ETHIF) | BIT(MTK_CLK_ESW) |  \
482                                  BIT(MTK_CLK_GP0) | BIT(MTK_CLK_GP1) | \
483                                  BIT(MTK_CLK_GP2) | \
484                                  BIT(MTK_CLK_SGMII_TX_250M) | \
485                                  BIT(MTK_CLK_SGMII_RX_250M) | \
486                                  BIT(MTK_CLK_SGMII_CDR_REF) | \
487                                  BIT(MTK_CLK_SGMII_CDR_FB) | \
488                                  BIT(MTK_CLK_SGMII_CK) | \
489                                  BIT(MTK_CLK_ETH2PLL))
490 enum mtk_dev_state {
491         MTK_HW_INIT,
492         MTK_RESETTING
493 };
494
495 /* struct mtk_tx_buf -  This struct holds the pointers to the memory pointed at
496  *                      by the TX descriptor    s
497  * @skb:                The SKB pointer of the packet being sent
498  * @dma_addr0:          The base addr of the first segment
499  * @dma_len0:           The length of the first segment
500  * @dma_addr1:          The base addr of the second segment
501  * @dma_len1:           The length of the second segment
502  */
503 struct mtk_tx_buf {
504         struct sk_buff *skb;
505         u32 flags;
506         DEFINE_DMA_UNMAP_ADDR(dma_addr0);
507         DEFINE_DMA_UNMAP_LEN(dma_len0);
508         DEFINE_DMA_UNMAP_ADDR(dma_addr1);
509         DEFINE_DMA_UNMAP_LEN(dma_len1);
510 };
511
512 /* struct mtk_tx_ring - This struct holds info describing a TX ring
513  * @dma:                The descriptor ring
514  * @buf:                The memory pointed at by the ring
515  * @phys:               The physical addr of tx_buf
516  * @next_free:          Pointer to the next free descriptor
517  * @last_free:          Pointer to the last free descriptor
518  * @thresh:             The threshold of minimum amount of free descriptors
519  * @free_count:         QDMA uses a linked list. Track how many free descriptors
520  *                      are present
521  */
522 struct mtk_tx_ring {
523         struct mtk_tx_dma *dma;
524         struct mtk_tx_buf *buf;
525         dma_addr_t phys;
526         struct mtk_tx_dma *next_free;
527         struct mtk_tx_dma *last_free;
528         u16 thresh;
529         atomic_t free_count;
530 };
531
532 /* PDMA rx ring mode */
533 enum mtk_rx_flags {
534         MTK_RX_FLAGS_NORMAL = 0,
535         MTK_RX_FLAGS_HWLRO,
536         MTK_RX_FLAGS_QDMA,
537 };
538
539 /* struct mtk_rx_ring - This struct holds info describing a RX ring
540  * @dma:                The descriptor ring
541  * @data:               The memory pointed at by the ring
542  * @phys:               The physical addr of rx_buf
543  * @frag_size:          How big can each fragment be
544  * @buf_size:           The size of each packet buffer
545  * @calc_idx:           The current head of ring
546  */
547 struct mtk_rx_ring {
548         struct mtk_rx_dma *dma;
549         u8 **data;
550         dma_addr_t phys;
551         u16 frag_size;
552         u16 buf_size;
553         u16 dma_size;
554         bool calc_idx_update;
555         u16 calc_idx;
556         u32 crx_idx_reg;
557 };
558
559 #define MTK_TRGMII                      BIT(0)
560 #define MTK_GMAC1_TRGMII                (BIT(1) | MTK_TRGMII)
561 #define MTK_ESW                         BIT(4)
562 #define MTK_GMAC1_ESW                   (BIT(5) | MTK_ESW)
563 #define MTK_SGMII                       BIT(8)
564 #define MTK_GMAC1_SGMII                 (BIT(9) | MTK_SGMII)
565 #define MTK_GMAC2_SGMII                 (BIT(10) | MTK_SGMII)
566 #define MTK_DUAL_GMAC_SHARED_SGMII      (BIT(11) | MTK_GMAC1_SGMII | \
567                                          MTK_GMAC2_SGMII)
568 #define MTK_HAS_CAPS(caps, _x)          (((caps) & (_x)) == (_x))
569
570 /* struct mtk_eth_data -        This is the structure holding all differences
571  *                              among various plaforms
572  * @caps                        Flags shown the extra capability for the SoC
573  * @required_clks               Flags shown the bitmap for required clocks on
574  *                              the target SoC
575  */
576 struct mtk_soc_data {
577         u32             caps;
578         u32             required_clks;
579 };
580
581 /* currently no SoC has more than 2 macs */
582 #define MTK_MAX_DEVS                    2
583
584 /* struct mtk_eth -     This is the main datasructure for holding the state
585  *                      of the driver
586  * @dev:                The device pointer
587  * @base:               The mapped register i/o base
588  * @page_lock:          Make sure that register operations are atomic
589  * @tx_irq__lock:       Make sure that IRQ register operations are atomic
590  * @rx_irq__lock:       Make sure that IRQ register operations are atomic
591  * @dummy_dev:          we run 2 netdevs on 1 physical DMA ring and need a
592  *                      dummy for NAPI to work
593  * @netdev:             The netdev instances
594  * @mac:                Each netdev is linked to a physical MAC
595  * @irq:                The IRQ that we are using
596  * @msg_enable:         Ethtool msg level
597  * @ethsys:             The register map pointing at the range used to setup
598  *                      MII modes
599  * @sgmiisys:           The register map pointing at the range used to setup
600  *                      SGMII modes
601  * @pctl:               The register map pointing at the range used to setup
602  *                      GMAC port drive/slew values
603  * @dma_refcnt:         track how many netdevs are using the DMA engine
604  * @tx_ring:            Pointer to the memory holding info about the TX ring
605  * @rx_ring:            Pointer to the memory holding info about the RX ring
606  * @rx_ring_qdma:       Pointer to the memory holding info about the QDMA RX ring
607  * @tx_napi:            The TX NAPI struct
608  * @rx_napi:            The RX NAPI struct
609  * @scratch_ring:       Newer SoCs need memory for a second HW managed TX ring
610  * @phy_scratch_ring:   physical address of scratch_ring
611  * @scratch_head:       The scratch memory that scratch_ring points to.
612  * @clks:               clock array for all clocks required
613  * @mii_bus:            If there is a bus we need to create an instance for it
614  * @pending_work:       The workqueue used to reset the dma ring
615  * @state:              Initialization and runtime state of the device
616  * @soc:                Holding specific data among vaious SoCs
617  */
618
619 struct mtk_eth {
620         struct device                   *dev;
621         void __iomem                    *base;
622         spinlock_t                      page_lock;
623         spinlock_t                      tx_irq_lock;
624         spinlock_t                      rx_irq_lock;
625         struct net_device               dummy_dev;
626         struct net_device               *netdev[MTK_MAX_DEVS];
627         struct mtk_mac                  *mac[MTK_MAX_DEVS];
628         int                             irq[3];
629         u32                             msg_enable;
630         unsigned long                   sysclk;
631         struct regmap                   *ethsys;
632         struct regmap                   *sgmiisys;
633         struct regmap                   *pctl;
634         u32                             chip_id;
635         bool                            hwlro;
636         atomic_t                        dma_refcnt;
637         struct mtk_tx_ring              tx_ring;
638         struct mtk_rx_ring              rx_ring[MTK_MAX_RX_RING_NUM];
639         struct mtk_rx_ring              rx_ring_qdma;
640         struct napi_struct              tx_napi;
641         struct napi_struct              rx_napi;
642         struct mtk_tx_dma               *scratch_ring;
643         dma_addr_t                      phy_scratch_ring;
644         void                            *scratch_head;
645         struct clk                      *clks[MTK_CLK_MAX];
646
647         struct mii_bus                  *mii_bus;
648         struct work_struct              pending_work;
649         unsigned long                   state;
650
651         const struct mtk_soc_data       *soc;
652 };
653
654 /* struct mtk_mac -     the structure that holds the info about the MACs of the
655  *                      SoC
656  * @id:                 The number of the MAC
657  * @ge_mode:            Interface mode kept for setup restoring
658  * @of_node:            Our devicetree node
659  * @hw:                 Backpointer to our main datastruture
660  * @hw_stats:           Packet statistics counter
661  * @trgmii              Indicate if the MAC uses TRGMII connected to internal
662                         switch
663  */
664 struct mtk_mac {
665         int                             id;
666         int                             ge_mode;
667         struct device_node              *of_node;
668         struct mtk_eth                  *hw;
669         struct mtk_hw_stats             *hw_stats;
670         __be32                          hwlro_ip[MTK_MAX_LRO_IP_CNT];
671         int                             hwlro_ip_cnt;
672         bool                            trgmii;
673 };
674
675 /* the struct describing the SoC. these are declared in the soc_xyz.c files */
676 extern const struct of_device_id of_mtk_match[];
677
678 /* read the hardware status register */
679 void mtk_stats_update_mac(struct mtk_mac *mac);
680
681 void mtk_w32(struct mtk_eth *eth, u32 val, unsigned reg);
682 u32 mtk_r32(struct mtk_eth *eth, unsigned reg);
683
684 #endif /* MTK_ETH_H */