GNU Linux-libre 4.14.266-gnu1
[releases.git] / drivers / staging / media / atomisp / pci / atomisp2 / css2400 / css_2401_system / spmem_dump.c
1 /*
2  * Support for Intel Camera Imaging ISP subsystem.
3  * Copyright (c) 2015, Intel Corporation.
4  *
5  * This program is free software; you can redistribute it and/or modify it
6  * under the terms and conditions of the GNU General Public License,
7  * version 2, as published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  */
14
15 #ifndef _sp_map_h_
16 #define _sp_map_h_
17
18
19 #ifndef _hrt_dummy_use_blob_sp
20 #define _hrt_dummy_use_blob_sp()
21 #endif
22
23 #define _hrt_cell_load_program_sp(proc) _hrt_cell_load_program_embedded(proc, sp)
24
25 #ifndef ISP2401
26 /* function input_system_acquisition_stop: ADE */
27 #else
28 /* function input_system_acquisition_stop: AD8 */
29 #endif
30
31 #ifndef ISP2401
32 /* function longjmp: 684E */
33 #else
34 /* function longjmp: 69C1 */
35 #endif
36
37 #ifndef HIVE_MULTIPLE_PROGRAMS
38 #ifndef HIVE_MEM_HIVE_IF_SRST_MASK
39 #define HIVE_MEM_HIVE_IF_SRST_MASK scalar_processor_2400_dmem
40 #define HIVE_ADDR_HIVE_IF_SRST_MASK 0x1C8
41 #define HIVE_SIZE_HIVE_IF_SRST_MASK 16
42 #else
43 #endif
44 #endif
45 #define HIVE_MEM_sp_HIVE_IF_SRST_MASK scalar_processor_2400_dmem
46 #define HIVE_ADDR_sp_HIVE_IF_SRST_MASK 0x1C8
47 #define HIVE_SIZE_sp_HIVE_IF_SRST_MASK 16
48
49 #ifndef ISP2401
50 /* function tmpmem_init_dmem: 6599 */
51 #else
52 /* function tmpmem_init_dmem: 66D4 */
53 #endif
54
55 #ifndef ISP2401
56 /* function ia_css_isys_sp_token_map_receive_ack: 5EDD */
57 #else
58 /* function ia_css_isys_sp_token_map_receive_ack: 6018 */
59 #endif
60
61 #ifndef ISP2401
62 /* function ia_css_dmaproxy_sp_set_addr_B: 3345 */
63 #else
64 /* function ia_css_dmaproxy_sp_set_addr_B: 3539 */
65
66 /* function ia_css_pipe_data_init_tagger_resources: A4F */
67 #endif
68
69 /* function debug_buffer_set_ddr_addr: DD */
70
71 #ifndef ISP2401
72 /* function receiver_port_reg_load: AC2 */
73 #else
74 /* function receiver_port_reg_load: ABC */
75 #endif
76
77 #ifndef HIVE_MULTIPLE_PROGRAMS
78 #ifndef HIVE_MEM_vbuf_mipi
79 #define HIVE_MEM_vbuf_mipi scalar_processor_2400_dmem
80 #ifndef ISP2401
81 #define HIVE_ADDR_vbuf_mipi 0x631C
82 #else
83 #define HIVE_ADDR_vbuf_mipi 0x6378
84 #endif
85 #define HIVE_SIZE_vbuf_mipi 12
86 #else
87 #endif
88 #endif
89 #define HIVE_MEM_sp_vbuf_mipi scalar_processor_2400_dmem
90 #ifndef ISP2401
91 #define HIVE_ADDR_sp_vbuf_mipi 0x631C
92 #else
93 #define HIVE_ADDR_sp_vbuf_mipi 0x6378
94 #endif
95 #define HIVE_SIZE_sp_vbuf_mipi 12
96
97 #ifndef ISP2401
98 /* function ia_css_event_sp_decode: 3536 */
99 #else
100 /* function ia_css_event_sp_decode: 372A */
101 #endif
102
103 #ifndef ISP2401
104 /* function ia_css_queue_get_size: 48BE */
105 #else
106 /* function ia_css_queue_get_size: 4B46 */
107 #endif
108
109 #ifndef ISP2401
110 /* function ia_css_queue_load: 4EFF */
111 #else
112 /* function ia_css_queue_load: 515D */
113 #endif
114
115 #ifndef ISP2401
116 /* function setjmp: 6857 */
117 #else
118 /* function setjmp: 69CA */
119 #endif
120
121 #ifndef HIVE_MULTIPLE_PROGRAMS
122 #ifndef HIVE_MEM_sem_for_sp2host_isys_event_queue
123 #define HIVE_MEM_sem_for_sp2host_isys_event_queue scalar_processor_2400_dmem
124 #ifndef ISP2401
125 #define HIVE_ADDR_sem_for_sp2host_isys_event_queue 0x4684
126 #else
127 #define HIVE_ADDR_sem_for_sp2host_isys_event_queue 0x46CC
128 #endif
129 #define HIVE_SIZE_sem_for_sp2host_isys_event_queue 20
130 #else
131 #endif
132 #endif
133 #define HIVE_MEM_sp_sem_for_sp2host_isys_event_queue scalar_processor_2400_dmem
134 #ifndef ISP2401
135 #define HIVE_ADDR_sp_sem_for_sp2host_isys_event_queue 0x4684
136 #else
137 #define HIVE_ADDR_sp_sem_for_sp2host_isys_event_queue 0x46CC
138 #endif
139 #define HIVE_SIZE_sp_sem_for_sp2host_isys_event_queue 20
140
141 #ifndef ISP2401
142 /* function ia_css_dmaproxy_sp_wait_for_ack: 6E07 */
143 #else
144 /* function ia_css_dmaproxy_sp_wait_for_ack: 6F4B */
145 #endif
146
147 #ifndef ISP2401
148 /* function ia_css_sp_rawcopy_func: 5124 */
149 #else
150 /* function ia_css_sp_rawcopy_func: 5382 */
151 #endif
152
153 #ifndef ISP2401
154 /* function ia_css_tagger_buf_sp_pop_marked: 2A10 */
155 #else
156 /* function ia_css_tagger_buf_sp_pop_marked: 2BB2 */
157 #endif
158
159 #ifndef HIVE_MULTIPLE_PROGRAMS
160 #ifndef HIVE_MEM_isp_stage
161 #define HIVE_MEM_isp_stage scalar_processor_2400_dmem
162 #ifndef ISP2401
163 #define HIVE_ADDR_isp_stage 0x5C00
164 #else
165 #define HIVE_ADDR_isp_stage 0x5C60
166 #endif
167 #define HIVE_SIZE_isp_stage 832
168 #else
169 #endif
170 #endif
171 #define HIVE_MEM_sp_isp_stage scalar_processor_2400_dmem
172 #ifndef ISP2401
173 #define HIVE_ADDR_sp_isp_stage 0x5C00
174 #else
175 #define HIVE_ADDR_sp_isp_stage 0x5C60
176 #endif
177 #define HIVE_SIZE_sp_isp_stage 832
178
179 #ifndef HIVE_MULTIPLE_PROGRAMS
180 #ifndef HIVE_MEM_vbuf_raw
181 #define HIVE_MEM_vbuf_raw scalar_processor_2400_dmem
182 #ifndef ISP2401
183 #define HIVE_ADDR_vbuf_raw 0x2F4
184 #else
185 #define HIVE_ADDR_vbuf_raw 0x30C
186 #endif
187 #define HIVE_SIZE_vbuf_raw 4
188 #else
189 #endif
190 #endif
191 #define HIVE_MEM_sp_vbuf_raw scalar_processor_2400_dmem
192 #ifndef ISP2401
193 #define HIVE_ADDR_sp_vbuf_raw 0x2F4
194 #else
195 #define HIVE_ADDR_sp_vbuf_raw 0x30C
196 #endif
197 #define HIVE_SIZE_sp_vbuf_raw 4
198
199 #ifndef ISP2401
200 /* function ia_css_sp_bin_copy_func: 504B */
201 #else
202 /* function ia_css_sp_bin_copy_func: 52A9 */
203 #endif
204
205 #ifndef ISP2401
206 /* function ia_css_queue_item_store: 4C4D */
207 #else
208 /* function ia_css_queue_item_store: 4EAB */
209 #endif
210
211 #ifndef HIVE_MULTIPLE_PROGRAMS
212 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_metadata_bufs
213 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_metadata_bufs scalar_processor_2400_dmem
214 #ifndef ISP2401
215 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_metadata_bufs 0x4AA0
216 #else
217 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_metadata_bufs 0x4AFC
218 #endif
219 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_metadata_bufs 20
220 #else
221 #endif
222 #endif
223 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_metadata_bufs scalar_processor_2400_dmem
224 #ifndef ISP2401
225 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_metadata_bufs 0x4AA0
226 #else
227 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_metadata_bufs 0x4AFC
228 #endif
229 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_metadata_bufs 20
230
231 #ifndef HIVE_MULTIPLE_PROGRAMS
232 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_buffer_bufs
233 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_buffer_bufs scalar_processor_2400_dmem
234 #ifndef ISP2401
235 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_buffer_bufs 0x4AB4
236 #else
237 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_buffer_bufs 0x4B10
238 #endif
239 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_buffer_bufs 160
240 #else
241 #endif
242 #endif
243 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_buffer_bufs scalar_processor_2400_dmem
244 #ifndef ISP2401
245 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_buffer_bufs 0x4AB4
246 #else
247 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_buffer_bufs 0x4B10
248 #endif
249 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_buffer_bufs 160
250
251 /* function sp_start_isp: 45D */
252
253 #ifndef HIVE_MULTIPLE_PROGRAMS
254 #ifndef HIVE_MEM_sp_binary_group
255 #define HIVE_MEM_sp_binary_group scalar_processor_2400_dmem
256 #ifndef ISP2401
257 #define HIVE_ADDR_sp_binary_group 0x5FF0
258 #else
259 #define HIVE_ADDR_sp_binary_group 0x6050
260 #endif
261 #define HIVE_SIZE_sp_binary_group 32
262 #else
263 #endif
264 #endif
265 #define HIVE_MEM_sp_sp_binary_group scalar_processor_2400_dmem
266 #ifndef ISP2401
267 #define HIVE_ADDR_sp_sp_binary_group 0x5FF0
268 #else
269 #define HIVE_ADDR_sp_sp_binary_group 0x6050
270 #endif
271 #define HIVE_SIZE_sp_sp_binary_group 32
272
273 #ifndef HIVE_MULTIPLE_PROGRAMS
274 #ifndef HIVE_MEM_sp_sw_state
275 #define HIVE_MEM_sp_sw_state scalar_processor_2400_dmem
276 #ifndef ISP2401
277 #define HIVE_ADDR_sp_sw_state 0x62AC
278 #else
279 #define HIVE_ADDR_sp_sw_state 0x6308
280 #endif
281 #define HIVE_SIZE_sp_sw_state 4
282 #else
283 #endif
284 #endif
285 #define HIVE_MEM_sp_sp_sw_state scalar_processor_2400_dmem
286 #ifndef ISP2401
287 #define HIVE_ADDR_sp_sp_sw_state 0x62AC
288 #else
289 #define HIVE_ADDR_sp_sp_sw_state 0x6308
290 #endif
291 #define HIVE_SIZE_sp_sp_sw_state 4
292
293 #ifndef ISP2401
294 /* function ia_css_thread_sp_main: D5B */
295 #else
296 /* function ia_css_thread_sp_main: D50 */
297 #endif
298
299 #ifndef ISP2401
300 /* function ia_css_ispctrl_sp_init_internal_buffers: 373C */
301 #else
302 /* function ia_css_ispctrl_sp_init_internal_buffers: 396B */
303 #endif
304
305 #ifndef HIVE_MULTIPLE_PROGRAMS
306 #ifndef HIVE_MEM_sp2host_psys_event_queue_handle
307 #define HIVE_MEM_sp2host_psys_event_queue_handle scalar_processor_2400_dmem
308 #ifndef ISP2401
309 #define HIVE_ADDR_sp2host_psys_event_queue_handle 0x4B54
310 #else
311 #define HIVE_ADDR_sp2host_psys_event_queue_handle 0x4BB0
312 #endif
313 #define HIVE_SIZE_sp2host_psys_event_queue_handle 12
314 #else
315 #endif
316 #endif
317 #define HIVE_MEM_sp_sp2host_psys_event_queue_handle scalar_processor_2400_dmem
318 #ifndef ISP2401
319 #define HIVE_ADDR_sp_sp2host_psys_event_queue_handle 0x4B54
320 #else
321 #define HIVE_ADDR_sp_sp2host_psys_event_queue_handle 0x4BB0
322 #endif
323 #define HIVE_SIZE_sp_sp2host_psys_event_queue_handle 12
324
325 #ifndef HIVE_MULTIPLE_PROGRAMS
326 #ifndef HIVE_MEM_sem_for_sp2host_psys_event_queue
327 #define HIVE_MEM_sem_for_sp2host_psys_event_queue scalar_processor_2400_dmem
328 #ifndef ISP2401
329 #define HIVE_ADDR_sem_for_sp2host_psys_event_queue 0x4698
330 #else
331 #define HIVE_ADDR_sem_for_sp2host_psys_event_queue 0x46E0
332 #endif
333 #define HIVE_SIZE_sem_for_sp2host_psys_event_queue 20
334 #else
335 #endif
336 #endif
337 #define HIVE_MEM_sp_sem_for_sp2host_psys_event_queue scalar_processor_2400_dmem
338 #ifndef ISP2401
339 #define HIVE_ADDR_sp_sem_for_sp2host_psys_event_queue 0x4698
340 #else
341 #define HIVE_ADDR_sp_sem_for_sp2host_psys_event_queue 0x46E0
342 #endif
343 #define HIVE_SIZE_sp_sem_for_sp2host_psys_event_queue 20
344
345 #ifndef ISP2401
346 /* function ia_css_tagger_sp_propagate_frame: 2429 */
347
348 #ifndef HIVE_MULTIPLE_PROGRAMS
349 #ifndef HIVE_MEM_sp_stop_copy_preview
350 #define HIVE_MEM_sp_stop_copy_preview scalar_processor_2400_dmem
351 #define HIVE_ADDR_sp_stop_copy_preview 0x6290
352 #define HIVE_SIZE_sp_stop_copy_preview 4
353 #else
354 #endif
355 #endif
356 #define HIVE_MEM_sp_sp_stop_copy_preview scalar_processor_2400_dmem
357 #define HIVE_ADDR_sp_sp_stop_copy_preview 0x6290
358 #define HIVE_SIZE_sp_sp_stop_copy_preview 4
359 #else
360 /* function ia_css_tagger_sp_propagate_frame: 2479 */
361 #endif
362
363 #ifndef ISP2401
364 /* function input_system_reg_load: B17 */
365 #else
366 /* function input_system_reg_load: B11 */
367 #endif
368
369 #ifndef HIVE_MULTIPLE_PROGRAMS
370 #ifndef HIVE_MEM_vbuf_handles
371 #define HIVE_MEM_vbuf_handles scalar_processor_2400_dmem
372 #ifndef ISP2401
373 #define HIVE_ADDR_vbuf_handles 0x6328
374 #else
375 #define HIVE_ADDR_vbuf_handles 0x6384
376 #endif
377 #define HIVE_SIZE_vbuf_handles 960
378 #else
379 #endif
380 #endif
381 #define HIVE_MEM_sp_vbuf_handles scalar_processor_2400_dmem
382 #ifndef ISP2401
383 #define HIVE_ADDR_sp_vbuf_handles 0x6328
384 #else
385 #define HIVE_ADDR_sp_vbuf_handles 0x6384
386 #endif
387 #define HIVE_SIZE_sp_vbuf_handles 960
388
389 #ifndef ISP2401
390 /* function ia_css_queue_store: 4DB3 */
391
392 /* function ia_css_sp_flash_register: 2C45 */
393 #else
394 /* function ia_css_queue_store: 5011 */
395 #endif
396
397 #ifndef ISP2401
398 /* function ia_css_sp_rawcopy_dummy_function: 566B */
399 #else
400 /* function ia_css_sp_flash_register: 2DE7 */
401 #endif
402
403 #ifndef ISP2401
404 /* function ia_css_isys_sp_backend_create: 5B50 */
405 #else
406 /* function ia_css_isys_sp_backend_create: 5C8B */
407 #endif
408
409 #ifndef ISP2401
410 /* function ia_css_pipeline_sp_init: 184C */
411 #else
412 /* function ia_css_pipeline_sp_init: 1886 */
413 #endif
414
415 #ifndef ISP2401
416 /* function ia_css_tagger_sp_configure: 2319 */
417 #else
418 /* function ia_css_tagger_sp_configure: 2369 */
419 #endif
420
421 #ifndef ISP2401
422 /* function ia_css_ispctrl_sp_end_binary: 357F */
423 #else
424 /* function ia_css_ispctrl_sp_end_binary: 3773 */
425 #endif
426
427 #ifndef HIVE_MULTIPLE_PROGRAMS
428 #ifndef HIVE_MEM_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs
429 #define HIVE_MEM_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs scalar_processor_2400_dmem
430 #ifndef ISP2401
431 #define HIVE_ADDR_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs 0x4B60
432 #else
433 #define HIVE_ADDR_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs 0x4BBC
434 #endif
435 #define HIVE_SIZE_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs 20
436 #else
437 #endif
438 #endif
439 #define HIVE_MEM_sp_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs scalar_processor_2400_dmem
440 #ifndef ISP2401
441 #define HIVE_ADDR_sp_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs 0x4B60
442 #else
443 #define HIVE_ADDR_sp_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs 0x4BBC
444 #endif
445 #define HIVE_SIZE_sp_ia_css_bufq_sp_h_pipe_private_per_frame_ddr_ptrs 20
446
447 #ifndef ISP2401
448 /* function receiver_port_reg_store: AC9 */
449 #else
450 /* function receiver_port_reg_store: AC3 */
451 #endif
452
453 #ifndef HIVE_MULTIPLE_PROGRAMS
454 #ifndef HIVE_MEM_event_is_pending_mask
455 #define HIVE_MEM_event_is_pending_mask scalar_processor_2400_dmem
456 #define HIVE_ADDR_event_is_pending_mask 0x5C
457 #define HIVE_SIZE_event_is_pending_mask 44
458 #else
459 #endif
460 #endif
461 #define HIVE_MEM_sp_event_is_pending_mask scalar_processor_2400_dmem
462 #define HIVE_ADDR_sp_event_is_pending_mask 0x5C
463 #define HIVE_SIZE_sp_event_is_pending_mask 44
464
465 #ifndef HIVE_MULTIPLE_PROGRAMS
466 #ifndef HIVE_MEM_sp_all_cb_elems_frame
467 #define HIVE_MEM_sp_all_cb_elems_frame scalar_processor_2400_dmem
468 #ifndef ISP2401
469 #define HIVE_ADDR_sp_all_cb_elems_frame 0x46AC
470 #else
471 #define HIVE_ADDR_sp_all_cb_elems_frame 0x46F4
472 #endif
473 #define HIVE_SIZE_sp_all_cb_elems_frame 16
474 #else
475 #endif
476 #endif
477 #define HIVE_MEM_sp_sp_all_cb_elems_frame scalar_processor_2400_dmem
478 #ifndef ISP2401
479 #define HIVE_ADDR_sp_sp_all_cb_elems_frame 0x46AC
480 #else
481 #define HIVE_ADDR_sp_sp_all_cb_elems_frame 0x46F4
482 #endif
483 #define HIVE_SIZE_sp_sp_all_cb_elems_frame 16
484
485 #ifndef HIVE_MULTIPLE_PROGRAMS
486 #ifndef HIVE_MEM_sp2host_isys_event_queue_handle
487 #define HIVE_MEM_sp2host_isys_event_queue_handle scalar_processor_2400_dmem
488 #ifndef ISP2401
489 #define HIVE_ADDR_sp2host_isys_event_queue_handle 0x4B74
490 #else
491 #define HIVE_ADDR_sp2host_isys_event_queue_handle 0x4BD0
492 #endif
493 #define HIVE_SIZE_sp2host_isys_event_queue_handle 12
494 #else
495 #endif
496 #endif
497 #define HIVE_MEM_sp_sp2host_isys_event_queue_handle scalar_processor_2400_dmem
498 #ifndef ISP2401
499 #define HIVE_ADDR_sp_sp2host_isys_event_queue_handle 0x4B74
500 #else
501 #define HIVE_ADDR_sp_sp2host_isys_event_queue_handle 0x4BD0
502 #endif
503 #define HIVE_SIZE_sp_sp2host_isys_event_queue_handle 12
504
505 #ifndef HIVE_MULTIPLE_PROGRAMS
506 #ifndef HIVE_MEM_host_sp_com
507 #define HIVE_MEM_host_sp_com scalar_processor_2400_dmem
508 #ifndef ISP2401
509 #define HIVE_ADDR_host_sp_com 0x4114
510 #else
511 #define HIVE_ADDR_host_sp_com 0x4134
512 #endif
513 #define HIVE_SIZE_host_sp_com 220
514 #else
515 #endif
516 #endif
517 #define HIVE_MEM_sp_host_sp_com scalar_processor_2400_dmem
518 #ifndef ISP2401
519 #define HIVE_ADDR_sp_host_sp_com 0x4114
520 #else
521 #define HIVE_ADDR_sp_host_sp_com 0x4134
522 #endif
523 #define HIVE_SIZE_sp_host_sp_com 220
524
525 #ifndef ISP2401
526 /* function ia_css_queue_get_free_space: 4A12 */
527 #else
528 /* function ia_css_queue_get_free_space: 4C70 */
529 #endif
530
531 #ifndef ISP2401
532 /* function exec_image_pipe: 6C4 */
533 #else
534 /* function exec_image_pipe: 658 */
535 #endif
536
537 #ifndef HIVE_MULTIPLE_PROGRAMS
538 #ifndef HIVE_MEM_sp_init_dmem_data
539 #define HIVE_MEM_sp_init_dmem_data scalar_processor_2400_dmem
540 #ifndef ISP2401
541 #define HIVE_ADDR_sp_init_dmem_data 0x62B0
542 #else
543 #define HIVE_ADDR_sp_init_dmem_data 0x630C
544 #endif
545 #define HIVE_SIZE_sp_init_dmem_data 24
546 #else
547 #endif
548 #endif
549 #define HIVE_MEM_sp_sp_init_dmem_data scalar_processor_2400_dmem
550 #ifndef ISP2401
551 #define HIVE_ADDR_sp_sp_init_dmem_data 0x62B0
552 #else
553 #define HIVE_ADDR_sp_sp_init_dmem_data 0x630C
554 #endif
555 #define HIVE_SIZE_sp_sp_init_dmem_data 24
556
557 #ifndef ISP2401
558 /* function ia_css_sp_metadata_start: 592D */
559 #else
560 /* function ia_css_sp_metadata_start: 5A68 */
561 #endif
562
563 #ifndef ISP2401
564 /* function ia_css_bufq_sp_init_buffer_queues: 2CB4 */
565 #else
566 /* function ia_css_bufq_sp_init_buffer_queues: 2E56 */
567 #endif
568
569 #ifndef ISP2401
570 /* function ia_css_pipeline_sp_stop: 182F */
571 #else
572 /* function ia_css_pipeline_sp_stop: 1869 */
573 #endif
574
575 #ifndef ISP2401
576 /* function ia_css_tagger_sp_connect_pipes: 2803 */
577 #else
578 /* function ia_css_tagger_sp_connect_pipes: 2853 */
579 #endif
580
581 #ifndef ISP2401
582 /* function sp_isys_copy_wait: 70D */
583 #else
584 /* function sp_isys_copy_wait: 6A1 */
585 #endif
586
587 /* function is_isp_debug_buffer_full: 337 */
588
589 #ifndef ISP2401
590 /* function ia_css_dmaproxy_sp_configure_channel_from_info: 32C8 */
591 #else
592 /* function ia_css_dmaproxy_sp_configure_channel_from_info: 34A9 */
593 #endif
594
595 #ifndef ISP2401
596 /* function encode_and_post_timer_event: A30 */
597 #else
598 /* function encode_and_post_timer_event: 9C4 */
599 #endif
600
601 #ifndef HIVE_MULTIPLE_PROGRAMS
602 #ifndef HIVE_MEM_sp_per_frame_data
603 #define HIVE_MEM_sp_per_frame_data scalar_processor_2400_dmem
604 #ifndef ISP2401
605 #define HIVE_ADDR_sp_per_frame_data 0x41F0
606 #else
607 #define HIVE_ADDR_sp_per_frame_data 0x4210
608 #endif
609 #define HIVE_SIZE_sp_per_frame_data 4
610 #else
611 #endif
612 #endif
613 #define HIVE_MEM_sp_sp_per_frame_data scalar_processor_2400_dmem
614 #ifndef ISP2401
615 #define HIVE_ADDR_sp_sp_per_frame_data 0x41F0
616 #else
617 #define HIVE_ADDR_sp_sp_per_frame_data 0x4210
618 #endif
619 #define HIVE_SIZE_sp_sp_per_frame_data 4
620
621 #ifndef ISP2401
622 /* function ia_css_rmgr_sp_vbuf_dequeue: 62ED */
623 #else
624 /* function ia_css_rmgr_sp_vbuf_dequeue: 6428 */
625 #endif
626
627 #ifndef HIVE_MULTIPLE_PROGRAMS
628 #ifndef HIVE_MEM_host2sp_psys_event_queue_handle
629 #define HIVE_MEM_host2sp_psys_event_queue_handle scalar_processor_2400_dmem
630 #ifndef ISP2401
631 #define HIVE_ADDR_host2sp_psys_event_queue_handle 0x4B80
632 #else
633 #define HIVE_ADDR_host2sp_psys_event_queue_handle 0x4BDC
634 #endif
635 #define HIVE_SIZE_host2sp_psys_event_queue_handle 12
636 #else
637 #endif
638 #endif
639 #define HIVE_MEM_sp_host2sp_psys_event_queue_handle scalar_processor_2400_dmem
640 #ifndef ISP2401
641 #define HIVE_ADDR_sp_host2sp_psys_event_queue_handle 0x4B80
642 #else
643 #define HIVE_ADDR_sp_host2sp_psys_event_queue_handle 0x4BDC
644 #endif
645 #define HIVE_SIZE_sp_host2sp_psys_event_queue_handle 12
646
647 #ifndef HIVE_MULTIPLE_PROGRAMS
648 #ifndef HIVE_MEM_xmem_bin_addr
649 #define HIVE_MEM_xmem_bin_addr scalar_processor_2400_dmem
650 #ifndef ISP2401
651 #define HIVE_ADDR_xmem_bin_addr 0x41F4
652 #else
653 #define HIVE_ADDR_xmem_bin_addr 0x4214
654 #endif
655 #define HIVE_SIZE_xmem_bin_addr 4
656 #else
657 #endif
658 #endif
659 #define HIVE_MEM_sp_xmem_bin_addr scalar_processor_2400_dmem
660 #ifndef ISP2401
661 #define HIVE_ADDR_sp_xmem_bin_addr 0x41F4
662 #else
663 #define HIVE_ADDR_sp_xmem_bin_addr 0x4214
664 #endif
665 #define HIVE_SIZE_sp_xmem_bin_addr 4
666
667 #ifndef ISP2401
668 /* function tmr_clock_init: 13FB */
669 #else
670 /* function tmr_clock_init: 141C */
671 #endif
672
673 #ifndef ISP2401
674 /* function ia_css_pipeline_sp_run: 141C */
675 #else
676 /* function ia_css_pipeline_sp_run: 143D */
677 #endif
678
679 #ifndef ISP2401
680 /* function memcpy: 68F7 */
681 #else
682 /* function memcpy: 6A6A */
683 #endif
684
685 #ifndef HIVE_MULTIPLE_PROGRAMS
686 #ifndef HIVE_MEM_GP_DEVICE_BASE
687 #define HIVE_MEM_GP_DEVICE_BASE scalar_processor_2400_dmem
688 #ifndef ISP2401
689 #define HIVE_ADDR_GP_DEVICE_BASE 0x2FC
690 #else
691 #define HIVE_ADDR_GP_DEVICE_BASE 0x314
692 #endif
693 #define HIVE_SIZE_GP_DEVICE_BASE 4
694 #else
695 #endif
696 #endif
697 #define HIVE_MEM_sp_GP_DEVICE_BASE scalar_processor_2400_dmem
698 #ifndef ISP2401
699 #define HIVE_ADDR_sp_GP_DEVICE_BASE 0x2FC
700 #else
701 #define HIVE_ADDR_sp_GP_DEVICE_BASE 0x314
702 #endif
703 #define HIVE_SIZE_sp_GP_DEVICE_BASE 4
704
705 #ifndef HIVE_MULTIPLE_PROGRAMS
706 #ifndef HIVE_MEM_ia_css_thread_sp_ready_queue
707 #define HIVE_MEM_ia_css_thread_sp_ready_queue scalar_processor_2400_dmem
708 #ifndef ISP2401
709 #define HIVE_ADDR_ia_css_thread_sp_ready_queue 0x1E0
710 #else
711 #define HIVE_ADDR_ia_css_thread_sp_ready_queue 0x1E4
712 #endif
713 #define HIVE_SIZE_ia_css_thread_sp_ready_queue 12
714 #else
715 #endif
716 #endif
717 #define HIVE_MEM_sp_ia_css_thread_sp_ready_queue scalar_processor_2400_dmem
718 #ifndef ISP2401
719 #define HIVE_ADDR_sp_ia_css_thread_sp_ready_queue 0x1E0
720 #else
721 #define HIVE_ADDR_sp_ia_css_thread_sp_ready_queue 0x1E4
722 #endif
723 #define HIVE_SIZE_sp_ia_css_thread_sp_ready_queue 12
724
725 #ifndef ISP2401
726 /* function input_system_reg_store: B1E */
727 #else
728 /* function input_system_reg_store: B18 */
729 #endif
730
731 #ifndef ISP2401
732 /* function ia_css_isys_sp_frontend_start: 5D66 */
733 #else
734 /* function ia_css_isys_sp_frontend_start: 5EA1 */
735 #endif
736
737 #ifndef ISP2401
738 /* function ia_css_uds_sp_scale_params: 6600 */
739 #else
740 /* function ia_css_uds_sp_scale_params: 6773 */
741 #endif
742
743 #ifndef ISP2401
744 /* function ia_css_circbuf_increase_size: E40 */
745 #else
746 /* function ia_css_circbuf_increase_size: E35 */
747 #endif
748
749 #ifndef ISP2401
750 /* function __divu: 6875 */
751 #else
752 /* function __divu: 69E8 */
753 #endif
754
755 #ifndef ISP2401
756 /* function ia_css_thread_sp_get_state: C83 */
757 #else
758 /* function ia_css_thread_sp_get_state: C78 */
759 #endif
760
761 #ifndef HIVE_MULTIPLE_PROGRAMS
762 #ifndef HIVE_MEM_sem_for_cont_capt_stop
763 #define HIVE_MEM_sem_for_cont_capt_stop scalar_processor_2400_dmem
764 #ifndef ISP2401
765 #define HIVE_ADDR_sem_for_cont_capt_stop 0x46BC
766 #else
767 #define HIVE_ADDR_sem_for_cont_capt_stop 0x4704
768 #endif
769 #define HIVE_SIZE_sem_for_cont_capt_stop 20
770 #else
771 #endif
772 #endif
773 #define HIVE_MEM_sp_sem_for_cont_capt_stop scalar_processor_2400_dmem
774 #ifndef ISP2401
775 #define HIVE_ADDR_sp_sem_for_cont_capt_stop 0x46BC
776 #else
777 #define HIVE_ADDR_sp_sem_for_cont_capt_stop 0x4704
778 #endif
779 #define HIVE_SIZE_sp_sem_for_cont_capt_stop 20
780
781 #ifndef ISP2401
782 /* function thread_fiber_sp_main: E39 */
783 #else
784 /* function thread_fiber_sp_main: E2E */
785 #endif
786
787 #ifndef HIVE_MULTIPLE_PROGRAMS
788 #ifndef HIVE_MEM_sp_isp_pipe_thread
789 #define HIVE_MEM_sp_isp_pipe_thread scalar_processor_2400_dmem
790 #ifndef ISP2401
791 #define HIVE_ADDR_sp_isp_pipe_thread 0x4800
792 #define HIVE_SIZE_sp_isp_pipe_thread 340
793 #else
794 #define HIVE_ADDR_sp_isp_pipe_thread 0x4848
795 #define HIVE_SIZE_sp_isp_pipe_thread 360
796 #endif
797 #else
798 #endif
799 #endif
800 #define HIVE_MEM_sp_sp_isp_pipe_thread scalar_processor_2400_dmem
801 #ifndef ISP2401
802 #define HIVE_ADDR_sp_sp_isp_pipe_thread 0x4800
803 #define HIVE_SIZE_sp_sp_isp_pipe_thread 340
804 #else
805 #define HIVE_ADDR_sp_sp_isp_pipe_thread 0x4848
806 #define HIVE_SIZE_sp_sp_isp_pipe_thread 360
807 #endif
808
809 #ifndef ISP2401
810 /* function ia_css_parambuf_sp_handle_parameter_sets: 128A */
811 #else
812 /* function ia_css_parambuf_sp_handle_parameter_sets: 127F */
813 #endif
814
815 #ifndef ISP2401
816 /* function ia_css_spctrl_sp_set_state: 595C */
817 #else
818 /* function ia_css_spctrl_sp_set_state: 5A97 */
819 #endif
820
821 #ifndef ISP2401
822 /* function ia_css_thread_sem_sp_signal: 6AF7 */
823 #else
824 /* function ia_css_thread_sem_sp_signal: 6C6C */
825 #endif
826
827 #ifndef HIVE_MULTIPLE_PROGRAMS
828 #ifndef HIVE_MEM_IRQ_BASE
829 #define HIVE_MEM_IRQ_BASE scalar_processor_2400_dmem
830 #define HIVE_ADDR_IRQ_BASE 0x2C
831 #define HIVE_SIZE_IRQ_BASE 16
832 #else
833 #endif
834 #endif
835 #define HIVE_MEM_sp_IRQ_BASE scalar_processor_2400_dmem
836 #define HIVE_ADDR_sp_IRQ_BASE 0x2C
837 #define HIVE_SIZE_sp_IRQ_BASE 16
838
839 #ifndef HIVE_MULTIPLE_PROGRAMS
840 #ifndef HIVE_MEM_TIMED_CTRL_BASE
841 #define HIVE_MEM_TIMED_CTRL_BASE scalar_processor_2400_dmem
842 #define HIVE_ADDR_TIMED_CTRL_BASE 0x40
843 #define HIVE_SIZE_TIMED_CTRL_BASE 4
844 #else
845 #endif
846 #endif
847 #define HIVE_MEM_sp_TIMED_CTRL_BASE scalar_processor_2400_dmem
848 #define HIVE_ADDR_sp_TIMED_CTRL_BASE 0x40
849 #define HIVE_SIZE_sp_TIMED_CTRL_BASE 4
850
851 #ifndef ISP2401
852 /* function ia_css_isys_sp_isr: 6FDC */
853
854 /* function ia_css_isys_sp_generate_exp_id: 60FE */
855 #else
856 /* function ia_css_isys_sp_isr: 7139 */
857 #endif
858
859 #ifndef ISP2401
860 /* function ia_css_rmgr_sp_init: 61E8 */
861 #else
862 /* function ia_css_isys_sp_generate_exp_id: 6239 */
863 #endif
864
865 #ifndef ISP2401
866 /* function ia_css_thread_sem_sp_init: 6BC8 */
867 #else
868 /* function ia_css_rmgr_sp_init: 6323 */
869 #endif
870
871 #ifndef ISP2401
872 #ifndef HIVE_MULTIPLE_PROGRAMS
873 #ifndef HIVE_MEM_is_isp_requested
874 #define HIVE_MEM_is_isp_requested scalar_processor_2400_dmem
875 #define HIVE_ADDR_is_isp_requested 0x308
876 #define HIVE_SIZE_is_isp_requested 4
877 #else
878 #endif
879 #endif
880 #define HIVE_MEM_sp_is_isp_requested scalar_processor_2400_dmem
881 #define HIVE_ADDR_sp_is_isp_requested 0x308
882 #define HIVE_SIZE_sp_is_isp_requested 4
883 #else
884 /* function ia_css_thread_sem_sp_init: 6D3B */
885 #endif
886
887 #ifndef HIVE_MULTIPLE_PROGRAMS
888 #ifndef HIVE_MEM_sem_for_reading_cb_frame
889 #define HIVE_MEM_sem_for_reading_cb_frame scalar_processor_2400_dmem
890 #ifndef ISP2401
891 #define HIVE_ADDR_sem_for_reading_cb_frame 0x46D0
892 #else
893 #define HIVE_ADDR_sem_for_reading_cb_frame 0x4718
894 #endif
895 #define HIVE_SIZE_sem_for_reading_cb_frame 40
896 #else
897 #endif
898 #endif
899 #define HIVE_MEM_sp_sem_for_reading_cb_frame scalar_processor_2400_dmem
900 #ifndef ISP2401
901 #define HIVE_ADDR_sp_sem_for_reading_cb_frame 0x46D0
902 #else
903 #define HIVE_ADDR_sp_sem_for_reading_cb_frame 0x4718
904 #endif
905 #define HIVE_SIZE_sp_sem_for_reading_cb_frame 40
906
907 #ifndef ISP2401
908 /* function ia_css_dmaproxy_sp_execute: 3230 */
909 #else
910 #ifndef HIVE_MULTIPLE_PROGRAMS
911 #ifndef HIVE_MEM_is_isp_requested
912 #define HIVE_MEM_is_isp_requested scalar_processor_2400_dmem
913 #define HIVE_ADDR_is_isp_requested 0x320
914 #define HIVE_SIZE_is_isp_requested 4
915 #else
916 #endif
917 #endif
918 #define HIVE_MEM_sp_is_isp_requested scalar_processor_2400_dmem
919 #define HIVE_ADDR_sp_is_isp_requested 0x320
920 #define HIVE_SIZE_sp_is_isp_requested 4
921
922 /* function ia_css_dmaproxy_sp_execute: 340F */
923 #endif
924
925 #ifndef ISP2401
926 /* function ia_css_queue_is_empty: 48F9 */
927 #else
928 /* function ia_css_queue_is_empty: 7098 */
929 #endif
930
931 #ifndef ISP2401
932 /* function ia_css_pipeline_sp_has_stopped: 1825 */
933 #else
934 /* function ia_css_pipeline_sp_has_stopped: 185F */
935 #endif
936
937 #ifndef ISP2401
938 /* function ia_css_circbuf_extract: F44 */
939 #else
940 /* function ia_css_circbuf_extract: F39 */
941 #endif
942
943 #ifndef ISP2401
944 /* function ia_css_tagger_buf_sp_is_locked_from_start: 2B26 */
945 #else
946 /* function ia_css_tagger_buf_sp_is_locked_from_start: 2CC8 */
947 #endif
948
949 #ifndef HIVE_MULTIPLE_PROGRAMS
950 #ifndef HIVE_MEM_current_sp_thread
951 #define HIVE_MEM_current_sp_thread scalar_processor_2400_dmem
952 #define HIVE_ADDR_current_sp_thread 0x1DC
953 #define HIVE_SIZE_current_sp_thread 4
954 #else
955 #endif
956 #endif
957 #define HIVE_MEM_sp_current_sp_thread scalar_processor_2400_dmem
958 #define HIVE_ADDR_sp_current_sp_thread 0x1DC
959 #define HIVE_SIZE_sp_current_sp_thread 4
960
961 #ifndef ISP2401
962 /* function ia_css_spctrl_sp_get_spid: 5963 */
963 #else
964 /* function ia_css_spctrl_sp_get_spid: 5A9E */
965 #endif
966
967 #ifndef ISP2401
968 /* function ia_css_bufq_sp_reset_buffers: 2D3B */
969 #else
970 /* function ia_css_bufq_sp_reset_buffers: 2EDD */
971 #endif
972
973 #ifndef ISP2401
974 /* function ia_css_dmaproxy_sp_read_byte_addr: 6E35 */
975 #else
976 /* function ia_css_dmaproxy_sp_read_byte_addr: 6F79 */
977 #endif
978
979 #ifndef ISP2401
980 /* function ia_css_rmgr_sp_uninit: 61E1 */
981 #else
982 /* function ia_css_rmgr_sp_uninit: 631C */
983 #endif
984
985 #ifndef HIVE_MULTIPLE_PROGRAMS
986 #ifndef HIVE_MEM_sp_threads_stack
987 #define HIVE_MEM_sp_threads_stack scalar_processor_2400_dmem
988 #define HIVE_ADDR_sp_threads_stack 0x164
989 #define HIVE_SIZE_sp_threads_stack 28
990 #else
991 #endif
992 #endif
993 #define HIVE_MEM_sp_sp_threads_stack scalar_processor_2400_dmem
994 #define HIVE_ADDR_sp_sp_threads_stack 0x164
995 #define HIVE_SIZE_sp_sp_threads_stack 28
996
997 #ifndef ISP2401
998 /* function ia_css_circbuf_peek: F26 */
999 #else
1000 /* function ia_css_circbuf_peek: F1B */
1001 #endif
1002
1003 #ifndef ISP2401
1004 /* function ia_css_parambuf_sp_wait_for_in_param: 1053 */
1005 #else
1006 /* function ia_css_parambuf_sp_wait_for_in_param: 1048 */
1007 #endif
1008
1009 #ifndef ISP2401
1010 /* function ia_css_isys_sp_token_map_get_exp_id: 5FC6 */
1011 #else
1012 /* function ia_css_isys_sp_token_map_get_exp_id: 6101 */
1013 #endif
1014
1015 #ifndef HIVE_MULTIPLE_PROGRAMS
1016 #ifndef HIVE_MEM_sp_all_cb_elems_param
1017 #define HIVE_MEM_sp_all_cb_elems_param scalar_processor_2400_dmem
1018 #ifndef ISP2401
1019 #define HIVE_ADDR_sp_all_cb_elems_param 0x46F8
1020 #else
1021 #define HIVE_ADDR_sp_all_cb_elems_param 0x4740
1022 #endif
1023 #define HIVE_SIZE_sp_all_cb_elems_param 16
1024 #else
1025 #endif
1026 #endif
1027 #define HIVE_MEM_sp_sp_all_cb_elems_param scalar_processor_2400_dmem
1028 #ifndef ISP2401
1029 #define HIVE_ADDR_sp_sp_all_cb_elems_param 0x46F8
1030 #else
1031 #define HIVE_ADDR_sp_sp_all_cb_elems_param 0x4740
1032 #endif
1033 #define HIVE_SIZE_sp_sp_all_cb_elems_param 16
1034
1035 #ifndef HIVE_MULTIPLE_PROGRAMS
1036 #ifndef HIVE_MEM_pipeline_sp_curr_binary_id
1037 #define HIVE_MEM_pipeline_sp_curr_binary_id scalar_processor_2400_dmem
1038 #ifndef ISP2401
1039 #define HIVE_ADDR_pipeline_sp_curr_binary_id 0x1EC
1040 #else
1041 #define HIVE_ADDR_pipeline_sp_curr_binary_id 0x1F0
1042 #endif
1043 #define HIVE_SIZE_pipeline_sp_curr_binary_id 4
1044 #else
1045 #endif
1046 #endif
1047 #define HIVE_MEM_sp_pipeline_sp_curr_binary_id scalar_processor_2400_dmem
1048 #ifndef ISP2401
1049 #define HIVE_ADDR_sp_pipeline_sp_curr_binary_id 0x1EC
1050 #else
1051 #define HIVE_ADDR_sp_pipeline_sp_curr_binary_id 0x1F0
1052 #endif
1053 #define HIVE_SIZE_sp_pipeline_sp_curr_binary_id 4
1054
1055 #ifndef HIVE_MULTIPLE_PROGRAMS
1056 #ifndef HIVE_MEM_sp_all_cbs_frame_desc
1057 #define HIVE_MEM_sp_all_cbs_frame_desc scalar_processor_2400_dmem
1058 #ifndef ISP2401
1059 #define HIVE_ADDR_sp_all_cbs_frame_desc 0x4708
1060 #else
1061 #define HIVE_ADDR_sp_all_cbs_frame_desc 0x4750
1062 #endif
1063 #define HIVE_SIZE_sp_all_cbs_frame_desc 8
1064 #else
1065 #endif
1066 #endif
1067 #define HIVE_MEM_sp_sp_all_cbs_frame_desc scalar_processor_2400_dmem
1068 #ifndef ISP2401
1069 #define HIVE_ADDR_sp_sp_all_cbs_frame_desc 0x4708
1070 #else
1071 #define HIVE_ADDR_sp_sp_all_cbs_frame_desc 0x4750
1072 #endif
1073 #define HIVE_SIZE_sp_sp_all_cbs_frame_desc 8
1074
1075 #ifndef ISP2401
1076 /* function sp_isys_copy_func_v2: 706 */
1077 #else
1078 /* function sp_isys_copy_func_v2: 69A */
1079 #endif
1080
1081 #ifndef HIVE_MULTIPLE_PROGRAMS
1082 #ifndef HIVE_MEM_sem_for_reading_cb_param
1083 #define HIVE_MEM_sem_for_reading_cb_param scalar_processor_2400_dmem
1084 #ifndef ISP2401
1085 #define HIVE_ADDR_sem_for_reading_cb_param 0x4710
1086 #else
1087 #define HIVE_ADDR_sem_for_reading_cb_param 0x4758
1088 #endif
1089 #define HIVE_SIZE_sem_for_reading_cb_param 40
1090 #else
1091 #endif
1092 #endif
1093 #define HIVE_MEM_sp_sem_for_reading_cb_param scalar_processor_2400_dmem
1094 #ifndef ISP2401
1095 #define HIVE_ADDR_sp_sem_for_reading_cb_param 0x4710
1096 #else
1097 #define HIVE_ADDR_sp_sem_for_reading_cb_param 0x4758
1098 #endif
1099 #define HIVE_SIZE_sp_sem_for_reading_cb_param 40
1100
1101 #ifndef ISP2401
1102 /* function ia_css_queue_get_used_space: 49C6 */
1103 #else
1104 /* function ia_css_queue_get_used_space: 4C24 */
1105 #endif
1106
1107 #ifndef HIVE_MULTIPLE_PROGRAMS
1108 #ifndef HIVE_MEM_sem_for_cont_capt_start
1109 #define HIVE_MEM_sem_for_cont_capt_start scalar_processor_2400_dmem
1110 #ifndef ISP2401
1111 #define HIVE_ADDR_sem_for_cont_capt_start 0x4738
1112 #else
1113 #define HIVE_ADDR_sem_for_cont_capt_start 0x4780
1114 #endif
1115 #define HIVE_SIZE_sem_for_cont_capt_start 20
1116 #else
1117 #endif
1118 #endif
1119 #define HIVE_MEM_sp_sem_for_cont_capt_start scalar_processor_2400_dmem
1120 #ifndef ISP2401
1121 #define HIVE_ADDR_sp_sem_for_cont_capt_start 0x4738
1122 #else
1123 #define HIVE_ADDR_sp_sem_for_cont_capt_start 0x4780
1124 #endif
1125 #define HIVE_SIZE_sp_sem_for_cont_capt_start 20
1126
1127 #ifndef HIVE_MULTIPLE_PROGRAMS
1128 #ifndef HIVE_MEM_tmp_heap
1129 #define HIVE_MEM_tmp_heap scalar_processor_2400_dmem
1130 #ifndef ISP2401
1131 #define HIVE_ADDR_tmp_heap 0x6010
1132 #else
1133 #define HIVE_ADDR_tmp_heap 0x6070
1134 #endif
1135 #define HIVE_SIZE_tmp_heap 640
1136 #else
1137 #endif
1138 #endif
1139 #define HIVE_MEM_sp_tmp_heap scalar_processor_2400_dmem
1140 #ifndef ISP2401
1141 #define HIVE_ADDR_sp_tmp_heap 0x6010
1142 #else
1143 #define HIVE_ADDR_sp_tmp_heap 0x6070
1144 #endif
1145 #define HIVE_SIZE_sp_tmp_heap 640
1146
1147 #ifndef ISP2401
1148 /* function ia_css_rmgr_sp_get_num_vbuf: 64F1 */
1149 #else
1150 /* function ia_css_rmgr_sp_get_num_vbuf: 662C */
1151 #endif
1152
1153 #ifndef ISP2401
1154 /* function ia_css_ispctrl_sp_output_compute_dma_info: 3F62 */
1155 #else
1156 /* function ia_css_ispctrl_sp_output_compute_dma_info: 41A5 */
1157 #endif
1158
1159 #ifndef ISP2401
1160 /* function ia_css_tagger_sp_lock_exp_id: 20E6 */
1161 #else
1162 /* function ia_css_tagger_sp_lock_exp_id: 2136 */
1163 #endif
1164
1165 #ifndef HIVE_MULTIPLE_PROGRAMS
1166 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_s3a_bufs
1167 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_s3a_bufs scalar_processor_2400_dmem
1168 #ifndef ISP2401
1169 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_s3a_bufs 0x4B8C
1170 #else
1171 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_s3a_bufs 0x4BE8
1172 #endif
1173 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_s3a_bufs 60
1174 #else
1175 #endif
1176 #endif
1177 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_s3a_bufs scalar_processor_2400_dmem
1178 #ifndef ISP2401
1179 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_s3a_bufs 0x4B8C
1180 #else
1181 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_s3a_bufs 0x4BE8
1182 #endif
1183 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_s3a_bufs 60
1184
1185 #ifndef ISP2401
1186 /* function ia_css_queue_is_full: 4A5D */
1187 #else
1188 /* function ia_css_queue_is_full: 4CBB */
1189 #endif
1190
1191 /* function debug_buffer_init_isp: E4 */
1192
1193 #ifndef ISP2401
1194 /* function ia_css_isys_sp_frontend_uninit: 5D20 */
1195 #else
1196 /* function ia_css_isys_sp_frontend_uninit: 5E5B */
1197 #endif
1198
1199 #ifndef ISP2401
1200 /* function ia_css_tagger_sp_exp_id_is_locked: 201C */
1201 #else
1202 /* function ia_css_tagger_sp_exp_id_is_locked: 206C */
1203 #endif
1204
1205 #ifndef HIVE_MULTIPLE_PROGRAMS
1206 #ifndef HIVE_MEM_ia_css_rmgr_sp_mipi_frame_sem
1207 #define HIVE_MEM_ia_css_rmgr_sp_mipi_frame_sem scalar_processor_2400_dmem
1208 #ifndef ISP2401
1209 #define HIVE_ADDR_ia_css_rmgr_sp_mipi_frame_sem 0x66E8
1210 #else
1211 #define HIVE_ADDR_ia_css_rmgr_sp_mipi_frame_sem 0x6744
1212 #endif
1213 #define HIVE_SIZE_ia_css_rmgr_sp_mipi_frame_sem 60
1214 #else
1215 #endif
1216 #endif
1217 #define HIVE_MEM_sp_ia_css_rmgr_sp_mipi_frame_sem scalar_processor_2400_dmem
1218 #ifndef ISP2401
1219 #define HIVE_ADDR_sp_ia_css_rmgr_sp_mipi_frame_sem 0x66E8
1220 #else
1221 #define HIVE_ADDR_sp_ia_css_rmgr_sp_mipi_frame_sem 0x6744
1222 #endif
1223 #define HIVE_SIZE_sp_ia_css_rmgr_sp_mipi_frame_sem 60
1224
1225 #ifndef ISP2401
1226 /* function ia_css_rmgr_sp_refcount_dump: 62C8 */
1227 #else
1228 /* function ia_css_rmgr_sp_refcount_dump: 6403 */
1229 #endif
1230
1231 #ifndef HIVE_MULTIPLE_PROGRAMS
1232 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_isp_parameters_id
1233 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_isp_parameters_id scalar_processor_2400_dmem
1234 #ifndef ISP2401
1235 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_isp_parameters_id 0x4BC8
1236 #else
1237 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_isp_parameters_id 0x4C24
1238 #endif
1239 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_isp_parameters_id 20
1240 #else
1241 #endif
1242 #endif
1243 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_isp_parameters_id scalar_processor_2400_dmem
1244 #ifndef ISP2401
1245 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_isp_parameters_id 0x4BC8
1246 #else
1247 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_isp_parameters_id 0x4C24
1248 #endif
1249 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_isp_parameters_id 20
1250
1251 #ifndef HIVE_MULTIPLE_PROGRAMS
1252 #ifndef HIVE_MEM_sp_pipe_threads
1253 #define HIVE_MEM_sp_pipe_threads scalar_processor_2400_dmem
1254 #define HIVE_ADDR_sp_pipe_threads 0x150
1255 #define HIVE_SIZE_sp_pipe_threads 20
1256 #else
1257 #endif
1258 #endif
1259 #define HIVE_MEM_sp_sp_pipe_threads scalar_processor_2400_dmem
1260 #define HIVE_ADDR_sp_sp_pipe_threads 0x150
1261 #define HIVE_SIZE_sp_sp_pipe_threads 20
1262
1263 #ifndef ISP2401
1264 /* function sp_event_proxy_func: 71B */
1265 #else
1266 /* function sp_event_proxy_func: 6AF */
1267 #endif
1268
1269 #ifndef HIVE_MULTIPLE_PROGRAMS
1270 #ifndef HIVE_MEM_host2sp_isys_event_queue_handle
1271 #define HIVE_MEM_host2sp_isys_event_queue_handle scalar_processor_2400_dmem
1272 #ifndef ISP2401
1273 #define HIVE_ADDR_host2sp_isys_event_queue_handle 0x4BDC
1274 #else
1275 #define HIVE_ADDR_host2sp_isys_event_queue_handle 0x4C38
1276 #endif
1277 #define HIVE_SIZE_host2sp_isys_event_queue_handle 12
1278 #else
1279 #endif
1280 #endif
1281 #define HIVE_MEM_sp_host2sp_isys_event_queue_handle scalar_processor_2400_dmem
1282 #ifndef ISP2401
1283 #define HIVE_ADDR_sp_host2sp_isys_event_queue_handle 0x4BDC
1284 #else
1285 #define HIVE_ADDR_sp_host2sp_isys_event_queue_handle 0x4C38
1286 #endif
1287 #define HIVE_SIZE_sp_host2sp_isys_event_queue_handle 12
1288
1289 #ifndef ISP2401
1290 /* function ia_css_thread_sp_yield: 6A70 */
1291 #else
1292 /* function ia_css_thread_sp_yield: 6BEA */
1293 #endif
1294
1295 #ifndef HIVE_MULTIPLE_PROGRAMS
1296 #ifndef HIVE_MEM_sp_all_cbs_param_desc
1297 #define HIVE_MEM_sp_all_cbs_param_desc scalar_processor_2400_dmem
1298 #ifndef ISP2401
1299 #define HIVE_ADDR_sp_all_cbs_param_desc 0x474C
1300 #else
1301 #define HIVE_ADDR_sp_all_cbs_param_desc 0x4794
1302 #endif
1303 #define HIVE_SIZE_sp_all_cbs_param_desc 8
1304 #else
1305 #endif
1306 #endif
1307 #define HIVE_MEM_sp_sp_all_cbs_param_desc scalar_processor_2400_dmem
1308 #ifndef ISP2401
1309 #define HIVE_ADDR_sp_sp_all_cbs_param_desc 0x474C
1310 #else
1311 #define HIVE_ADDR_sp_sp_all_cbs_param_desc 0x4794
1312 #endif
1313 #define HIVE_SIZE_sp_sp_all_cbs_param_desc 8
1314
1315 #ifndef HIVE_MULTIPLE_PROGRAMS
1316 #ifndef HIVE_MEM_ia_css_dmaproxy_sp_invalidate_tlb
1317 #define HIVE_MEM_ia_css_dmaproxy_sp_invalidate_tlb scalar_processor_2400_dmem
1318 #ifndef ISP2401
1319 #define HIVE_ADDR_ia_css_dmaproxy_sp_invalidate_tlb 0x5BF4
1320 #else
1321 #define HIVE_ADDR_ia_css_dmaproxy_sp_invalidate_tlb 0x5C50
1322 #endif
1323 #define HIVE_SIZE_ia_css_dmaproxy_sp_invalidate_tlb 4
1324 #else
1325 #endif
1326 #endif
1327 #define HIVE_MEM_sp_ia_css_dmaproxy_sp_invalidate_tlb scalar_processor_2400_dmem
1328 #ifndef ISP2401
1329 #define HIVE_ADDR_sp_ia_css_dmaproxy_sp_invalidate_tlb 0x5BF4
1330 #else
1331 #define HIVE_ADDR_sp_ia_css_dmaproxy_sp_invalidate_tlb 0x5C50
1332 #endif
1333 #define HIVE_SIZE_sp_ia_css_dmaproxy_sp_invalidate_tlb 4
1334
1335 #ifndef ISP2401
1336 /* function ia_css_thread_sp_fork: D10 */
1337 #else
1338 /* function ia_css_thread_sp_fork: D05 */
1339 #endif
1340
1341 #ifndef ISP2401
1342 /* function ia_css_tagger_sp_destroy: 280D */
1343 #else
1344 /* function ia_css_tagger_sp_destroy: 285D */
1345 #endif
1346
1347 #ifndef ISP2401
1348 /* function ia_css_dmaproxy_sp_vmem_read: 31D0 */
1349 #else
1350 /* function ia_css_dmaproxy_sp_vmem_read: 33AF */
1351 #endif
1352
1353 #ifndef ISP2401
1354 /* function ia_css_ifmtr_sp_init: 614F */
1355 #else
1356 /* function ia_css_ifmtr_sp_init: 628A */
1357 #endif
1358
1359 #ifndef ISP2401
1360 /* function initialize_sp_group: 6D4 */
1361 #else
1362 /* function initialize_sp_group: 668 */
1363 #endif
1364
1365 #ifndef ISP2401
1366 /* function ia_css_tagger_buf_sp_peek: 2932 */
1367 #else
1368 /* function ia_css_tagger_buf_sp_peek: 2AD4 */
1369 #endif
1370
1371 #ifndef ISP2401
1372 /* function ia_css_thread_sp_init: D3C */
1373 #else
1374 /* function ia_css_thread_sp_init: D31 */
1375 #endif
1376
1377 #ifndef ISP2401
1378 /* function ia_css_isys_sp_reset_exp_id: 60F6 */
1379 #else
1380 /* function ia_css_isys_sp_reset_exp_id: 6231 */
1381 #endif
1382
1383 #ifndef ISP2401
1384 /* function qos_scheduler_update_fps: 65F0 */
1385 #else
1386 /* function qos_scheduler_update_fps: 6763 */
1387 #endif
1388
1389 #ifndef ISP2401
1390 /* function ia_css_ispctrl_sp_set_stream_base_addr: 4637 */
1391 #else
1392 /* function ia_css_ispctrl_sp_set_stream_base_addr: 4892 */
1393 #endif
1394
1395 #ifndef HIVE_MULTIPLE_PROGRAMS
1396 #ifndef HIVE_MEM_ISP_DMEM_BASE
1397 #define HIVE_MEM_ISP_DMEM_BASE scalar_processor_2400_dmem
1398 #define HIVE_ADDR_ISP_DMEM_BASE 0x10
1399 #define HIVE_SIZE_ISP_DMEM_BASE 4
1400 #else
1401 #endif
1402 #endif
1403 #define HIVE_MEM_sp_ISP_DMEM_BASE scalar_processor_2400_dmem
1404 #define HIVE_ADDR_sp_ISP_DMEM_BASE 0x10
1405 #define HIVE_SIZE_sp_ISP_DMEM_BASE 4
1406
1407 #ifndef HIVE_MULTIPLE_PROGRAMS
1408 #ifndef HIVE_MEM_SP_DMEM_BASE
1409 #define HIVE_MEM_SP_DMEM_BASE scalar_processor_2400_dmem
1410 #define HIVE_ADDR_SP_DMEM_BASE 0x4
1411 #define HIVE_SIZE_SP_DMEM_BASE 4
1412 #else
1413 #endif
1414 #endif
1415 #define HIVE_MEM_sp_SP_DMEM_BASE scalar_processor_2400_dmem
1416 #define HIVE_ADDR_sp_SP_DMEM_BASE 0x4
1417 #define HIVE_SIZE_sp_SP_DMEM_BASE 4
1418
1419 #ifndef ISP2401
1420 /* function ia_css_dmaproxy_sp_read: 3246 */
1421 #else
1422 /* function __ia_css_queue_is_empty_text: 4B81 */
1423
1424 /* function ia_css_dmaproxy_sp_read: 3425 */
1425 #endif
1426
1427 #ifndef HIVE_MULTIPLE_PROGRAMS
1428 #ifndef HIVE_MEM_raw_copy_line_count
1429 #define HIVE_MEM_raw_copy_line_count scalar_processor_2400_dmem
1430 #ifndef ISP2401
1431 #define HIVE_ADDR_raw_copy_line_count 0x2C8
1432 #else
1433 #define HIVE_ADDR_raw_copy_line_count 0x2E0
1434 #endif
1435 #define HIVE_SIZE_raw_copy_line_count 4
1436 #else
1437 #endif
1438 #endif
1439 #define HIVE_MEM_sp_raw_copy_line_count scalar_processor_2400_dmem
1440 #ifndef ISP2401
1441 #define HIVE_ADDR_sp_raw_copy_line_count 0x2C8
1442 #else
1443 #define HIVE_ADDR_sp_raw_copy_line_count 0x2E0
1444 #endif
1445 #define HIVE_SIZE_sp_raw_copy_line_count 4
1446
1447 #ifndef HIVE_MULTIPLE_PROGRAMS
1448 #ifndef HIVE_MEM_host2sp_tag_cmd_queue_handle
1449 #define HIVE_MEM_host2sp_tag_cmd_queue_handle scalar_processor_2400_dmem
1450 #ifndef ISP2401
1451 #define HIVE_ADDR_host2sp_tag_cmd_queue_handle 0x4BE8
1452 #else
1453 #define HIVE_ADDR_host2sp_tag_cmd_queue_handle 0x4C44
1454 #endif
1455 #define HIVE_SIZE_host2sp_tag_cmd_queue_handle 12
1456 #else
1457 #endif
1458 #endif
1459 #define HIVE_MEM_sp_host2sp_tag_cmd_queue_handle scalar_processor_2400_dmem
1460 #ifndef ISP2401
1461 #define HIVE_ADDR_sp_host2sp_tag_cmd_queue_handle 0x4BE8
1462 #else
1463 #define HIVE_ADDR_sp_host2sp_tag_cmd_queue_handle 0x4C44
1464 #endif
1465 #define HIVE_SIZE_sp_host2sp_tag_cmd_queue_handle 12
1466
1467 #ifndef ISP2401
1468 /* function ia_css_queue_peek: 493C */
1469 #else
1470 /* function ia_css_queue_peek: 4B9A */
1471 #endif
1472
1473 #ifndef HIVE_MULTIPLE_PROGRAMS
1474 #ifndef HIVE_MEM_ia_css_flash_sp_frame_cnt
1475 #define HIVE_MEM_ia_css_flash_sp_frame_cnt scalar_processor_2400_dmem
1476 #ifndef ISP2401
1477 #define HIVE_ADDR_ia_css_flash_sp_frame_cnt 0x4A94
1478 #else
1479 #define HIVE_ADDR_ia_css_flash_sp_frame_cnt 0x4AF0
1480 #endif
1481 #define HIVE_SIZE_ia_css_flash_sp_frame_cnt 4
1482 #else
1483 #endif
1484 #endif
1485 #define HIVE_MEM_sp_ia_css_flash_sp_frame_cnt scalar_processor_2400_dmem
1486 #ifndef ISP2401
1487 #define HIVE_ADDR_sp_ia_css_flash_sp_frame_cnt 0x4A94
1488 #else
1489 #define HIVE_ADDR_sp_ia_css_flash_sp_frame_cnt 0x4AF0
1490 #endif
1491 #define HIVE_SIZE_sp_ia_css_flash_sp_frame_cnt 4
1492
1493 #ifndef HIVE_MULTIPLE_PROGRAMS
1494 #ifndef HIVE_MEM_event_can_send_token_mask
1495 #define HIVE_MEM_event_can_send_token_mask scalar_processor_2400_dmem
1496 #define HIVE_ADDR_event_can_send_token_mask 0x88
1497 #define HIVE_SIZE_event_can_send_token_mask 44
1498 #else
1499 #endif
1500 #endif
1501 #define HIVE_MEM_sp_event_can_send_token_mask scalar_processor_2400_dmem
1502 #define HIVE_ADDR_sp_event_can_send_token_mask 0x88
1503 #define HIVE_SIZE_sp_event_can_send_token_mask 44
1504
1505 #ifndef HIVE_MULTIPLE_PROGRAMS
1506 #ifndef HIVE_MEM_isp_thread
1507 #define HIVE_MEM_isp_thread scalar_processor_2400_dmem
1508 #ifndef ISP2401
1509 #define HIVE_ADDR_isp_thread 0x5F40
1510 #else
1511 #define HIVE_ADDR_isp_thread 0x5FA0
1512 #endif
1513 #define HIVE_SIZE_isp_thread 4
1514 #else
1515 #endif
1516 #endif
1517 #define HIVE_MEM_sp_isp_thread scalar_processor_2400_dmem
1518 #ifndef ISP2401
1519 #define HIVE_ADDR_sp_isp_thread 0x5F40
1520 #else
1521 #define HIVE_ADDR_sp_isp_thread 0x5FA0
1522 #endif
1523 #define HIVE_SIZE_sp_isp_thread 4
1524
1525 #ifndef ISP2401
1526 /* function encode_and_post_sp_event_non_blocking: A78 */
1527 #else
1528 /* function encode_and_post_sp_event_non_blocking: A0C */
1529 #endif
1530
1531 #ifndef ISP2401
1532 /* function ia_css_isys_sp_frontend_destroy: 5DF8 */
1533 #else
1534 /* function ia_css_isys_sp_frontend_destroy: 5F33 */
1535 #endif
1536
1537 /* function is_ddr_debug_buffer_full: 2CC */
1538
1539 #ifndef ISP2401
1540 /* function ia_css_isys_sp_frontend_stop: 5D38 */
1541 #else
1542 /* function ia_css_isys_sp_frontend_stop: 5E73 */
1543 #endif
1544
1545 #ifndef ISP2401
1546 /* function ia_css_isys_sp_token_map_init: 6094 */
1547 #else
1548 /* function ia_css_isys_sp_token_map_init: 61CF */
1549 #endif
1550
1551 #ifndef ISP2401
1552 /* function ia_css_tagger_buf_sp_get_oldest_marked_offset: 2982 */
1553 #else
1554 /* function ia_css_tagger_buf_sp_get_oldest_marked_offset: 2B24 */
1555 #endif
1556
1557 #ifndef HIVE_MULTIPLE_PROGRAMS
1558 #ifndef HIVE_MEM_sp_threads_fiber
1559 #define HIVE_MEM_sp_threads_fiber scalar_processor_2400_dmem
1560 #define HIVE_ADDR_sp_threads_fiber 0x19C
1561 #define HIVE_SIZE_sp_threads_fiber 28
1562 #else
1563 #endif
1564 #endif
1565 #define HIVE_MEM_sp_sp_threads_fiber scalar_processor_2400_dmem
1566 #define HIVE_ADDR_sp_sp_threads_fiber 0x19C
1567 #define HIVE_SIZE_sp_sp_threads_fiber 28
1568
1569 #ifndef ISP2401
1570 /* function encode_and_post_sp_event: A01 */
1571 #else
1572 /* function encode_and_post_sp_event: 995 */
1573 #endif
1574
1575 /* function debug_enqueue_ddr: EE */
1576
1577 #ifndef ISP2401
1578 /* function ia_css_rmgr_sp_refcount_init_vbuf: 6283 */
1579 #else
1580 /* function ia_css_rmgr_sp_refcount_init_vbuf: 63BE */
1581 #endif
1582
1583 #ifndef ISP2401
1584 /* function dmaproxy_sp_read_write: 6EE4 */
1585 #else
1586 /* function dmaproxy_sp_read_write: 7017 */
1587 #endif
1588
1589 #ifndef HIVE_MULTIPLE_PROGRAMS
1590 #ifndef HIVE_MEM_ia_css_dmaproxy_isp_dma_cmd_buffer
1591 #define HIVE_MEM_ia_css_dmaproxy_isp_dma_cmd_buffer scalar_processor_2400_dmem
1592 #ifndef ISP2401
1593 #define HIVE_ADDR_ia_css_dmaproxy_isp_dma_cmd_buffer 0x5BF8
1594 #else
1595 #define HIVE_ADDR_ia_css_dmaproxy_isp_dma_cmd_buffer 0x5C54
1596 #endif
1597 #define HIVE_SIZE_ia_css_dmaproxy_isp_dma_cmd_buffer 4
1598 #else
1599 #endif
1600 #endif
1601 #define HIVE_MEM_sp_ia_css_dmaproxy_isp_dma_cmd_buffer scalar_processor_2400_dmem
1602 #ifndef ISP2401
1603 #define HIVE_ADDR_sp_ia_css_dmaproxy_isp_dma_cmd_buffer 0x5BF8
1604 #else
1605 #define HIVE_ADDR_sp_ia_css_dmaproxy_isp_dma_cmd_buffer 0x5C54
1606 #endif
1607 #define HIVE_SIZE_sp_ia_css_dmaproxy_isp_dma_cmd_buffer 4
1608
1609 #ifndef HIVE_MULTIPLE_PROGRAMS
1610 #ifndef HIVE_MEM_host2sp_buffer_queue_handle
1611 #define HIVE_MEM_host2sp_buffer_queue_handle scalar_processor_2400_dmem
1612 #ifndef ISP2401
1613 #define HIVE_ADDR_host2sp_buffer_queue_handle 0x4BF4
1614 #else
1615 #define HIVE_ADDR_host2sp_buffer_queue_handle 0x4C50
1616 #endif
1617 #define HIVE_SIZE_host2sp_buffer_queue_handle 480
1618 #else
1619 #endif
1620 #endif
1621 #define HIVE_MEM_sp_host2sp_buffer_queue_handle scalar_processor_2400_dmem
1622 #ifndef ISP2401
1623 #define HIVE_ADDR_sp_host2sp_buffer_queue_handle 0x4BF4
1624 #else
1625 #define HIVE_ADDR_sp_host2sp_buffer_queue_handle 0x4C50
1626 #endif
1627 #define HIVE_SIZE_sp_host2sp_buffer_queue_handle 480
1628
1629 #ifndef HIVE_MULTIPLE_PROGRAMS
1630 #ifndef HIVE_MEM_ia_css_flash_sp_in_service
1631 #define HIVE_MEM_ia_css_flash_sp_in_service scalar_processor_2400_dmem
1632 #ifndef ISP2401
1633 #define HIVE_ADDR_ia_css_flash_sp_in_service 0x3178
1634 #else
1635 #define HIVE_ADDR_ia_css_flash_sp_in_service 0x3198
1636 #endif
1637 #define HIVE_SIZE_ia_css_flash_sp_in_service 4
1638 #else
1639 #endif
1640 #endif
1641 #define HIVE_MEM_sp_ia_css_flash_sp_in_service scalar_processor_2400_dmem
1642 #ifndef ISP2401
1643 #define HIVE_ADDR_sp_ia_css_flash_sp_in_service 0x3178
1644 #else
1645 #define HIVE_ADDR_sp_ia_css_flash_sp_in_service 0x3198
1646 #endif
1647 #define HIVE_SIZE_sp_ia_css_flash_sp_in_service 4
1648
1649 #ifndef ISP2401
1650 /* function ia_css_dmaproxy_sp_process: 6BF0 */
1651 #else
1652 /* function ia_css_dmaproxy_sp_process: 6D63 */
1653 #endif
1654
1655 #ifndef ISP2401
1656 /* function ia_css_tagger_buf_sp_mark_from_end: 2C0A */
1657 #else
1658 /* function ia_css_tagger_buf_sp_mark_from_end: 2DAC */
1659 #endif
1660
1661 #ifndef ISP2401
1662 /* function ia_css_isys_sp_backend_rcv_acquire_ack: 5A05 */
1663 #else
1664 /* function ia_css_isys_sp_backend_rcv_acquire_ack: 5B40 */
1665 #endif
1666
1667 #ifndef ISP2401
1668 /* function ia_css_isys_sp_backend_pre_acquire_request: 5A1B */
1669 #else
1670 /* function ia_css_isys_sp_backend_pre_acquire_request: 5B56 */
1671 #endif
1672
1673 #ifndef ISP2401
1674 /* function ia_css_ispctrl_sp_init_cs: 366C */
1675 #else
1676 /* function ia_css_ispctrl_sp_init_cs: 386E */
1677 #endif
1678
1679 #ifndef ISP2401
1680 /* function ia_css_spctrl_sp_init: 5971 */
1681 #else
1682 /* function ia_css_spctrl_sp_init: 5AAC */
1683 #endif
1684
1685 #ifndef ISP2401
1686 /* function sp_event_proxy_init: 730 */
1687 #else
1688 /* function sp_event_proxy_init: 6C4 */
1689 #endif
1690
1691 #ifndef HIVE_MULTIPLE_PROGRAMS
1692 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_previous_clock_tick
1693 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_previous_clock_tick scalar_processor_2400_dmem
1694 #ifndef ISP2401
1695 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_previous_clock_tick 0x4DD4
1696 #else
1697 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_previous_clock_tick 0x4E30
1698 #endif
1699 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_previous_clock_tick 40
1700 #else
1701 #endif
1702 #endif
1703 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_previous_clock_tick scalar_processor_2400_dmem
1704 #ifndef ISP2401
1705 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_previous_clock_tick 0x4DD4
1706 #else
1707 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_previous_clock_tick 0x4E30
1708 #endif
1709 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_previous_clock_tick 40
1710
1711 #ifndef HIVE_MULTIPLE_PROGRAMS
1712 #ifndef HIVE_MEM_sp_output
1713 #define HIVE_MEM_sp_output scalar_processor_2400_dmem
1714 #ifndef ISP2401
1715 #define HIVE_ADDR_sp_output 0x41F8
1716 #else
1717 #define HIVE_ADDR_sp_output 0x4218
1718 #endif
1719 #define HIVE_SIZE_sp_output 16
1720 #else
1721 #endif
1722 #endif
1723 #define HIVE_MEM_sp_sp_output scalar_processor_2400_dmem
1724 #ifndef ISP2401
1725 #define HIVE_ADDR_sp_sp_output 0x41F8
1726 #else
1727 #define HIVE_ADDR_sp_sp_output 0x4218
1728 #endif
1729 #define HIVE_SIZE_sp_sp_output 16
1730
1731 #ifndef HIVE_MULTIPLE_PROGRAMS
1732 #ifndef HIVE_MEM_ia_css_bufq_sp_sems_for_host2sp_buf_queues
1733 #define HIVE_MEM_ia_css_bufq_sp_sems_for_host2sp_buf_queues scalar_processor_2400_dmem
1734 #ifndef ISP2401
1735 #define HIVE_ADDR_ia_css_bufq_sp_sems_for_host2sp_buf_queues 0x4DFC
1736 #else
1737 #define HIVE_ADDR_ia_css_bufq_sp_sems_for_host2sp_buf_queues 0x4E58
1738 #endif
1739 #define HIVE_SIZE_ia_css_bufq_sp_sems_for_host2sp_buf_queues 800
1740 #else
1741 #endif
1742 #endif
1743 #define HIVE_MEM_sp_ia_css_bufq_sp_sems_for_host2sp_buf_queues scalar_processor_2400_dmem
1744 #ifndef ISP2401
1745 #define HIVE_ADDR_sp_ia_css_bufq_sp_sems_for_host2sp_buf_queues 0x4DFC
1746 #else
1747 #define HIVE_ADDR_sp_ia_css_bufq_sp_sems_for_host2sp_buf_queues 0x4E58
1748 #endif
1749 #define HIVE_SIZE_sp_ia_css_bufq_sp_sems_for_host2sp_buf_queues 800
1750
1751 #ifndef HIVE_MULTIPLE_PROGRAMS
1752 #ifndef HIVE_MEM_ISP_CTRL_BASE
1753 #define HIVE_MEM_ISP_CTRL_BASE scalar_processor_2400_dmem
1754 #define HIVE_ADDR_ISP_CTRL_BASE 0x8
1755 #define HIVE_SIZE_ISP_CTRL_BASE 4
1756 #else
1757 #endif
1758 #endif
1759 #define HIVE_MEM_sp_ISP_CTRL_BASE scalar_processor_2400_dmem
1760 #define HIVE_ADDR_sp_ISP_CTRL_BASE 0x8
1761 #define HIVE_SIZE_sp_ISP_CTRL_BASE 4
1762
1763 #ifndef HIVE_MULTIPLE_PROGRAMS
1764 #ifndef HIVE_MEM_INPUT_FORMATTER_BASE
1765 #define HIVE_MEM_INPUT_FORMATTER_BASE scalar_processor_2400_dmem
1766 #define HIVE_ADDR_INPUT_FORMATTER_BASE 0x4C
1767 #define HIVE_SIZE_INPUT_FORMATTER_BASE 16
1768 #else
1769 #endif
1770 #endif
1771 #define HIVE_MEM_sp_INPUT_FORMATTER_BASE scalar_processor_2400_dmem
1772 #define HIVE_ADDR_sp_INPUT_FORMATTER_BASE 0x4C
1773 #define HIVE_SIZE_sp_INPUT_FORMATTER_BASE 16
1774
1775 #ifndef ISP2401
1776 /* function sp_dma_proxy_reset_channels: 34A0 */
1777 #else
1778 /* function sp_dma_proxy_reset_channels: 3694 */
1779 #endif
1780
1781 #ifndef ISP2401
1782 /* function ia_css_isys_sp_backend_acquire: 5B26 */
1783 #else
1784 /* function ia_css_isys_sp_backend_acquire: 5C61 */
1785 #endif
1786
1787 #ifndef ISP2401
1788 /* function ia_css_tagger_sp_update_size: 2901 */
1789 #else
1790 /* function ia_css_tagger_sp_update_size: 2AA3 */
1791 #endif
1792
1793 #ifndef HIVE_MULTIPLE_PROGRAMS
1794 #ifndef HIVE_MEM_ia_css_bufq_host_sp_queue
1795 #define HIVE_MEM_ia_css_bufq_host_sp_queue scalar_processor_2400_dmem
1796 #ifndef ISP2401
1797 #define HIVE_ADDR_ia_css_bufq_host_sp_queue 0x511C
1798 #else
1799 #define HIVE_ADDR_ia_css_bufq_host_sp_queue 0x5178
1800 #endif
1801 #define HIVE_SIZE_ia_css_bufq_host_sp_queue 2008
1802 #else
1803 #endif
1804 #endif
1805 #define HIVE_MEM_sp_ia_css_bufq_host_sp_queue scalar_processor_2400_dmem
1806 #ifndef ISP2401
1807 #define HIVE_ADDR_sp_ia_css_bufq_host_sp_queue 0x511C
1808 #else
1809 #define HIVE_ADDR_sp_ia_css_bufq_host_sp_queue 0x5178
1810 #endif
1811 #define HIVE_SIZE_sp_ia_css_bufq_host_sp_queue 2008
1812
1813 #ifndef ISP2401
1814 /* function thread_fiber_sp_create: DA8 */
1815 #else
1816 /* function thread_fiber_sp_create: D9D */
1817 #endif
1818
1819 #ifndef ISP2401
1820 /* function ia_css_dmaproxy_sp_set_increments: 3332 */
1821 #else
1822 /* function ia_css_dmaproxy_sp_set_increments: 3526 */
1823 #endif
1824
1825 #ifndef HIVE_MULTIPLE_PROGRAMS
1826 #ifndef HIVE_MEM_sem_for_writing_cb_frame
1827 #define HIVE_MEM_sem_for_writing_cb_frame scalar_processor_2400_dmem
1828 #ifndef ISP2401
1829 #define HIVE_ADDR_sem_for_writing_cb_frame 0x4754
1830 #else
1831 #define HIVE_ADDR_sem_for_writing_cb_frame 0x479C
1832 #endif
1833 #define HIVE_SIZE_sem_for_writing_cb_frame 20
1834 #else
1835 #endif
1836 #endif
1837 #define HIVE_MEM_sp_sem_for_writing_cb_frame scalar_processor_2400_dmem
1838 #ifndef ISP2401
1839 #define HIVE_ADDR_sp_sem_for_writing_cb_frame 0x4754
1840 #else
1841 #define HIVE_ADDR_sp_sem_for_writing_cb_frame 0x479C
1842 #endif
1843 #define HIVE_SIZE_sp_sem_for_writing_cb_frame 20
1844
1845 #ifndef ISP2401
1846 /* function receiver_reg_store: AD7 */
1847 #else
1848 /* function receiver_reg_store: AD1 */
1849 #endif
1850
1851 #ifndef HIVE_MULTIPLE_PROGRAMS
1852 #ifndef HIVE_MEM_sem_for_writing_cb_param
1853 #define HIVE_MEM_sem_for_writing_cb_param scalar_processor_2400_dmem
1854 #ifndef ISP2401
1855 #define HIVE_ADDR_sem_for_writing_cb_param 0x4768
1856 #else
1857 #define HIVE_ADDR_sem_for_writing_cb_param 0x47B0
1858 #endif
1859 #define HIVE_SIZE_sem_for_writing_cb_param 20
1860 #else
1861 #endif
1862 #endif
1863 #define HIVE_MEM_sp_sem_for_writing_cb_param scalar_processor_2400_dmem
1864 #ifndef ISP2401
1865 #define HIVE_ADDR_sp_sem_for_writing_cb_param 0x4768
1866 #else
1867 #define HIVE_ADDR_sp_sem_for_writing_cb_param 0x47B0
1868 #endif
1869 #define HIVE_SIZE_sp_sem_for_writing_cb_param 20
1870
1871 /* function sp_start_isp_entry: 453 */
1872 #ifndef HIVE_MULTIPLE_PROGRAMS
1873 #ifdef HIVE_ADDR_sp_start_isp_entry
1874 #endif
1875 #define HIVE_ADDR_sp_start_isp_entry 0x453
1876 #endif
1877 #define HIVE_ADDR_sp_sp_start_isp_entry 0x453
1878
1879 #ifndef ISP2401
1880 /* function ia_css_tagger_buf_sp_unmark_all: 2B8E */
1881 #else
1882 /* function ia_css_tagger_buf_sp_unmark_all: 2D30 */
1883 #endif
1884
1885 #ifndef ISP2401
1886 /* function ia_css_tagger_buf_sp_unmark_from_start: 2BCF */
1887 #else
1888 /* function ia_css_tagger_buf_sp_unmark_from_start: 2D71 */
1889 #endif
1890
1891 #ifndef ISP2401
1892 /* function ia_css_dmaproxy_sp_channel_acquire: 34CC */
1893 #else
1894 /* function ia_css_dmaproxy_sp_channel_acquire: 36C0 */
1895 #endif
1896
1897 #ifndef ISP2401
1898 /* function ia_css_rmgr_sp_add_num_vbuf: 64CD */
1899 #else
1900 /* function ia_css_rmgr_sp_add_num_vbuf: 6608 */
1901 #endif
1902
1903 #ifndef ISP2401
1904 /* function ia_css_isys_sp_token_map_create: 60DD */
1905 #else
1906 /* function ia_css_isys_sp_token_map_create: 6218 */
1907 #endif
1908
1909 #ifndef ISP2401
1910 /* function __ia_css_dmaproxy_sp_wait_for_ack_text: 319C */
1911 #else
1912 /* function __ia_css_dmaproxy_sp_wait_for_ack_text: 337B */
1913 #endif
1914
1915 #ifndef ISP2401
1916 /* function ia_css_tagger_sp_acquire_buf_elem: 1FF4 */
1917 #else
1918 /* function ia_css_tagger_sp_acquire_buf_elem: 2044 */
1919 #endif
1920
1921 #ifndef ISP2401
1922 /* function ia_css_bufq_sp_is_dynamic_buffer: 3085 */
1923 #else
1924 /* function ia_css_bufq_sp_is_dynamic_buffer: 3227 */
1925 #endif
1926
1927 #ifndef HIVE_MULTIPLE_PROGRAMS
1928 #ifndef HIVE_MEM_sp_group
1929 #define HIVE_MEM_sp_group scalar_processor_2400_dmem
1930 #ifndef ISP2401
1931 #define HIVE_ADDR_sp_group 0x4208
1932 #define HIVE_SIZE_sp_group 1144
1933 #else
1934 #define HIVE_ADDR_sp_group 0x4228
1935 #define HIVE_SIZE_sp_group 1184
1936 #endif
1937 #else
1938 #endif
1939 #endif
1940 #define HIVE_MEM_sp_sp_group scalar_processor_2400_dmem
1941 #ifndef ISP2401
1942 #define HIVE_ADDR_sp_sp_group 0x4208
1943 #define HIVE_SIZE_sp_sp_group 1144
1944 #else
1945 #define HIVE_ADDR_sp_sp_group 0x4228
1946 #define HIVE_SIZE_sp_sp_group 1184
1947 #endif
1948
1949 #ifndef HIVE_MULTIPLE_PROGRAMS
1950 #ifndef HIVE_MEM_sp_event_proxy_thread
1951 #define HIVE_MEM_sp_event_proxy_thread scalar_processor_2400_dmem
1952 #ifndef ISP2401
1953 #define HIVE_ADDR_sp_event_proxy_thread 0x4954
1954 #define HIVE_SIZE_sp_event_proxy_thread 68
1955 #else
1956 #define HIVE_ADDR_sp_event_proxy_thread 0x49B0
1957 #define HIVE_SIZE_sp_event_proxy_thread 72
1958 #endif
1959 #else
1960 #endif
1961 #endif
1962 #define HIVE_MEM_sp_sp_event_proxy_thread scalar_processor_2400_dmem
1963 #ifndef ISP2401
1964 #define HIVE_ADDR_sp_sp_event_proxy_thread 0x4954
1965 #define HIVE_SIZE_sp_sp_event_proxy_thread 68
1966 #else
1967 #define HIVE_ADDR_sp_sp_event_proxy_thread 0x49B0
1968 #define HIVE_SIZE_sp_sp_event_proxy_thread 72
1969 #endif
1970
1971 #ifndef ISP2401
1972 /* function ia_css_thread_sp_kill: CD6 */
1973 #else
1974 /* function ia_css_thread_sp_kill: CCB */
1975 #endif
1976
1977 #ifndef ISP2401
1978 /* function ia_css_tagger_sp_create: 28BB */
1979 #else
1980 /* function ia_css_tagger_sp_create: 2A51 */
1981 #endif
1982
1983 #ifndef ISP2401
1984 /* function tmpmem_acquire_dmem: 657A */
1985 #else
1986 /* function tmpmem_acquire_dmem: 66B5 */
1987 #endif
1988
1989 #ifndef HIVE_MULTIPLE_PROGRAMS
1990 #ifndef HIVE_MEM_MMU_BASE
1991 #define HIVE_MEM_MMU_BASE scalar_processor_2400_dmem
1992 #define HIVE_ADDR_MMU_BASE 0x24
1993 #define HIVE_SIZE_MMU_BASE 8
1994 #else
1995 #endif
1996 #endif
1997 #define HIVE_MEM_sp_MMU_BASE scalar_processor_2400_dmem
1998 #define HIVE_ADDR_sp_MMU_BASE 0x24
1999 #define HIVE_SIZE_sp_MMU_BASE 8
2000
2001 #ifndef ISP2401
2002 /* function ia_css_dmaproxy_sp_channel_release: 34B8 */
2003 #else
2004 /* function ia_css_dmaproxy_sp_channel_release: 36AC */
2005 #endif
2006
2007 #ifndef ISP2401
2008 /* function ia_css_dmaproxy_sp_is_idle: 3498 */
2009 #else
2010 /* function ia_css_dmaproxy_sp_is_idle: 368C */
2011 #endif
2012
2013 #ifndef HIVE_MULTIPLE_PROGRAMS
2014 #ifndef HIVE_MEM_sem_for_qos_start
2015 #define HIVE_MEM_sem_for_qos_start scalar_processor_2400_dmem
2016 #ifndef ISP2401
2017 #define HIVE_ADDR_sem_for_qos_start 0x477C
2018 #else
2019 #define HIVE_ADDR_sem_for_qos_start 0x47C4
2020 #endif
2021 #define HIVE_SIZE_sem_for_qos_start 20
2022 #else
2023 #endif
2024 #endif
2025 #define HIVE_MEM_sp_sem_for_qos_start scalar_processor_2400_dmem
2026 #ifndef ISP2401
2027 #define HIVE_ADDR_sp_sem_for_qos_start 0x477C
2028 #else
2029 #define HIVE_ADDR_sp_sem_for_qos_start 0x47C4
2030 #endif
2031 #define HIVE_SIZE_sp_sem_for_qos_start 20
2032
2033 #ifndef ISP2401
2034 /* function isp_hmem_load: B55 */
2035 #else
2036 /* function isp_hmem_load: B4F */
2037 #endif
2038
2039 #ifndef ISP2401
2040 /* function ia_css_tagger_sp_release_buf_elem: 1FD0 */
2041 #else
2042 /* function ia_css_tagger_sp_release_buf_elem: 2020 */
2043 #endif
2044
2045 #ifndef ISP2401
2046 /* function ia_css_eventq_sp_send: 350E */
2047 #else
2048 /* function ia_css_eventq_sp_send: 3702 */
2049 #endif
2050
2051 #ifndef HIVE_MULTIPLE_PROGRAMS
2052 #ifndef HIVE_MEM_ia_css_isys_sp_error_cnt
2053 #define HIVE_MEM_ia_css_isys_sp_error_cnt scalar_processor_2400_dmem
2054 #ifndef ISP2401
2055 #define HIVE_ADDR_ia_css_isys_sp_error_cnt 0x62D4
2056 #else
2057 #define HIVE_ADDR_ia_css_isys_sp_error_cnt 0x6330
2058 #endif
2059 #define HIVE_SIZE_ia_css_isys_sp_error_cnt 16
2060 #else
2061 #endif
2062 #endif
2063 #define HIVE_MEM_sp_ia_css_isys_sp_error_cnt scalar_processor_2400_dmem
2064 #ifndef ISP2401
2065 #define HIVE_ADDR_sp_ia_css_isys_sp_error_cnt 0x62D4
2066 #else
2067 #define HIVE_ADDR_sp_ia_css_isys_sp_error_cnt 0x6330
2068 #endif
2069 #define HIVE_SIZE_sp_ia_css_isys_sp_error_cnt 16
2070
2071 #ifndef ISP2401
2072 /* function ia_css_tagger_buf_sp_unlock_from_start: 2ABE */
2073 #else
2074 /* function ia_css_tagger_buf_sp_unlock_from_start: 2C60 */
2075 #endif
2076
2077 #ifndef HIVE_MULTIPLE_PROGRAMS
2078 #ifndef HIVE_MEM_debug_buffer_ddr_address
2079 #define HIVE_MEM_debug_buffer_ddr_address scalar_processor_2400_dmem
2080 #define HIVE_ADDR_debug_buffer_ddr_address 0xBC
2081 #define HIVE_SIZE_debug_buffer_ddr_address 4
2082 #else
2083 #endif
2084 #endif
2085 #define HIVE_MEM_sp_debug_buffer_ddr_address scalar_processor_2400_dmem
2086 #define HIVE_ADDR_sp_debug_buffer_ddr_address 0xBC
2087 #define HIVE_SIZE_sp_debug_buffer_ddr_address 4
2088
2089 #ifndef ISP2401
2090 /* function sp_isys_copy_request: 714 */
2091 #else
2092 /* function sp_isys_copy_request: 6A8 */
2093 #endif
2094
2095 #ifndef ISP2401
2096 /* function ia_css_rmgr_sp_refcount_retain_vbuf: 635D */
2097 #else
2098 /* function ia_css_rmgr_sp_refcount_retain_vbuf: 6498 */
2099 #endif
2100
2101 #ifndef ISP2401
2102 /* function ia_css_thread_sp_set_priority: CCE */
2103 #else
2104 /* function ia_css_thread_sp_set_priority: CC3 */
2105 #endif
2106
2107 #ifndef ISP2401
2108 /* function sizeof_hmem: BFC */
2109 #else
2110 /* function sizeof_hmem: BF6 */
2111 #endif
2112
2113 #ifndef ISP2401
2114 /* function tmpmem_release_dmem: 6569 */
2115 #else
2116 /* function tmpmem_release_dmem: 66A4 */
2117 #endif
2118
2119 /* function cnd_input_system_cfg: 392 */
2120
2121 #ifndef ISP2401
2122 /* function __ia_css_sp_rawcopy_func_critical: 6F65 */
2123 #else
2124 /* function __ia_css_sp_rawcopy_func_critical: 70C2 */
2125 #endif
2126
2127 #ifndef ISP2401
2128 /* function ia_css_dmaproxy_sp_set_width_exception: 331D */
2129 #else
2130 /* function __ia_css_dmaproxy_sp_process_text: 331F */
2131 #endif
2132
2133 #ifndef ISP2401
2134 /* function sp_event_assert: 8B1 */
2135 #else
2136 /* function ia_css_dmaproxy_sp_set_width_exception: 3511 */
2137 #endif
2138
2139 #ifndef ISP2401
2140 /* function ia_css_flash_sp_init_internal_params: 2CA9 */
2141 #else
2142 /* function sp_event_assert: 845 */
2143 #endif
2144
2145 #ifndef ISP2401
2146 /* function ia_css_tagger_buf_sp_pop_unmarked_and_unlocked: 29C4 */
2147 #else
2148 /* function ia_css_flash_sp_init_internal_params: 2E4B */
2149 #endif
2150
2151 #ifndef ISP2401
2152 /* function __modu: 68BB */
2153 #else
2154 /* function ia_css_tagger_buf_sp_pop_unmarked_and_unlocked: 2B66 */
2155 #endif
2156
2157 #ifndef ISP2401
2158 /* function ia_css_dmaproxy_sp_init_isp_vector: 31A2 */
2159 #else
2160 /* function __modu: 6A2E */
2161
2162 /* function ia_css_dmaproxy_sp_init_isp_vector: 3381 */
2163 #endif
2164
2165 /* function isp_vamem_store: 0 */
2166
2167 #ifdef ISP2401
2168 /* function ia_css_tagger_sp_set_copy_pipe: 2A48 */
2169
2170 #endif
2171 #ifndef HIVE_MULTIPLE_PROGRAMS
2172 #ifndef HIVE_MEM_GDC_BASE
2173 #define HIVE_MEM_GDC_BASE scalar_processor_2400_dmem
2174 #define HIVE_ADDR_GDC_BASE 0x44
2175 #define HIVE_SIZE_GDC_BASE 8
2176 #else
2177 #endif
2178 #endif
2179 #define HIVE_MEM_sp_GDC_BASE scalar_processor_2400_dmem
2180 #define HIVE_ADDR_sp_GDC_BASE 0x44
2181 #define HIVE_SIZE_sp_GDC_BASE 8
2182
2183 #ifndef ISP2401
2184 /* function ia_css_queue_local_init: 4C27 */
2185 #else
2186 /* function ia_css_queue_local_init: 4E85 */
2187 #endif
2188
2189 #ifndef ISP2401
2190 /* function sp_event_proxy_callout_func: 6988 */
2191 #else
2192 /* function sp_event_proxy_callout_func: 6AFB */
2193 #endif
2194
2195 #ifndef ISP2401
2196 /* function qos_scheduler_schedule_stage: 65C1 */
2197 #else
2198 /* function qos_scheduler_schedule_stage: 670F */
2199 #endif
2200
2201 #ifndef HIVE_MULTIPLE_PROGRAMS
2202 #ifndef HIVE_MEM_ia_css_thread_sp_num_ready_threads
2203 #define HIVE_MEM_ia_css_thread_sp_num_ready_threads scalar_processor_2400_dmem
2204 #ifndef ISP2401
2205 #define HIVE_ADDR_ia_css_thread_sp_num_ready_threads 0x49E0
2206 #else
2207 #define HIVE_ADDR_ia_css_thread_sp_num_ready_threads 0x4A40
2208 #endif
2209 #define HIVE_SIZE_ia_css_thread_sp_num_ready_threads 4
2210 #else
2211 #endif
2212 #endif
2213 #define HIVE_MEM_sp_ia_css_thread_sp_num_ready_threads scalar_processor_2400_dmem
2214 #ifndef ISP2401
2215 #define HIVE_ADDR_sp_ia_css_thread_sp_num_ready_threads 0x49E0
2216 #else
2217 #define HIVE_ADDR_sp_ia_css_thread_sp_num_ready_threads 0x4A40
2218 #endif
2219 #define HIVE_SIZE_sp_ia_css_thread_sp_num_ready_threads 4
2220
2221 #ifndef HIVE_MULTIPLE_PROGRAMS
2222 #ifndef HIVE_MEM_sp_threads_stack_size
2223 #define HIVE_MEM_sp_threads_stack_size scalar_processor_2400_dmem
2224 #define HIVE_ADDR_sp_threads_stack_size 0x180
2225 #define HIVE_SIZE_sp_threads_stack_size 28
2226 #else
2227 #endif
2228 #endif
2229 #define HIVE_MEM_sp_sp_threads_stack_size scalar_processor_2400_dmem
2230 #define HIVE_ADDR_sp_sp_threads_stack_size 0x180
2231 #define HIVE_SIZE_sp_sp_threads_stack_size 28
2232
2233 #ifndef ISP2401
2234 /* function ia_css_ispctrl_sp_isp_done_row_striping: 3F48 */
2235 #else
2236 /* function ia_css_ispctrl_sp_isp_done_row_striping: 418B */
2237 #endif
2238
2239 #ifndef ISP2401
2240 /* function __ia_css_isys_sp_isr_text: 5E22 */
2241 #else
2242 /* function __ia_css_isys_sp_isr_text: 5F5D */
2243 #endif
2244
2245 #ifndef ISP2401
2246 /* function ia_css_queue_dequeue: 4AA5 */
2247 #else
2248 /* function ia_css_queue_dequeue: 4D03 */
2249 #endif
2250
2251 #ifndef ISP2401
2252 /* function ia_css_dmaproxy_sp_configure_channel: 6E4C */
2253 #else
2254 /* function is_qos_standalone_mode: 66EA */
2255
2256 /* function ia_css_dmaproxy_sp_configure_channel: 6F90 */
2257 #endif
2258
2259 #ifndef HIVE_MULTIPLE_PROGRAMS
2260 #ifndef HIVE_MEM_current_thread_fiber_sp
2261 #define HIVE_MEM_current_thread_fiber_sp scalar_processor_2400_dmem
2262 #ifndef ISP2401
2263 #define HIVE_ADDR_current_thread_fiber_sp 0x49E8
2264 #else
2265 #define HIVE_ADDR_current_thread_fiber_sp 0x4A44
2266 #endif
2267 #define HIVE_SIZE_current_thread_fiber_sp 4
2268 #else
2269 #endif
2270 #endif
2271 #define HIVE_MEM_sp_current_thread_fiber_sp scalar_processor_2400_dmem
2272 #ifndef ISP2401
2273 #define HIVE_ADDR_sp_current_thread_fiber_sp 0x49E8
2274 #else
2275 #define HIVE_ADDR_sp_current_thread_fiber_sp 0x4A44
2276 #endif
2277 #define HIVE_SIZE_sp_current_thread_fiber_sp 4
2278
2279 #ifndef ISP2401
2280 /* function ia_css_circbuf_pop: FD8 */
2281 #else
2282 /* function ia_css_circbuf_pop: FCD */
2283 #endif
2284
2285 #ifndef ISP2401
2286 /* function memset: 693A */
2287 #else
2288 /* function memset: 6AAD */
2289 #endif
2290
2291 /* function irq_raise_set_token: B6 */
2292
2293 #ifndef HIVE_MULTIPLE_PROGRAMS
2294 #ifndef HIVE_MEM_GPIO_BASE
2295 #define HIVE_MEM_GPIO_BASE scalar_processor_2400_dmem
2296 #define HIVE_ADDR_GPIO_BASE 0x3C
2297 #define HIVE_SIZE_GPIO_BASE 4
2298 #else
2299 #endif
2300 #endif
2301 #define HIVE_MEM_sp_GPIO_BASE scalar_processor_2400_dmem
2302 #define HIVE_ADDR_sp_GPIO_BASE 0x3C
2303 #define HIVE_SIZE_sp_GPIO_BASE 4
2304
2305 #ifndef ISP2401
2306 /* function ia_css_pipeline_acc_stage_enable: 17F0 */
2307 #else
2308 /* function ia_css_pipeline_acc_stage_enable: 1818 */
2309 #endif
2310
2311 #ifndef ISP2401
2312 /* function ia_css_tagger_sp_unlock_exp_id: 2041 */
2313 #else
2314 /* function ia_css_tagger_sp_unlock_exp_id: 2091 */
2315 #endif
2316
2317 #ifndef HIVE_MULTIPLE_PROGRAMS
2318 #ifndef HIVE_MEM_isp_ph
2319 #define HIVE_MEM_isp_ph scalar_processor_2400_dmem
2320 #ifndef ISP2401
2321 #define HIVE_ADDR_isp_ph 0x62E4
2322 #else
2323 #define HIVE_ADDR_isp_ph 0x6340
2324 #endif
2325 #define HIVE_SIZE_isp_ph 28
2326 #else
2327 #endif
2328 #endif
2329 #define HIVE_MEM_sp_isp_ph scalar_processor_2400_dmem
2330 #ifndef ISP2401
2331 #define HIVE_ADDR_sp_isp_ph 0x62E4
2332 #else
2333 #define HIVE_ADDR_sp_isp_ph 0x6340
2334 #endif
2335 #define HIVE_SIZE_sp_isp_ph 28
2336
2337 #ifndef ISP2401
2338 /* function ia_css_isys_sp_token_map_flush: 6022 */
2339 #else
2340 /* function ia_css_isys_sp_token_map_flush: 615D */
2341 #endif
2342
2343 #ifndef ISP2401
2344 /* function ia_css_ispctrl_sp_init_ds: 37CB */
2345 #else
2346 /* function ia_css_ispctrl_sp_init_ds: 39FA */
2347 #endif
2348
2349 #ifndef ISP2401
2350 /* function get_xmem_base_addr_raw: 3B78 */
2351 #else
2352 /* function get_xmem_base_addr_raw: 3DB3 */
2353 #endif
2354
2355 #ifndef HIVE_MULTIPLE_PROGRAMS
2356 #ifndef HIVE_MEM_sp_all_cbs_param
2357 #define HIVE_MEM_sp_all_cbs_param scalar_processor_2400_dmem
2358 #ifndef ISP2401
2359 #define HIVE_ADDR_sp_all_cbs_param 0x4790
2360 #else
2361 #define HIVE_ADDR_sp_all_cbs_param 0x47D8
2362 #endif
2363 #define HIVE_SIZE_sp_all_cbs_param 16
2364 #else
2365 #endif
2366 #endif
2367 #define HIVE_MEM_sp_sp_all_cbs_param scalar_processor_2400_dmem
2368 #ifndef ISP2401
2369 #define HIVE_ADDR_sp_sp_all_cbs_param 0x4790
2370 #else
2371 #define HIVE_ADDR_sp_sp_all_cbs_param 0x47D8
2372 #endif
2373 #define HIVE_SIZE_sp_sp_all_cbs_param 16
2374
2375 #ifndef ISP2401
2376 /* function ia_css_circbuf_create: 1026 */
2377 #else
2378 /* function ia_css_circbuf_create: 101B */
2379 #endif
2380
2381 #ifndef HIVE_MULTIPLE_PROGRAMS
2382 #ifndef HIVE_MEM_sem_for_sp_group
2383 #define HIVE_MEM_sem_for_sp_group scalar_processor_2400_dmem
2384 #ifndef ISP2401
2385 #define HIVE_ADDR_sem_for_sp_group 0x47A0
2386 #else
2387 #define HIVE_ADDR_sem_for_sp_group 0x47E8
2388 #endif
2389 #define HIVE_SIZE_sem_for_sp_group 20
2390 #else
2391 #endif
2392 #endif
2393 #define HIVE_MEM_sp_sem_for_sp_group scalar_processor_2400_dmem
2394 #ifndef ISP2401
2395 #define HIVE_ADDR_sp_sem_for_sp_group 0x47A0
2396 #else
2397 #define HIVE_ADDR_sp_sem_for_sp_group 0x47E8
2398 #endif
2399 #define HIVE_SIZE_sp_sem_for_sp_group 20
2400
2401 #ifndef ISP2401
2402 /* function ia_css_framebuf_sp_wait_for_in_frame: 64F8 */
2403 #else
2404 /* function __ia_css_dmaproxy_sp_configure_channel_text: 34F0 */
2405
2406 /* function ia_css_framebuf_sp_wait_for_in_frame: 6633 */
2407 #endif
2408
2409 #ifndef ISP2401
2410 /* function ia_css_sp_rawcopy_tag_frame: 5588 */
2411 #else
2412 /* function ia_css_sp_rawcopy_tag_frame: 57C9 */
2413 #endif
2414
2415 #ifndef ISP2401
2416 /* function isp_hmem_clear: B25 */
2417 #else
2418 /* function isp_hmem_clear: B1F */
2419 #endif
2420
2421 #ifndef ISP2401
2422 /* function ia_css_framebuf_sp_release_in_frame: 653B */
2423 #else
2424 /* function ia_css_framebuf_sp_release_in_frame: 6676 */
2425 #endif
2426
2427 #ifndef ISP2401
2428 /* function ia_css_isys_sp_backend_snd_acquire_request: 5A78 */
2429 #else
2430 /* function ia_css_isys_sp_backend_snd_acquire_request: 5BB3 */
2431 #endif
2432
2433 #ifndef ISP2401
2434 /* function ia_css_isys_sp_token_map_is_full: 5EA9 */
2435 #else
2436 /* function ia_css_isys_sp_token_map_is_full: 5FE4 */
2437 #endif
2438
2439 #ifndef ISP2401
2440 /* function input_system_acquisition_run: AF9 */
2441 #else
2442 /* function input_system_acquisition_run: AF3 */
2443 #endif
2444
2445 #ifndef ISP2401
2446 /* function ia_css_ispctrl_sp_start_binary: 364A */
2447 #else
2448 /* function ia_css_ispctrl_sp_start_binary: 384C */
2449 #endif
2450
2451 #ifndef HIVE_MULTIPLE_PROGRAMS
2452 #ifndef HIVE_MEM_ia_css_bufq_sp_h_pipe_private_ddr_ptrs
2453 #define HIVE_MEM_ia_css_bufq_sp_h_pipe_private_ddr_ptrs scalar_processor_2400_dmem
2454 #ifndef ISP2401
2455 #define HIVE_ADDR_ia_css_bufq_sp_h_pipe_private_ddr_ptrs 0x58F4
2456 #else
2457 #define HIVE_ADDR_ia_css_bufq_sp_h_pipe_private_ddr_ptrs 0x5950
2458 #endif
2459 #define HIVE_SIZE_ia_css_bufq_sp_h_pipe_private_ddr_ptrs 20
2460 #else
2461 #endif
2462 #endif
2463 #define HIVE_MEM_sp_ia_css_bufq_sp_h_pipe_private_ddr_ptrs scalar_processor_2400_dmem
2464 #ifndef ISP2401
2465 #define HIVE_ADDR_sp_ia_css_bufq_sp_h_pipe_private_ddr_ptrs 0x58F4
2466 #else
2467 #define HIVE_ADDR_sp_ia_css_bufq_sp_h_pipe_private_ddr_ptrs 0x5950
2468 #endif
2469 #define HIVE_SIZE_sp_ia_css_bufq_sp_h_pipe_private_ddr_ptrs 20
2470
2471 #ifndef ISP2401
2472 /* function ia_css_eventq_sp_recv: 34E0 */
2473 #else
2474 /* function ia_css_eventq_sp_recv: 36D4 */
2475 #endif
2476
2477 #ifndef HIVE_MULTIPLE_PROGRAMS
2478 #ifndef HIVE_MEM_isp_pool
2479 #define HIVE_MEM_isp_pool scalar_processor_2400_dmem
2480 #ifndef ISP2401
2481 #define HIVE_ADDR_isp_pool 0x2E8
2482 #else
2483 #define HIVE_ADDR_isp_pool 0x300
2484 #endif
2485 #define HIVE_SIZE_isp_pool 4
2486 #else
2487 #endif
2488 #endif
2489 #define HIVE_MEM_sp_isp_pool scalar_processor_2400_dmem
2490 #ifndef ISP2401
2491 #define HIVE_ADDR_sp_isp_pool 0x2E8
2492 #else
2493 #define HIVE_ADDR_sp_isp_pool 0x300
2494 #endif
2495 #define HIVE_SIZE_sp_isp_pool 4
2496
2497 #ifndef ISP2401
2498 /* function ia_css_rmgr_sp_rel_gen: 622A */
2499 #else
2500 /* function ia_css_rmgr_sp_rel_gen: 6365 */
2501
2502 /* function ia_css_tagger_sp_unblock_clients: 2919 */
2503 #endif
2504
2505 #ifndef ISP2401
2506 /* function css_get_frame_processing_time_end: 1FC0 */
2507 #else
2508 /* function css_get_frame_processing_time_end: 2010 */
2509 #endif
2510
2511 #ifndef HIVE_MULTIPLE_PROGRAMS
2512 #ifndef HIVE_MEM_event_any_pending_mask
2513 #define HIVE_MEM_event_any_pending_mask scalar_processor_2400_dmem
2514 #ifndef ISP2401
2515 #define HIVE_ADDR_event_any_pending_mask 0x300
2516 #else
2517 #define HIVE_ADDR_event_any_pending_mask 0x318
2518 #endif
2519 #define HIVE_SIZE_event_any_pending_mask 8
2520 #else
2521 #endif
2522 #endif
2523 #define HIVE_MEM_sp_event_any_pending_mask scalar_processor_2400_dmem
2524 #ifndef ISP2401
2525 #define HIVE_ADDR_sp_event_any_pending_mask 0x300
2526 #else
2527 #define HIVE_ADDR_sp_event_any_pending_mask 0x318
2528 #endif
2529 #define HIVE_SIZE_sp_event_any_pending_mask 8
2530
2531 #ifndef ISP2401
2532 /* function ia_css_isys_sp_backend_push: 5A2F */
2533 #else
2534 /* function ia_css_isys_sp_backend_push: 5B6A */
2535 #endif
2536
2537 /* function sh_css_decode_tag_descr: 352 */
2538
2539 /* function debug_enqueue_isp: 27B */
2540
2541 #ifndef ISP2401
2542 /* function qos_scheduler_update_stage_budget: 65AF */
2543 #else
2544 /* function qos_scheduler_update_stage_budget: 66F2 */
2545 #endif
2546
2547 #ifndef ISP2401
2548 /* function ia_css_spctrl_sp_uninit: 596A */
2549 #else
2550 /* function ia_css_spctrl_sp_uninit: 5AA5 */
2551 #endif
2552
2553 #ifndef HIVE_MULTIPLE_PROGRAMS
2554 #ifndef HIVE_MEM_HIVE_IF_SWITCH_CODE
2555 #define HIVE_MEM_HIVE_IF_SWITCH_CODE scalar_processor_2400_dmem
2556 #define HIVE_ADDR_HIVE_IF_SWITCH_CODE 0x1D8
2557 #define HIVE_SIZE_HIVE_IF_SWITCH_CODE 4
2558 #else
2559 #endif
2560 #endif
2561 #define HIVE_MEM_sp_HIVE_IF_SWITCH_CODE scalar_processor_2400_dmem
2562 #define HIVE_ADDR_sp_HIVE_IF_SWITCH_CODE 0x1D8
2563 #define HIVE_SIZE_sp_HIVE_IF_SWITCH_CODE 4
2564
2565 #ifndef HIVE_MULTIPLE_PROGRAMS
2566 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_dis_bufs
2567 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_dis_bufs scalar_processor_2400_dmem
2568 #ifndef ISP2401
2569 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_dis_bufs 0x5908
2570 #else
2571 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_dis_bufs 0x5964
2572 #endif
2573 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_dis_bufs 140
2574 #else
2575 #endif
2576 #endif
2577 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_dis_bufs scalar_processor_2400_dmem
2578 #ifndef ISP2401
2579 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_dis_bufs 0x5908
2580 #else
2581 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_dis_bufs 0x5964
2582 #endif
2583 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_dis_bufs 140
2584
2585 #ifndef ISP2401
2586 /* function ia_css_tagger_buf_sp_lock_from_start: 2AF2 */
2587 #else
2588 /* function ia_css_tagger_buf_sp_lock_from_start: 2C94 */
2589 #endif
2590
2591 #ifndef HIVE_MULTIPLE_PROGRAMS
2592 #ifndef HIVE_MEM_sem_for_isp_idle
2593 #define HIVE_MEM_sem_for_isp_idle scalar_processor_2400_dmem
2594 #ifndef ISP2401
2595 #define HIVE_ADDR_sem_for_isp_idle 0x47B4
2596 #else
2597 #define HIVE_ADDR_sem_for_isp_idle 0x47FC
2598 #endif
2599 #define HIVE_SIZE_sem_for_isp_idle 20
2600 #else
2601 #endif
2602 #endif
2603 #define HIVE_MEM_sp_sem_for_isp_idle scalar_processor_2400_dmem
2604 #ifndef ISP2401
2605 #define HIVE_ADDR_sp_sem_for_isp_idle 0x47B4
2606 #else
2607 #define HIVE_ADDR_sp_sem_for_isp_idle 0x47FC
2608 #endif
2609 #define HIVE_SIZE_sp_sem_for_isp_idle 20
2610
2611 #ifndef ISP2401
2612 /* function ia_css_dmaproxy_sp_write_byte_addr: 31FF */
2613 #else
2614 /* function ia_css_dmaproxy_sp_write_byte_addr: 33DE */
2615 #endif
2616
2617 #ifndef ISP2401
2618 /* function ia_css_dmaproxy_sp_init: 3176 */
2619 #else
2620 /* function ia_css_dmaproxy_sp_init: 3355 */
2621 #endif
2622
2623 #ifndef ISP2401
2624 /* function ia_css_bufq_sp_release_dynamic_buf_clock_tick: 2D7B */
2625 #else
2626 /* function ia_css_bufq_sp_release_dynamic_buf_clock_tick: 2F1D */
2627 #endif
2628
2629 #ifndef HIVE_MULTIPLE_PROGRAMS
2630 #ifndef HIVE_MEM_ISP_VAMEM_BASE
2631 #define HIVE_MEM_ISP_VAMEM_BASE scalar_processor_2400_dmem
2632 #define HIVE_ADDR_ISP_VAMEM_BASE 0x14
2633 #define HIVE_SIZE_ISP_VAMEM_BASE 12
2634 #else
2635 #endif
2636 #endif
2637 #define HIVE_MEM_sp_ISP_VAMEM_BASE scalar_processor_2400_dmem
2638 #define HIVE_ADDR_sp_ISP_VAMEM_BASE 0x14
2639 #define HIVE_SIZE_sp_ISP_VAMEM_BASE 12
2640
2641 #ifndef HIVE_MULTIPLE_PROGRAMS
2642 #ifndef HIVE_MEM_ia_css_rawcopy_sp_tagger
2643 #define HIVE_MEM_ia_css_rawcopy_sp_tagger scalar_processor_2400_dmem
2644 #ifndef ISP2401
2645 #define HIVE_ADDR_ia_css_rawcopy_sp_tagger 0x6294
2646 #else
2647 #define HIVE_ADDR_ia_css_rawcopy_sp_tagger 0x62F0
2648 #endif
2649 #define HIVE_SIZE_ia_css_rawcopy_sp_tagger 24
2650 #else
2651 #endif
2652 #endif
2653 #define HIVE_MEM_sp_ia_css_rawcopy_sp_tagger scalar_processor_2400_dmem
2654 #ifndef ISP2401
2655 #define HIVE_ADDR_sp_ia_css_rawcopy_sp_tagger 0x6294
2656 #else
2657 #define HIVE_ADDR_sp_ia_css_rawcopy_sp_tagger 0x62F0
2658 #endif
2659 #define HIVE_SIZE_sp_ia_css_rawcopy_sp_tagger 24
2660
2661 #ifndef HIVE_MULTIPLE_PROGRAMS
2662 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_exp_ids
2663 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_exp_ids scalar_processor_2400_dmem
2664 #ifndef ISP2401
2665 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_exp_ids 0x5994
2666 #else
2667 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_exp_ids 0x59F0
2668 #endif
2669 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_exp_ids 70
2670 #else
2671 #endif
2672 #endif
2673 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_exp_ids scalar_processor_2400_dmem
2674 #ifndef ISP2401
2675 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_exp_ids 0x5994
2676 #else
2677 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_exp_ids 0x59F0
2678 #endif
2679 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_exp_ids 70
2680
2681 #ifndef ISP2401
2682 /* function ia_css_queue_item_load: 4D19 */
2683 #else
2684 /* function ia_css_queue_item_load: 4F77 */
2685 #endif
2686
2687 #ifndef ISP2401
2688 /* function ia_css_spctrl_sp_get_state: 5955 */
2689 #else
2690 /* function ia_css_spctrl_sp_get_state: 5A90 */
2691 #endif
2692
2693 #ifndef ISP2401
2694 /* function ia_css_isys_sp_token_map_uninit: 603F */
2695 #else
2696 /* function ia_css_isys_sp_token_map_uninit: 617A */
2697 #endif
2698
2699 #ifndef HIVE_MULTIPLE_PROGRAMS
2700 #ifndef HIVE_MEM_callout_sp_thread
2701 #define HIVE_MEM_callout_sp_thread scalar_processor_2400_dmem
2702 #ifndef ISP2401
2703 #define HIVE_ADDR_callout_sp_thread 0x49DC
2704 #else
2705 #define HIVE_ADDR_callout_sp_thread 0x1E0
2706 #endif
2707 #define HIVE_SIZE_callout_sp_thread 4
2708 #else
2709 #endif
2710 #endif
2711 #define HIVE_MEM_sp_callout_sp_thread scalar_processor_2400_dmem
2712 #ifndef ISP2401
2713 #define HIVE_ADDR_sp_callout_sp_thread 0x49DC
2714 #else
2715 #define HIVE_ADDR_sp_callout_sp_thread 0x1E0
2716 #endif
2717 #define HIVE_SIZE_sp_callout_sp_thread 4
2718
2719 #ifndef ISP2401
2720 /* function thread_fiber_sp_init: E2F */
2721 #else
2722 /* function thread_fiber_sp_init: E24 */
2723 #endif
2724
2725 #ifndef HIVE_MULTIPLE_PROGRAMS
2726 #ifndef HIVE_MEM_SP_PMEM_BASE
2727 #define HIVE_MEM_SP_PMEM_BASE scalar_processor_2400_dmem
2728 #define HIVE_ADDR_SP_PMEM_BASE 0x0
2729 #define HIVE_SIZE_SP_PMEM_BASE 4
2730 #else
2731 #endif
2732 #endif
2733 #define HIVE_MEM_sp_SP_PMEM_BASE scalar_processor_2400_dmem
2734 #define HIVE_ADDR_sp_SP_PMEM_BASE 0x0
2735 #define HIVE_SIZE_sp_SP_PMEM_BASE 4
2736
2737 #ifndef ISP2401
2738 /* function ia_css_isys_sp_token_map_snd_acquire_req: 5FAF */
2739 #else
2740 /* function ia_css_isys_sp_token_map_snd_acquire_req: 60EA */
2741 #endif
2742
2743 #ifndef HIVE_MULTIPLE_PROGRAMS
2744 #ifndef HIVE_MEM_sp_isp_input_stream_format
2745 #define HIVE_MEM_sp_isp_input_stream_format scalar_processor_2400_dmem
2746 #ifndef ISP2401
2747 #define HIVE_ADDR_sp_isp_input_stream_format 0x40F8
2748 #else
2749 #define HIVE_ADDR_sp_isp_input_stream_format 0x4118
2750 #endif
2751 #define HIVE_SIZE_sp_isp_input_stream_format 20
2752 #else
2753 #endif
2754 #endif
2755 #define HIVE_MEM_sp_sp_isp_input_stream_format scalar_processor_2400_dmem
2756 #ifndef ISP2401
2757 #define HIVE_ADDR_sp_sp_isp_input_stream_format 0x40F8
2758 #else
2759 #define HIVE_ADDR_sp_sp_isp_input_stream_format 0x4118
2760 #endif
2761 #define HIVE_SIZE_sp_sp_isp_input_stream_format 20
2762
2763 #ifndef ISP2401
2764 /* function __mod: 68A7 */
2765 #else
2766 /* function __mod: 6A1A */
2767 #endif
2768
2769 #ifndef ISP2401
2770 /* function ia_css_dmaproxy_sp_init_dmem_channel: 3260 */
2771 #else
2772 /* function ia_css_dmaproxy_sp_init_dmem_channel: 343F */
2773 #endif
2774
2775 #ifndef ISP2401
2776 /* function ia_css_thread_sp_join: CFF */
2777 #else
2778 /* function ia_css_thread_sp_join: CF4 */
2779 #endif
2780
2781 #ifndef ISP2401
2782 /* function ia_css_dmaproxy_sp_add_command: 6F4F */
2783 #else
2784 /* function ia_css_dmaproxy_sp_add_command: 7082 */
2785 #endif
2786
2787 #ifndef ISP2401
2788 /* function ia_css_sp_metadata_thread_func: 5809 */
2789 #else
2790 /* function ia_css_sp_metadata_thread_func: 5968 */
2791 #endif
2792
2793 #ifndef ISP2401
2794 /* function __sp_event_proxy_func_critical: 6975 */
2795 #else
2796 /* function __sp_event_proxy_func_critical: 6AE8 */
2797 #endif
2798
2799 #ifndef ISP2401
2800 /* function ia_css_sp_metadata_wait: 591C */
2801 #else
2802 /* function ia_css_sp_metadata_wait: 5A57 */
2803 #endif
2804
2805 #ifndef ISP2401
2806 /* function ia_css_circbuf_peek_from_start: F08 */
2807 #else
2808 /* function ia_css_circbuf_peek_from_start: EFD */
2809 #endif
2810
2811 #ifndef ISP2401
2812 /* function ia_css_event_sp_encode: 356B */
2813 #else
2814 /* function ia_css_event_sp_encode: 375F */
2815 #endif
2816
2817 #ifndef ISP2401
2818 /* function ia_css_thread_sp_run: D72 */
2819 #else
2820 /* function ia_css_thread_sp_run: D67 */
2821 #endif
2822
2823 #ifndef ISP2401
2824 /* function sp_isys_copy_func: 6F6 */
2825 #else
2826 /* function sp_isys_copy_func: 68A */
2827 #endif
2828
2829 #ifndef ISP2401
2830 /* function ia_css_isys_sp_backend_flush: 5A98 */
2831 #else
2832 /* function ia_css_isys_sp_backend_flush: 5BD3 */
2833 #endif
2834
2835 #ifndef ISP2401
2836 /* function ia_css_isys_sp_backend_frame_exists: 59B4 */
2837 #else
2838 /* function ia_css_isys_sp_backend_frame_exists: 5AEF */
2839 #endif
2840
2841 #ifndef ISP2401
2842 /* function ia_css_sp_isp_param_init_isp_memories: 47A2 */
2843 #else
2844 /* function ia_css_sp_isp_param_init_isp_memories: 4A2A */
2845 #endif
2846
2847 #ifndef ISP2401
2848 /* function register_isr: 8A9 */
2849 #else
2850 /* function register_isr: 83D */
2851 #endif
2852
2853 /* function irq_raise: C8 */
2854
2855 #ifndef ISP2401
2856 /* function ia_css_dmaproxy_sp_mmu_invalidate: 313D */
2857 #else
2858 /* function ia_css_dmaproxy_sp_mmu_invalidate: 32E5 */
2859 #endif
2860
2861 #ifndef HIVE_MULTIPLE_PROGRAMS
2862 #ifndef HIVE_MEM_HIVE_IF_SRST_ADDRESS
2863 #define HIVE_MEM_HIVE_IF_SRST_ADDRESS scalar_processor_2400_dmem
2864 #define HIVE_ADDR_HIVE_IF_SRST_ADDRESS 0x1B8
2865 #define HIVE_SIZE_HIVE_IF_SRST_ADDRESS 16
2866 #else
2867 #endif
2868 #endif
2869 #define HIVE_MEM_sp_HIVE_IF_SRST_ADDRESS scalar_processor_2400_dmem
2870 #define HIVE_ADDR_sp_HIVE_IF_SRST_ADDRESS 0x1B8
2871 #define HIVE_SIZE_sp_HIVE_IF_SRST_ADDRESS 16
2872
2873 #ifndef ISP2401
2874 /* function pipeline_sp_initialize_stage: 1924 */
2875 #else
2876 /* function pipeline_sp_initialize_stage: 195E */
2877 #endif
2878
2879 #ifndef HIVE_MULTIPLE_PROGRAMS
2880 #ifndef HIVE_MEM_ia_css_isys_sp_frontend_states
2881 #define HIVE_MEM_ia_css_isys_sp_frontend_states scalar_processor_2400_dmem
2882 #ifndef ISP2401
2883 #define HIVE_ADDR_ia_css_isys_sp_frontend_states 0x62C8
2884 #else
2885 #define HIVE_ADDR_ia_css_isys_sp_frontend_states 0x6324
2886 #endif
2887 #define HIVE_SIZE_ia_css_isys_sp_frontend_states 12
2888 #else
2889 #endif
2890 #endif
2891 #define HIVE_MEM_sp_ia_css_isys_sp_frontend_states scalar_processor_2400_dmem
2892 #ifndef ISP2401
2893 #define HIVE_ADDR_sp_ia_css_isys_sp_frontend_states 0x62C8
2894 #else
2895 #define HIVE_ADDR_sp_ia_css_isys_sp_frontend_states 0x6324
2896 #endif
2897 #define HIVE_SIZE_sp_ia_css_isys_sp_frontend_states 12
2898
2899 #ifndef ISP2401
2900 /* function ia_css_dmaproxy_sp_read_byte_addr_mmio: 6E1E */
2901 #else
2902 /* function ia_css_dmaproxy_sp_read_byte_addr_mmio: 6F62 */
2903 #endif
2904
2905 #ifndef ISP2401
2906 /* function ia_css_ispctrl_sp_done_ds: 37B2 */
2907 #else
2908 /* function ia_css_ispctrl_sp_done_ds: 39E1 */
2909 #endif
2910
2911 #ifndef ISP2401
2912 /* function ia_css_sp_isp_param_get_mem_inits: 477D */
2913 #else
2914 /* function ia_css_sp_isp_param_get_mem_inits: 4A05 */
2915 #endif
2916
2917 #ifndef ISP2401
2918 /* function ia_css_parambuf_sp_init_buffer_queues: 13D0 */
2919 #else
2920 /* function ia_css_parambuf_sp_init_buffer_queues: 13F1 */
2921 #endif
2922
2923 #ifndef HIVE_MULTIPLE_PROGRAMS
2924 #ifndef HIVE_MEM_vbuf_pfp_spref
2925 #define HIVE_MEM_vbuf_pfp_spref scalar_processor_2400_dmem
2926 #ifndef ISP2401
2927 #define HIVE_ADDR_vbuf_pfp_spref 0x2F0
2928 #else
2929 #define HIVE_ADDR_vbuf_pfp_spref 0x308
2930 #endif
2931 #define HIVE_SIZE_vbuf_pfp_spref 4
2932 #else
2933 #endif
2934 #endif
2935 #define HIVE_MEM_sp_vbuf_pfp_spref scalar_processor_2400_dmem
2936 #ifndef ISP2401
2937 #define HIVE_ADDR_sp_vbuf_pfp_spref 0x2F0
2938 #else
2939 #define HIVE_ADDR_sp_vbuf_pfp_spref 0x308
2940 #endif
2941 #define HIVE_SIZE_sp_vbuf_pfp_spref 4
2942
2943 #ifndef ISP2401
2944 /* function input_system_cfg: ABB */
2945 #else
2946 /* function input_system_cfg: AB5 */
2947 #endif
2948
2949 #ifndef HIVE_MULTIPLE_PROGRAMS
2950 #ifndef HIVE_MEM_ISP_HMEM_BASE
2951 #define HIVE_MEM_ISP_HMEM_BASE scalar_processor_2400_dmem
2952 #define HIVE_ADDR_ISP_HMEM_BASE 0x20
2953 #define HIVE_SIZE_ISP_HMEM_BASE 4
2954 #else
2955 #endif
2956 #endif
2957 #define HIVE_MEM_sp_ISP_HMEM_BASE scalar_processor_2400_dmem
2958 #define HIVE_ADDR_sp_ISP_HMEM_BASE 0x20
2959 #define HIVE_SIZE_sp_ISP_HMEM_BASE 4
2960
2961 #ifndef HIVE_MULTIPLE_PROGRAMS
2962 #ifndef HIVE_MEM_ia_css_bufq_sp_pipe_private_frames
2963 #define HIVE_MEM_ia_css_bufq_sp_pipe_private_frames scalar_processor_2400_dmem
2964 #ifndef ISP2401
2965 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_frames 0x59DC
2966 #else
2967 #define HIVE_ADDR_ia_css_bufq_sp_pipe_private_frames 0x5A38
2968 #endif
2969 #define HIVE_SIZE_ia_css_bufq_sp_pipe_private_frames 280
2970 #else
2971 #endif
2972 #endif
2973 #define HIVE_MEM_sp_ia_css_bufq_sp_pipe_private_frames scalar_processor_2400_dmem
2974 #ifndef ISP2401
2975 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_frames 0x59DC
2976 #else
2977 #define HIVE_ADDR_sp_ia_css_bufq_sp_pipe_private_frames 0x5A38
2978 #endif
2979 #define HIVE_SIZE_sp_ia_css_bufq_sp_pipe_private_frames 280
2980
2981 #ifndef ISP2401
2982 /* function qos_scheduler_init_stage_budget: 65E8 */
2983 #else
2984 /* function qos_scheduler_init_stage_budget: 6750 */
2985 #endif
2986
2987 #ifndef ISP2401
2988 /* function ia_css_isys_sp_backend_release: 5B0D */
2989 #else
2990 /* function ia_css_isys_sp_backend_release: 5C48 */
2991 #endif
2992
2993 #ifndef ISP2401
2994 /* function ia_css_isys_sp_backend_destroy: 5B37 */
2995 #else
2996 /* function ia_css_isys_sp_backend_destroy: 5C72 */
2997 #endif
2998
2999 #ifndef HIVE_MULTIPLE_PROGRAMS
3000 #ifndef HIVE_MEM_sp2host_buffer_queue_handle
3001 #define HIVE_MEM_sp2host_buffer_queue_handle scalar_processor_2400_dmem
3002 #ifndef ISP2401
3003 #define HIVE_ADDR_sp2host_buffer_queue_handle 0x5AF4
3004 #else
3005 #define HIVE_ADDR_sp2host_buffer_queue_handle 0x5B50
3006 #endif
3007 #define HIVE_SIZE_sp2host_buffer_queue_handle 96
3008 #else
3009 #endif
3010 #endif
3011 #define HIVE_MEM_sp_sp2host_buffer_queue_handle scalar_processor_2400_dmem
3012 #ifndef ISP2401
3013 #define HIVE_ADDR_sp_sp2host_buffer_queue_handle 0x5AF4
3014 #else
3015 #define HIVE_ADDR_sp_sp2host_buffer_queue_handle 0x5B50
3016 #endif
3017 #define HIVE_SIZE_sp_sp2host_buffer_queue_handle 96
3018
3019 #ifndef ISP2401
3020 /* function ia_css_isys_sp_token_map_check_mipi_frame_size: 5F73 */
3021 #else
3022 /* function ia_css_isys_sp_token_map_check_mipi_frame_size: 60AE */
3023 #endif
3024
3025 #ifndef ISP2401
3026 /* function ia_css_ispctrl_sp_init_isp_vars: 449C */
3027 #else
3028 /* function ia_css_ispctrl_sp_init_isp_vars: 46F7 */
3029 #endif
3030
3031 #ifndef ISP2401
3032 /* function ia_css_isys_sp_frontend_has_empty_mipi_buffer_cb: 5B89 */
3033 #else
3034 /* function ia_css_isys_sp_frontend_has_empty_mipi_buffer_cb: 5CC4 */
3035 #endif
3036
3037 #ifndef ISP2401
3038 /* function sp_warning: 8DC */
3039 #else
3040 /* function sp_warning: 870 */
3041 #endif
3042
3043 #ifndef ISP2401
3044 /* function ia_css_rmgr_sp_vbuf_enqueue: 631D */
3045 #else
3046 /* function ia_css_rmgr_sp_vbuf_enqueue: 6458 */
3047 #endif
3048
3049 #ifndef ISP2401
3050 /* function ia_css_tagger_sp_tag_exp_id: 215B */
3051 #else
3052 /* function ia_css_tagger_sp_tag_exp_id: 21AB */
3053 #endif
3054
3055 #ifndef ISP2401
3056 /* function ia_css_dmaproxy_sp_write: 3216 */
3057 #else
3058 /* function ia_css_dmaproxy_sp_write: 33F5 */
3059 #endif
3060
3061 #ifndef ISP2401
3062 /* function ia_css_parambuf_sp_release_in_param: 1250 */
3063 #else
3064 /* function ia_css_parambuf_sp_release_in_param: 1245 */
3065 #endif
3066
3067 #ifndef HIVE_MULTIPLE_PROGRAMS
3068 #ifndef HIVE_MEM_irq_sw_interrupt_token
3069 #define HIVE_MEM_irq_sw_interrupt_token scalar_processor_2400_dmem
3070 #ifndef ISP2401
3071 #define HIVE_ADDR_irq_sw_interrupt_token 0x40F4
3072 #else
3073 #define HIVE_ADDR_irq_sw_interrupt_token 0x4114
3074 #endif
3075 #define HIVE_SIZE_irq_sw_interrupt_token 4
3076 #else
3077 #endif
3078 #endif
3079 #define HIVE_MEM_sp_irq_sw_interrupt_token scalar_processor_2400_dmem
3080 #ifndef ISP2401
3081 #define HIVE_ADDR_sp_irq_sw_interrupt_token 0x40F4
3082 #else
3083 #define HIVE_ADDR_sp_irq_sw_interrupt_token 0x4114
3084 #endif
3085 #define HIVE_SIZE_sp_irq_sw_interrupt_token 4
3086
3087 #ifndef HIVE_MULTIPLE_PROGRAMS
3088 #ifndef HIVE_MEM_sp_isp_addresses
3089 #define HIVE_MEM_sp_isp_addresses scalar_processor_2400_dmem
3090 #ifndef ISP2401
3091 #define HIVE_ADDR_sp_isp_addresses 0x5F44
3092 #else
3093 #define HIVE_ADDR_sp_isp_addresses 0x5FA4
3094 #endif
3095 #define HIVE_SIZE_sp_isp_addresses 172
3096 #else
3097 #endif
3098 #endif
3099 #define HIVE_MEM_sp_sp_isp_addresses scalar_processor_2400_dmem
3100 #ifndef ISP2401
3101 #define HIVE_ADDR_sp_sp_isp_addresses 0x5F44
3102 #else
3103 #define HIVE_ADDR_sp_sp_isp_addresses 0x5FA4
3104 #endif
3105 #define HIVE_SIZE_sp_sp_isp_addresses 172
3106
3107 #ifndef ISP2401
3108 /* function ia_css_rmgr_sp_acq_gen: 6242 */
3109 #else
3110 /* function ia_css_rmgr_sp_acq_gen: 637D */
3111 #endif
3112
3113 #ifndef ISP2401
3114 /* function receiver_reg_load: AD0 */
3115 #else
3116 /* function receiver_reg_load: ACA */
3117 #endif
3118
3119 #ifndef HIVE_MULTIPLE_PROGRAMS
3120 #ifndef HIVE_MEM_isps
3121 #define HIVE_MEM_isps scalar_processor_2400_dmem
3122 #ifndef ISP2401
3123 #define HIVE_ADDR_isps 0x6300
3124 #else
3125 #define HIVE_ADDR_isps 0x635C
3126 #endif
3127 #define HIVE_SIZE_isps 28
3128 #else
3129 #endif
3130 #endif
3131 #define HIVE_MEM_sp_isps scalar_processor_2400_dmem
3132 #ifndef ISP2401
3133 #define HIVE_ADDR_sp_isps 0x6300
3134 #else
3135 #define HIVE_ADDR_sp_isps 0x635C
3136 #endif
3137 #define HIVE_SIZE_sp_isps 28
3138
3139 #ifndef HIVE_MULTIPLE_PROGRAMS
3140 #ifndef HIVE_MEM_host_sp_queues_initialized
3141 #define HIVE_MEM_host_sp_queues_initialized scalar_processor_2400_dmem
3142 #ifndef ISP2401
3143 #define HIVE_ADDR_host_sp_queues_initialized 0x410C
3144 #else
3145 #define HIVE_ADDR_host_sp_queues_initialized 0x412C
3146 #endif
3147 #define HIVE_SIZE_host_sp_queues_initialized 4
3148 #else
3149 #endif
3150 #endif
3151 #define HIVE_MEM_sp_host_sp_queues_initialized scalar_processor_2400_dmem
3152 #ifndef ISP2401
3153 #define HIVE_ADDR_sp_host_sp_queues_initialized 0x410C
3154 #else
3155 #define HIVE_ADDR_sp_host_sp_queues_initialized 0x412C
3156 #endif
3157 #define HIVE_SIZE_sp_host_sp_queues_initialized 4
3158
3159 #ifndef ISP2401
3160 /* function ia_css_queue_uninit: 4BE5 */
3161 #else
3162 /* function ia_css_queue_uninit: 4E43 */
3163 #endif
3164
3165 #ifndef HIVE_MULTIPLE_PROGRAMS
3166 #ifndef HIVE_MEM_ia_css_ispctrl_sp_isp_started
3167 #define HIVE_MEM_ia_css_ispctrl_sp_isp_started scalar_processor_2400_dmem
3168 #ifndef ISP2401
3169 #define HIVE_ADDR_ia_css_ispctrl_sp_isp_started 0x5BFC
3170 #else
3171 #define HIVE_ADDR_ia_css_ispctrl_sp_isp_started 0x5C58
3172 #endif
3173 #define HIVE_SIZE_ia_css_ispctrl_sp_isp_started 4
3174 #else
3175 #endif
3176 #endif
3177 #define HIVE_MEM_sp_ia_css_ispctrl_sp_isp_started scalar_processor_2400_dmem
3178 #ifndef ISP2401
3179 #define HIVE_ADDR_sp_ia_css_ispctrl_sp_isp_started 0x5BFC
3180 #else
3181 #define HIVE_ADDR_sp_ia_css_ispctrl_sp_isp_started 0x5C58
3182 #endif
3183 #define HIVE_SIZE_sp_ia_css_ispctrl_sp_isp_started 4
3184
3185 #ifndef ISP2401
3186 /* function ia_css_bufq_sp_release_dynamic_buf: 2DE7 */
3187 #else
3188 /* function ia_css_bufq_sp_release_dynamic_buf: 2F89 */
3189 #endif
3190
3191 #ifndef ISP2401
3192 /* function ia_css_dmaproxy_sp_set_height_exception: 330E */
3193 #else
3194 /* function ia_css_dmaproxy_sp_set_height_exception: 3502 */
3195 #endif
3196
3197 #ifndef ISP2401
3198 /* function ia_css_dmaproxy_sp_init_vmem_channel: 3293 */
3199 #else
3200 /* function ia_css_dmaproxy_sp_init_vmem_channel: 3473 */
3201 #endif
3202
3203 #ifndef ISP2401
3204 #ifndef HIVE_MULTIPLE_PROGRAMS
3205 #ifndef HIVE_MEM_num_ready_threads
3206 #define HIVE_MEM_num_ready_threads scalar_processor_2400_dmem
3207 #define HIVE_ADDR_num_ready_threads 0x49E4
3208 #define HIVE_SIZE_num_ready_threads 4
3209 #else
3210 #endif
3211 #endif
3212 #define HIVE_MEM_sp_num_ready_threads scalar_processor_2400_dmem
3213 #define HIVE_ADDR_sp_num_ready_threads 0x49E4
3214 #define HIVE_SIZE_sp_num_ready_threads 4
3215
3216 /* function ia_css_dmaproxy_sp_write_byte_addr_mmio: 31E8 */
3217 #else
3218 /* function ia_css_dmaproxy_sp_write_byte_addr_mmio: 33C7 */
3219 #endif
3220
3221 #ifndef HIVE_MULTIPLE_PROGRAMS
3222 #ifndef HIVE_MEM_vbuf_spref
3223 #define HIVE_MEM_vbuf_spref scalar_processor_2400_dmem
3224 #ifndef ISP2401
3225 #define HIVE_ADDR_vbuf_spref 0x2EC
3226 #else
3227 #define HIVE_ADDR_vbuf_spref 0x304
3228 #endif
3229 #define HIVE_SIZE_vbuf_spref 4
3230 #else
3231 #endif
3232 #endif
3233 #define HIVE_MEM_sp_vbuf_spref scalar_processor_2400_dmem
3234 #ifndef ISP2401
3235 #define HIVE_ADDR_sp_vbuf_spref 0x2EC
3236 #else
3237 #define HIVE_ADDR_sp_vbuf_spref 0x304
3238 #endif
3239 #define HIVE_SIZE_sp_vbuf_spref 4
3240
3241 #ifndef HIVE_MULTIPLE_PROGRAMS
3242 #ifndef HIVE_MEM_sp_metadata_thread
3243 #define HIVE_MEM_sp_metadata_thread scalar_processor_2400_dmem
3244 #ifndef ISP2401
3245 #define HIVE_ADDR_sp_metadata_thread 0x4998
3246 #define HIVE_SIZE_sp_metadata_thread 68
3247 #else
3248 #define HIVE_ADDR_sp_metadata_thread 0x49F8
3249 #define HIVE_SIZE_sp_metadata_thread 72
3250 #endif
3251 #else
3252 #endif
3253 #endif
3254 #define HIVE_MEM_sp_sp_metadata_thread scalar_processor_2400_dmem
3255 #ifndef ISP2401
3256 #define HIVE_ADDR_sp_sp_metadata_thread 0x4998
3257 #define HIVE_SIZE_sp_sp_metadata_thread 68
3258 #else
3259 #define HIVE_ADDR_sp_sp_metadata_thread 0x49F8
3260 #define HIVE_SIZE_sp_sp_metadata_thread 72
3261 #endif
3262
3263 #ifndef ISP2401
3264 /* function ia_css_queue_enqueue: 4B2F */
3265 #else
3266 /* function ia_css_queue_enqueue: 4D8D */
3267 #endif
3268
3269 #ifndef HIVE_MULTIPLE_PROGRAMS
3270 #ifndef HIVE_MEM_ia_css_flash_sp_request
3271 #define HIVE_MEM_ia_css_flash_sp_request scalar_processor_2400_dmem
3272 #ifndef ISP2401
3273 #define HIVE_ADDR_ia_css_flash_sp_request 0x4A98
3274 #else
3275 #define HIVE_ADDR_ia_css_flash_sp_request 0x4AF4
3276 #endif
3277 #define HIVE_SIZE_ia_css_flash_sp_request 4
3278 #else
3279 #endif
3280 #endif
3281 #define HIVE_MEM_sp_ia_css_flash_sp_request scalar_processor_2400_dmem
3282 #ifndef ISP2401
3283 #define HIVE_ADDR_sp_ia_css_flash_sp_request 0x4A98
3284 #else
3285 #define HIVE_ADDR_sp_ia_css_flash_sp_request 0x4AF4
3286 #endif
3287 #define HIVE_SIZE_sp_ia_css_flash_sp_request 4
3288
3289 #ifndef ISP2401
3290 /* function ia_css_dmaproxy_sp_vmem_write: 31B9 */
3291 #else
3292 /* function ia_css_dmaproxy_sp_vmem_write: 3398 */
3293 #endif
3294
3295 #ifndef HIVE_MULTIPLE_PROGRAMS
3296 #ifndef HIVE_MEM_tagger_frames
3297 #define HIVE_MEM_tagger_frames scalar_processor_2400_dmem
3298 #ifndef ISP2401
3299 #define HIVE_ADDR_tagger_frames 0x49EC
3300 #else
3301 #define HIVE_ADDR_tagger_frames 0x4A48
3302 #endif
3303 #define HIVE_SIZE_tagger_frames 168
3304 #else
3305 #endif
3306 #endif
3307 #define HIVE_MEM_sp_tagger_frames scalar_processor_2400_dmem
3308 #ifndef ISP2401
3309 #define HIVE_ADDR_sp_tagger_frames 0x49EC
3310 #else
3311 #define HIVE_ADDR_sp_tagger_frames 0x4A48
3312 #endif
3313 #define HIVE_SIZE_sp_tagger_frames 168
3314
3315 #ifndef ISP2401
3316 /* function ia_css_isys_sp_token_map_snd_capture_req: 5FD1 */
3317 #else
3318 /* function ia_css_isys_sp_token_map_snd_capture_req: 610C */
3319 #endif
3320
3321 #ifndef HIVE_MULTIPLE_PROGRAMS
3322 #ifndef HIVE_MEM_sem_for_reading_if
3323 #define HIVE_MEM_sem_for_reading_if scalar_processor_2400_dmem
3324 #ifndef ISP2401
3325 #define HIVE_ADDR_sem_for_reading_if 0x47C8
3326 #else
3327 #define HIVE_ADDR_sem_for_reading_if 0x4810
3328 #endif
3329 #define HIVE_SIZE_sem_for_reading_if 20
3330 #else
3331 #endif
3332 #endif
3333 #define HIVE_MEM_sp_sem_for_reading_if scalar_processor_2400_dmem
3334 #ifndef ISP2401
3335 #define HIVE_ADDR_sp_sem_for_reading_if 0x47C8
3336 #else
3337 #define HIVE_ADDR_sp_sem_for_reading_if 0x4810
3338 #endif
3339 #define HIVE_SIZE_sp_sem_for_reading_if 20
3340
3341 #ifndef ISP2401
3342 /* function sp_generate_interrupts: 95B */
3343 #else
3344 /* function sp_generate_interrupts: 8EF */
3345
3346 /* function ia_css_pipeline_sp_start: 1871 */
3347 #endif
3348
3349 #ifndef ISP2401
3350 /* function ia_css_pipeline_sp_start: 1837 */
3351 #else
3352 /* function ia_css_thread_default_callout: 6BE3 */
3353 #endif
3354
3355 #ifndef ISP2401
3356 /* function ia_css_sp_rawcopy_init: 510C */
3357 #else
3358 /* function ia_css_sp_rawcopy_init: 536A */
3359 #endif
3360
3361 #ifndef ISP2401
3362 /* function tmr_clock_read: 13F1 */
3363 #else
3364 /* function tmr_clock_read: 1412 */
3365 #endif
3366
3367 #ifndef HIVE_MULTIPLE_PROGRAMS
3368 #ifndef HIVE_MEM_ISP_BAMEM_BASE
3369 #define HIVE_MEM_ISP_BAMEM_BASE scalar_processor_2400_dmem
3370 #ifndef ISP2401
3371 #define HIVE_ADDR_ISP_BAMEM_BASE 0x2F8
3372 #else
3373 #define HIVE_ADDR_ISP_BAMEM_BASE 0x310
3374 #endif
3375 #define HIVE_SIZE_ISP_BAMEM_BASE 4
3376 #else
3377 #endif
3378 #endif
3379 #define HIVE_MEM_sp_ISP_BAMEM_BASE scalar_processor_2400_dmem
3380 #ifndef ISP2401
3381 #define HIVE_ADDR_sp_ISP_BAMEM_BASE 0x2F8
3382 #else
3383 #define HIVE_ADDR_sp_ISP_BAMEM_BASE 0x310
3384 #endif
3385 #define HIVE_SIZE_sp_ISP_BAMEM_BASE 4
3386
3387 #ifndef ISP2401
3388 /* function ia_css_isys_sp_frontend_rcv_capture_ack: 5C38 */
3389 #else
3390 /* function ia_css_isys_sp_frontend_rcv_capture_ack: 5D73 */
3391 #endif
3392
3393 #ifndef HIVE_MULTIPLE_PROGRAMS
3394 #ifndef HIVE_MEM_ia_css_bufq_sp_sems_for_sp2host_buf_queues
3395 #define HIVE_MEM_ia_css_bufq_sp_sems_for_sp2host_buf_queues scalar_processor_2400_dmem
3396 #ifndef ISP2401
3397 #define HIVE_ADDR_ia_css_bufq_sp_sems_for_sp2host_buf_queues 0x5B54
3398 #else
3399 #define HIVE_ADDR_ia_css_bufq_sp_sems_for_sp2host_buf_queues 0x5BB0
3400 #endif
3401 #define HIVE_SIZE_ia_css_bufq_sp_sems_for_sp2host_buf_queues 160
3402 #else
3403 #endif
3404 #endif
3405 #define HIVE_MEM_sp_ia_css_bufq_sp_sems_for_sp2host_buf_queues scalar_processor_2400_dmem
3406 #ifndef ISP2401
3407 #define HIVE_ADDR_sp_ia_css_bufq_sp_sems_for_sp2host_buf_queues 0x5B54
3408 #else
3409 #define HIVE_ADDR_sp_ia_css_bufq_sp_sems_for_sp2host_buf_queues 0x5BB0
3410 #endif
3411 #define HIVE_SIZE_sp_ia_css_bufq_sp_sems_for_sp2host_buf_queues 160
3412
3413 #ifndef ISP2401
3414 /* function css_get_frame_processing_time_start: 1FC8 */
3415 #else
3416 /* function css_get_frame_processing_time_start: 2018 */
3417 #endif
3418
3419 #ifndef HIVE_MULTIPLE_PROGRAMS
3420 #ifndef HIVE_MEM_sp_all_cbs_frame
3421 #define HIVE_MEM_sp_all_cbs_frame scalar_processor_2400_dmem
3422 #ifndef ISP2401
3423 #define HIVE_ADDR_sp_all_cbs_frame 0x47DC
3424 #else
3425 #define HIVE_ADDR_sp_all_cbs_frame 0x4824
3426 #endif
3427 #define HIVE_SIZE_sp_all_cbs_frame 16
3428 #else
3429 #endif
3430 #endif
3431 #define HIVE_MEM_sp_sp_all_cbs_frame scalar_processor_2400_dmem
3432 #ifndef ISP2401
3433 #define HIVE_ADDR_sp_sp_all_cbs_frame 0x47DC
3434 #else
3435 #define HIVE_ADDR_sp_sp_all_cbs_frame 0x4824
3436 #endif
3437 #define HIVE_SIZE_sp_sp_all_cbs_frame 16
3438
3439 #ifndef ISP2401
3440 /* function thread_sp_queue_print: D8F */
3441 #else
3442 /* function thread_sp_queue_print: D84 */
3443 #endif
3444
3445 #ifndef ISP2401
3446 /* function sp_notify_eof: 907 */
3447 #else
3448 /* function sp_notify_eof: 89B */
3449 #endif
3450
3451 #ifndef HIVE_MULTIPLE_PROGRAMS
3452 #ifndef HIVE_MEM_sem_for_str2mem
3453 #define HIVE_MEM_sem_for_str2mem scalar_processor_2400_dmem
3454 #ifndef ISP2401
3455 #define HIVE_ADDR_sem_for_str2mem 0x47EC
3456 #else
3457 #define HIVE_ADDR_sem_for_str2mem 0x4834
3458 #endif
3459 #define HIVE_SIZE_sem_for_str2mem 20
3460 #else
3461 #endif
3462 #endif
3463 #define HIVE_MEM_sp_sem_for_str2mem scalar_processor_2400_dmem
3464 #ifndef ISP2401
3465 #define HIVE_ADDR_sp_sem_for_str2mem 0x47EC
3466 #else
3467 #define HIVE_ADDR_sp_sem_for_str2mem 0x4834
3468 #endif
3469 #define HIVE_SIZE_sp_sem_for_str2mem 20
3470
3471 #ifndef ISP2401
3472 /* function ia_css_tagger_buf_sp_is_marked_from_start: 2B5A */
3473 #else
3474 /* function ia_css_tagger_buf_sp_is_marked_from_start: 2CFC */
3475 #endif
3476
3477 #ifndef ISP2401
3478 /* function ia_css_bufq_sp_acquire_dynamic_buf: 2F9F */
3479 #else
3480 /* function ia_css_bufq_sp_acquire_dynamic_buf: 3141 */
3481 #endif
3482
3483 #ifndef ISP2401
3484 /* function ia_css_circbuf_destroy: 101D */
3485 #else
3486 /* function ia_css_circbuf_destroy: 1012 */
3487 #endif
3488
3489 #ifndef HIVE_MULTIPLE_PROGRAMS
3490 #ifndef HIVE_MEM_ISP_PMEM_BASE
3491 #define HIVE_MEM_ISP_PMEM_BASE scalar_processor_2400_dmem
3492 #define HIVE_ADDR_ISP_PMEM_BASE 0xC
3493 #define HIVE_SIZE_ISP_PMEM_BASE 4
3494 #else
3495 #endif
3496 #endif
3497 #define HIVE_MEM_sp_ISP_PMEM_BASE scalar_processor_2400_dmem
3498 #define HIVE_ADDR_sp_ISP_PMEM_BASE 0xC
3499 #define HIVE_SIZE_sp_ISP_PMEM_BASE 4
3500
3501 #ifndef ISP2401
3502 /* function ia_css_sp_isp_param_mem_load: 4710 */
3503 #else
3504 /* function ia_css_sp_isp_param_mem_load: 4998 */
3505 #endif
3506
3507 #ifndef ISP2401
3508 /* function ia_css_tagger_buf_sp_pop_from_start: 2946 */
3509 #else
3510 /* function ia_css_tagger_buf_sp_pop_from_start: 2AE8 */
3511 #endif
3512
3513 #ifndef ISP2401
3514 /* function __div: 685F */
3515 #else
3516 /* function __div: 69D2 */
3517 #endif
3518
3519 #ifndef ISP2401
3520 /* function ia_css_isys_sp_frontend_create: 5E09 */
3521 #else
3522 /* function ia_css_isys_sp_frontend_create: 5F44 */
3523 #endif
3524
3525 #ifndef ISP2401
3526 /* function ia_css_rmgr_sp_refcount_release_vbuf: 633C */
3527 #else
3528 /* function ia_css_rmgr_sp_refcount_release_vbuf: 6477 */
3529 #endif
3530
3531 #ifndef HIVE_MULTIPLE_PROGRAMS
3532 #ifndef HIVE_MEM_ia_css_flash_sp_in_use
3533 #define HIVE_MEM_ia_css_flash_sp_in_use scalar_processor_2400_dmem
3534 #ifndef ISP2401
3535 #define HIVE_ADDR_ia_css_flash_sp_in_use 0x4A9C
3536 #else
3537 #define HIVE_ADDR_ia_css_flash_sp_in_use 0x4AF8
3538 #endif
3539 #define HIVE_SIZE_ia_css_flash_sp_in_use 4
3540 #else
3541 #endif
3542 #endif
3543 #define HIVE_MEM_sp_ia_css_flash_sp_in_use scalar_processor_2400_dmem
3544 #ifndef ISP2401
3545 #define HIVE_ADDR_sp_ia_css_flash_sp_in_use 0x4A9C
3546 #else
3547 #define HIVE_ADDR_sp_ia_css_flash_sp_in_use 0x4AF8
3548 #endif
3549 #define HIVE_SIZE_sp_ia_css_flash_sp_in_use 4
3550
3551 #ifndef ISP2401
3552 /* function ia_css_thread_sem_sp_wait: 6B42 */
3553 #else
3554 /* function ia_css_thread_sem_sp_wait: 6CB7 */
3555 #endif
3556
3557 #ifndef HIVE_MULTIPLE_PROGRAMS
3558 #ifndef HIVE_MEM_sp_sleep_mode
3559 #define HIVE_MEM_sp_sleep_mode scalar_processor_2400_dmem
3560 #ifndef ISP2401
3561 #define HIVE_ADDR_sp_sleep_mode 0x4110
3562 #else
3563 #define HIVE_ADDR_sp_sleep_mode 0x4130
3564 #endif
3565 #define HIVE_SIZE_sp_sleep_mode 4
3566 #else
3567 #endif
3568 #endif
3569 #define HIVE_MEM_sp_sp_sleep_mode scalar_processor_2400_dmem
3570 #ifndef ISP2401
3571 #define HIVE_ADDR_sp_sp_sleep_mode 0x4110
3572 #else
3573 #define HIVE_ADDR_sp_sp_sleep_mode 0x4130
3574 #endif
3575 #define HIVE_SIZE_sp_sp_sleep_mode 4
3576
3577 #ifndef ISP2401
3578 /* function ia_css_tagger_buf_sp_push: 2A55 */
3579 #else
3580 /* function ia_css_tagger_buf_sp_push: 2BF7 */
3581 #endif
3582
3583 /* function mmu_invalidate_cache: D3 */
3584
3585 #ifndef HIVE_MULTIPLE_PROGRAMS
3586 #ifndef HIVE_MEM_sp_max_cb_elems
3587 #define HIVE_MEM_sp_max_cb_elems scalar_processor_2400_dmem
3588 #define HIVE_ADDR_sp_max_cb_elems 0x148
3589 #define HIVE_SIZE_sp_max_cb_elems 8
3590 #else
3591 #endif
3592 #endif
3593 #define HIVE_MEM_sp_sp_max_cb_elems scalar_processor_2400_dmem
3594 #define HIVE_ADDR_sp_sp_max_cb_elems 0x148
3595 #define HIVE_SIZE_sp_sp_max_cb_elems 8
3596
3597 #ifndef ISP2401
3598 /* function ia_css_queue_remote_init: 4C07 */
3599 #else
3600 /* function ia_css_queue_remote_init: 4E65 */
3601 #endif
3602
3603 #ifndef HIVE_MULTIPLE_PROGRAMS
3604 #ifndef HIVE_MEM_isp_stop_req
3605 #define HIVE_MEM_isp_stop_req scalar_processor_2400_dmem
3606 #ifndef ISP2401
3607 #define HIVE_ADDR_isp_stop_req 0x4680
3608 #else
3609 #define HIVE_ADDR_isp_stop_req 0x46C8
3610 #endif
3611 #define HIVE_SIZE_isp_stop_req 4
3612 #else
3613 #endif
3614 #endif
3615 #define HIVE_MEM_sp_isp_stop_req scalar_processor_2400_dmem
3616 #ifndef ISP2401
3617 #define HIVE_ADDR_sp_isp_stop_req 0x4680
3618 #else
3619 #define HIVE_ADDR_sp_isp_stop_req 0x46C8
3620 #endif
3621 #define HIVE_SIZE_sp_isp_stop_req 4
3622
3623 #ifndef ISP2401
3624 #define HIVE_ICACHE_sp_critical_SEGMENT_START 0
3625 #define HIVE_ICACHE_sp_critical_NUM_SEGMENTS  1
3626 #endif
3627
3628 #endif /* _sp_map_h_ */
3629 #ifndef ISP2401
3630 extern void sh_css_dump_sp_dmem(void);
3631 void sh_css_dump_sp_dmem(void)
3632 {
3633 }
3634 #endif